Устройство для контроля параллельного двоичного кода на нечетность

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ . РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЭОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ .

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ фс ;„ (21) 3750992/24-24 (22) 07.06.84 (46) 23.01.86. Бюл. Ф 3 (71) Харьковский ордена Трудового

Красного Знамени институт радиоэлектроники им.акад. М.К.Янгеля (72) Н.Я.Какурин и Ю.К.Кирьяков (53) 681.3(088.8) (56) Авторское свидетельство СССР

N 428385, кл. G 06 F 11/ 10, 1974.

Авторское свидетельство СССР

К - 1084800, кл. G 06 F 11/10, 1982. (54) (57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ПАРАЛЛЕЛЬНОГО ДВОИЧНОГО КОДА НА

НЕЧЕТНОСТЬ, содержащее регистр. сдвига, дешифратор и элемент ИЛИ, о т— л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства путем определения количества единиц в двоичном коде, в него введен элемент ИСКЛЮ„„SU„„1206783 A (51) 4 G 06 F 11/10

ЧАЮЩЕЕ ИЛИ, причем информационный вход регистра сдвига является информационным входом устройства, выход регистра сдвига соединен с входом дешифратора, выходы которого являются выходами количества единиц устрой. ства и соединены с входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого является выходом конца контроля устройства, выходы дешифратора, со-. ответствующие кодам с нечетным количеством единиц, соединены с соот-, ветствующими входами элемента ИЛИ, выход которого является выходом нечетности устройства, тактовый вход . регистра сдвига является тактовым входом устройства, установочный вход регистра сдвига является установочным входом устройства, вход режима работы регистра сдвига является входом задания режима работы устройства.

1206783

Изобретение относится к вычисли- симости от сигнала режима работы, потельной технике и может быть исполь- даваемого на вход 9 устройства, может, зовано для обнаружения ошибок при Работать в двух Режимах — адвига копередаче и хранении информации в да и сжатия информации. При единичном двоичном коде, а также в устройст- 5 значении сигнала на входе 9 устройствах диагностирования и статической sa Регистр 1 Работает в режиме сдвига обработки информации. кода. При этом на вторых входах кажЦелью изобретения является расши- дого из элементов И группы 12 устарение функциональных возможностей навливается единичное значение сигнаустройства за счет определения коли чества единиц в двоичном коде. При нулевом значении сигнала на

На фиг. 1 приведена функциональ- входе 9 задания режима работы устройная схема устройства; на фиг.2— ства регистр 1 сдвига работает в рефункциональная схема регистра сдви- жиме сжатия информации. Под действига. 15 ем импульсов, поступающих на тактовый

Устройство для контроля парал" вход 6 устройства, происходит форми» лельного двоичного кода на нечет- рование уплотненного кода справа. ность (фиг.1) содержит регистр 1 Например, если в восьмиразрядном Ресдвига дешифратор 2, элемент HJIH 3 гисгре был записан код 10100100, то элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, информа- 20 при нулевом сигнале на входе 9 устционный вход 5 устройства, тактовый Ройства после подачи пяти импульсов вход 6 устройства, установочный вход сцвига получаем последовательность !

7 устройства, выход 8 нечетности кодов: 01010010, 00101001, 00010101, устройства, вход 9 эаданйя режима ра- 00001011, 00000111. При дальнейшей боты устройства, выл од 10 конца конт- 25 подаче импульсов сдвига состоЯние Рероля устройства, выходы 11 количества гистра не меняется. единиц устройства. Дешифратор 2 настроен только на регистр 1 сдвига (фиг.2) содержит уплотненные коды от 00..01 до 11..11 группу 12 элементов И, группу 13 НомеР выхода дешифРатоРа 2, на котоэлементов ИЛИ, группу 14 триггеров,. 3р Ром появился единичный сигнал, соотгруппу 15 выходов триггеров, 3 -вход ветствует количеству единиц в двоич16 первого триггера группы 14, выход ном коде, а единичное (нулевое) зна17 последнего триггера группы 14, чение сигнала на выходе элеменпервый вход 18 первого элемента И та ИЛИ 3 определяет признак нечет" группы 12. ности (четности) двоичного кода.

Регистр 1 сдвига позволяет форми- С помощью элемента ИСКЛЮЧАМЦЕЕ ИЛИ ровать уплотненный код (все единицы 4 определяется конец контроля устройсгруппированы вместе). При этом у - ства, так как сигнал на выходе элерощается конструкция дешифратора, мента ИСКЛЮЧАКЩЕЕ ИЛИ 4 появляется так как он строится на меньшее коли- 4О только при наличии на регистре 1 чество кодовых комбинаций. сдвига уплотненного кода.

Ф

Устройство работает следующим об- Правильной работе устройства буразом. Дут соответствовать комбинации сигВ исходном состоянии регистр 1 валов 10 и 11 на выходах 10 и 8 устсдвига находится в нулевом состоя- 4,ройства при четном и нечетном колинии. Параллельный код, в котором - " . честве единиц в коде соответственно. необходимо определить количество еди" Комбинации 00 и 01 на выходах 10 ниц и признак нечетности (четности), и 8 устройства говорят о наличии на ! подается на информационный вход 5 регистре 1 неуплотненного кода или устройства. Регистр 1 сдвига в зави- неисправности устройства.

1206783

ВНИИХИ Заказ 8714/50 Tayaa 673 Подйислоа Фалкал ППП "Патаат", г,Уагород, уа.йроектмав, 4

Устройство для контроля параллельного двоичного кода на нечетность Устройство для контроля параллельного двоичного кода на нечетность Устройство для контроля параллельного двоичного кода на нечетность 

 

Похожие патенты:

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем
Наверх