Многоканальное устройство для подключения абонентов к магистрали

 

Изобретение относится к вычислительной технике, в частности к устройствам приоритета, и может быть использовано в распределенных системах обработки информации для подключения отдельных абонентов к общему вычислительному ресурсу. Цель изобретения - повышение быстродействия. Для этого многоканальное устройство для подключения абонентов к магистрали , кроме регистра в каждом канале , содержит дополнительно нагрузочный резистор, а каждый канал - ЦАП, аналоговый компаратор, диод и элемент задержки. При поступлении какойлибо заявки на обслуживание (одной или более) по цепи: регистр, ЦАП, аналоговый компаратор и диод на выходе появляется низкий потенциал, свидетельствующий о присутствии заявки на обслуживание. Элемент задерж- ,ки служит для защиты от лоткного срабатывания каналов, а нагрузочный резистор служит для повьщтения помехозащищенности устройства и как нагрузка выходов компараторов. 1 ил.. i (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 д 4 G 06 F 9/46

ГОСУДАРСТБЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3792548/24-24 (22) 20.09.84 (46) 07.07.86. Бюл. № 25 (72) Е. Ф. Дикмаров (53) 681.3/5(088.8) (56) Авторское свидетельство СССР №386396,,кл. G 06 F9/46,,1971.

Авторское свидетельство СССР

¹ 773311443388, кл. С 06 F 9/46, 1977. (54) МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ

ПОДКЛЮЧЕНИЯ АБОНЕНТОВ К МАГИСТРАЛИ (57) Изобретение относится к вычислительной технике, в частности к устройствам приоритета, и может быть использовано в распределенных системах обработки информации для подключения отдельных абонентов к общему вычислительному ресурсу. Цель изоб„„SU„„1242951 ретения — повышение быстродействия.

Для этого многоканальное устройство для подключения абонентов к магистрали, кроме регистра в каждом канале, содержит дополнительно нагрузочный резистор, а каждый канал — ЦАП, аналоговый компаратор, диод и элемент задержки. При поступлении какойлибо заявки на обслуживание (одной или более) по цепи: регистр, ЦАП, аналоговый компаратор и диод на выходе появляется низкий потенциал, свидетельствующий о присутствии заявки на обслуживание. Элемент задерж,ки служит для зашиты от ложного срабатывания каналов, а нагрузочный резистор служит для повышения помехозащищенности устройства и как нагрузка выходов компараторов.. 1 ил.

1242951

Изобретение относится к вычислительной технике, н частности к устройствам приоритета, и может быть использовано в распределенных системах обработки информации для подключения отдельных абонентов к общему вычислительному ресурсу.

Цель изобретения — повышение быстродействия устройства и уменьшение количества связей между каналами.

На чертеже представлена структурная схема предлагаемого устройства.

Устройство состоит иэ каналов 1, каждый из которых содержит цифроаналоговый преобразователь 2, полупроводниковый диод 3, аналоговый компаратор 4, элемент 5 задержки и регистр б. Устройство содержит кодовые входы 7, опросную шину 8, выходы 9 и нагрузочный резистор 10.

Устройство работает следующим образом.

В исходном состоянии отсутствуют, заявки на обслуживание, т.е. все разряды регистров 6 всех каналов находятся в нулевом состоянии. На. выходе цифроаналогового преобразователя 2, а также на шине 8 — нулевой потенциал. На выходах 9 каналов — высокий потенциал, что свидетельствует о том, что заявки отсутствуют.

При поступлении какой-либо заявки в регистр 6 с входов 7 кода приоритета заносится код, отличный от нулевого, т.е. хотя бы в одном иэ разрядов присутствует единица. На выходе цифроаналогового преобразователя 2 и на инверсном входе компаратора 4 — потенциал, пропорциональный десятичному эквиваленту кода приоритета. На шине 8 — потенциал, равный абсолютной разнице между потенциалом на выходе цифроаналогового преобразователя 2 и падением напряжения на диоде 3. Таким образом, на прямом входе компаратора 4 потенциал меньше, чем на иннерсном на выходе компаратора 4, а через некоторое время, определяемое постоянной времени элемента 5 задержки, на выходе

9 появляется низкий потенциал, свидетельствующий о присутствии заявки на обслуживание.

При поступлении двух и более заявок на обслуживание с различными приоритетами в канале с высшим приоритетом, на выходе цифроаналогового преобразователя 2 прнсут::тнует самый

Элемент 5 задержки служит для

25 защиты от ложного срабатывания каналов при появлении на шине 8 кратковременных импульсных помех и для приведения уровня напряжения на вы ходе к нормальному.

Нагрузочный резистор 10 служит дпя повышения помехозащищенности устройства и как нагрузка выходов компараторов.

2б вь1сокий потенциал. Этот потенциал открывает диоц 3 в канале с высшим приоритетом и по шине 8 запирает диоды 3 в остальных каналах. Таким образом, в канале с высшим приоритетом на инверсном входе компаратора 4 потенциал выше, чем на прямом входе, эа счет падения напряжения на диоде 3 и на выходе компаратора, а через некоторое время на выходе 9 появляется низкий потенциал, свидетельствующий о наличии заявки на обслуживание. На прямых входах компараторов

4 всех сстальных каналов потенциал, определяемый каналом с высшим приоритетом, выше, чем на инверсных вхо,цах компараторов 4, и на выходах этих каналов — высокий потенциал, свидетельствующий об отсутствии заявки на обслуживание Ьли о том, что обслуживается другой канал с высшим приоритетом.

Формула изобретения

Многоканальное устройство для подключения абонентон к магистрали, содержащее в каждом канале регистр, группа входов которого соединена с группой кодовых входов устройства, . о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, оно содержит нагрузочный резистор, а каждый канал содержит цифроаналоговый преобразователь, аналоговый компаратор, диод и элемент задержки, причем выходы регистра соединены с входами .цифроаналогового преобразователя, выход которого соединен через диод, включенный в прямом направлении с опросной шиной устройства, и с инверсным входом аналогового компаратора, прямой вход которого соединен с опросной шиной устройства, соединенной через нагрузочный резистор с входом логического нуля устройства, выход аналого1242951 вого компаратора соединен с входом элемента задержки, выход которого является соответствующим информационным выходом устройства.

Составитель М. Кудряшев

Te>Ðe4 О. Гортвай Корректор А. Зимокосов

Редактор О. Юрковецкая

Заказ 3706/48 Тираж 671

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Многоканальное устройство для подключения абонентов к магистрали Многоканальное устройство для подключения абонентов к магистрали Многоканальное устройство для подключения абонентов к магистрали 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть применено в многонашинных и многопроцессорных вычислительных системах, использзпощих для обмена данными общую магистраль

Изобретение относится к специализированным средствам вычислительной техники, предназначено для моделировдния процесса обслуживания одним прибором любого числа потоков заявок с различными приоритетами и может быть использовано в устройст- ; вах, моделирующих работу систем массового обслуживания

Изобретение относится к вычисли тельной технике и может найти применение в управляющих вычислительных комплексах для реализации режима раз деления времени

Изобретение относится к области вычислительной техники и предназначено для моделирования процесса обслуживания двух потоков заявок с различными приоритетами одним обслуживающим прибором

Изобретение относится к вычислительной технике и может быть использовано для приоритетного управления обращением к блоку оперативной памяти процессоров многопроцессорной системы

Изобретение относится к области вычислительной техники и может быть применено в многонашинных и многопроцессорных вычислительных системах, использзпощих для обмена данными общую магистраль

Изобретение относится к вычислительной технике, может быть использовано в вычислительнь1х системах

Изобретение относится к области обработки цифровых данных, в частности, к обработке данных в полупроводниковых запоминающих устройствах (памяти) и к архитектуре памяти, в частности, к устройствам оперативной памяти (RAM), динамической памяти (DRAM), кэш-памяти и т.п

Изобретение относится к вычислительной технике и может быть использовано при обмене информацией в режиме прямого доступа памяти ЭВМ серии Электроника и внешними устройствами

Изобретение относится к вычислительной технике, в ;частности к устройствам приоритета

Изобретение относится к области микроконтроллеров. Техническим результатом является пробуждение главного блока микроконтроллера (MCU). Раскрыта схема для пробуждения главного блока микроконтроллера (MCU), содержащая главный MCU, микросхему периферийного интерфейса и микросхему периферийной обработки, в которой микросхема периферийной обработки соединена с главным MCU посредством микросхемы периферийного интерфейса; линия синхронизации главного MCU соединена с сигналом ведущего генератора синхроимпульсов, а каждая из линии синхронизации микросхемы периферийной обработки и линии синхронизации микросхемы периферийного интерфейса соединена с сигналом ведомого генератора синхроимпульсов, причем сигнал ведущего генератора синхроимпульсов и сигнал ведомого генератора синхроимпульсов являются различными сигналами синхроимпульсов, таким образом, что микросхема периферийного интерфейса и микросхема периферийной обработки остаются в нормальном рабочем состоянии, когда главный MCU переходит в состояние глубокого сна; и микросхема периферийного интерфейса выполнена с возможностью контроля объема данных, передаваемых микросхемой периферийной обработки в микросхему периферийного интерфейса, и передачи сигнала пробуждения в главный MCU, если объем данных превышает порог. 4 н. и 9 з.п. ф-лы, 6 ил.

Изобретение относится к системе обработки, имеющей совместно используемую память, в частности к способу и устройству для очистки семафорных резервирований

Изобретение относится к вычислительной технике, в частности к устройствам для управления очередностью обслуживания, может быть использовано при построении различных устройств автоматики и информационно-измерительной техники и является дополнительным к авт.св
Наверх