Цифровой фильтр

 

.Изобретение относится к электроизмерительной технике и предназначено для вьделения повторяющихся сигналов из шума, моменты появления которых распределены во времени случайлым образом. Цель изобретения - повышение достоверности диагностических оценок исследуемых сигналов на фоне шумов, моменты появления которых распределены случайнь образом. Цифровой фильтр содержит аналого-цифровой преобразователь , компараторы, сумматор, счетчики, блоки памяти, регистры, блок элементов 2И-2ИЛИ, элемент НЕ, элемент И, блок управления. 2 ил. Q S л

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН (19) (Ш

А1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 3682848/24-24 (22) 30. 12. 83 (46) 07. 08. 86. Бюл. 1(29 (72) Б. С,Демченко, А.Ф. Зубович и Б.Ф.Толкунов (53) 68 1.32(088.8) (56) Труды института инженеров по электронике и р;.диотехнике, 1977, т. 65, с. 59.

Приборы и системы вычислительной техники для регистрации и обработки информации в биологии и медицине.

Ч. t, АН СССР, 1973, с. 21-25. (5g g С 06 F 15/353 Н 03 H 17/06 (54) ЦИФРОВОЙ ФИЛЬТР (57) Изобретение относится к элеКтроизмерительной технике и предназначено для выделения повторяющихся сигналов из шума, моменты появления которых распределены ва времени случайным образом. Цель изобретения — повышение достоверности диагностических оценок исследуемых сигналов на фоне шумов, моменты появления которых распределены случайнь1м образом. Цифровой фильтр содержит аналого-цифровой преобразователь, компараторы, сумматор, счетчики, блоки памяти, регистры, блок элементов 2И-2ИЛИ, элемент НЕ, элемент И, блок управления. 2 ил.

1 124

Изобретение относится к электро= измерительной технике и предназначено для выделения повторяющихся сигналов из шума, моменты появления которых распределены во времени случайным образом, и может быть использовано в биологии, медицине для анализа электроэнцефалограмм, диагностики„ в системах технологического контроля, автоматического управления и др, областях.

Цель изобретения — повышение достоверности диаГностических оценок исследуемых сигналов на фоне шумов, моменты появления которых распределены случайным образом.

На фиг. 1 изображена блок-схема цифрового фильтра; на фиг ° 2 — схема блока управления.

Цифровой фильтр содержит аналогоцифровой преобразователь (АЦП) 1, входной компаратор 2, сумматор 3, счетчик (циклов) 4, блок 5 управления счетчик 6 адреса, первый 7 и второй 8 блоки памяти, регистры 9 — 11, блок элементов 2И-2ИЛИ 12, элемент HE 13, счетчик (начальной зоны) 14, (цифровые) ком араторы 15 и 16, элемент И 17 счетчик (длины реализации) 18, вход 19 задания начальной зоны, вход 20 задания длины реализации, вход 21 блока 5, выход 22 компаратора, выход 23

h в х о д 224 4 б л о к а 55, выходы 25 — 31 блока 5, входы 32 и 33 блока 5.

Блок 5 управления (фиг. 2) содержит генератор 34 тактовых импульсов, делитель 35 и 36 частоты, элемент HE 37, элементы И 38-41, триггеры 42-44, элементы ИЛИ 45-48 элементы 49-60 задержки, элементы И-НЕ 61, элемент И 62, триггер 63.

Блок 5 формирует последовательность команд для управления работой фильтра.

В исходном состоянии счетчики 14, 6, 18 регистры 9-11, блоки 7 и 8, триггеры 43, 44 установлены в нулевое положение. На счетчике 4, входах 19 и 20 устанавливаются соответственно необходимый объем выборки (число циклов накопления), код, соответствующий длине начального участка реализации, и код, соответствующий длине реализации.

Аналоговый сигнал, преобразованный в дискретные отсчеты, поступает выхода АЦП 1 через входы блока элементов 2И-2ИЛИ 12, в регистр 9 н

9536 2

Г

1по команде, поступающей по цепи 28, записывается по нулевому адресу в блок 7 и в счетчик 6 добавляется единица. Следующий дискретный отчет

З записывается по первому адресу блока и т.д. После записи информации по всем ячейкам в блоке 7 производится стирание ранее записанной информации в нулевой ячейке и запись в нее вновь поступившей информации и т.д. по всем ячейкам памяти, таким образбм производится циклическое обновление информации.

При наличии в исследуемом сигнале синхронизирующего импульса (" Спайка" ) компаратор 2 вырабатывает импульс, который устанавливает триггер 43 в "1", на выходе 30 блока 5 появляется потенциал, разрешающий работу

20 счетчика 14 и прохождение сигнала через элемент И 17 на вход счетчика 18. По цепи 29 вырабатывается сигнал, по которому в счетчик 14 заносится код адреса, находящийся в счетчике 6 в момент появления импульса "Спайка" и продолжается запись дискретных отсчетов в блок 7, при этом после каждой записи в счетчик 18 добавляется единица и осуще30 ствляется контроль компаратором 16 кода; заданного на входе 20 и подсчитанного счетчиком 18, т.е. осуществляется контроль длительности записываемой реализации после имЗ5 пульса "Спайка".

При совпадении кодов компаратор 16 вырабатывает потенциал, по которому запрещается прохождение информации на вход счетчика 18 через элемент И 17, 40 прекращается циклическая запись дискретных отчетов от АЦП 1 в блок 7 и разрешается блоку 5 вырабатывать командные сигналы для сдвига инфорйМции по ячейкам блока 7 памяти. Сдвиг

4 информации осуществляется для расположения в начальных ячейках памяти участка реализации необходимой длительности до появления спайки и в последующих ячейках реализации О участка после импульса "Спайка".

Сдвиг информации производится на число ячеек, равных разности кодов, записанных в счетчике 14 и на входе 19.

Для режима сдвига информации по ячейкам блока 7 памяти для нулевой ячейки блок 5 вначале вырабатывает команду приема информации в ре3

1 гистр 10 по цепи 26, при этом считанная информация заносится в регистр 10 и по команде, поступающей по цепи 27, переписывается в регистр 9, а в счетчик 6 по цепи 31 добавляется единица, в результате выбирается следующий адрес (ячейка блока 7). По команде, поступающей по цепи 26, содержимое первой ячейки блока 7 переписывается в регистр 10 и по тому же адресу в ячейку записывается содержимое нулевого адреса с регистра 9 по команде 28 и блокируется одна из команд приема в регистр 10 путем установки триггера 63 в нулевое положение (фиг. 2). Далее по команде 27 содержимое первой ячейки из регистра 10 переписывается в регистр 9, добавляется единица в счетчик 6, содержимое второй ячейки блока 7 переписывается в регистр 10, а содержимое первой ячейки с регистра 9 записывается во вторую ячейку и т.д.

После сдвига всей информации блока,7 на один адрес на выходе счетчика 6 появляется сигнал, который заносится в счетчик 14. Компаратор 15 производит сравнение кодов, зафиксированных в счетчике 14 и входе 19, при несовпадении кодов повторяется сдвиг всей информации еще на один адрес и т.д. Признаком окончания сдвига информации служит сигнал сравнения на выходе компаратора 15. Этот сигнал разрешает прием сигналов в счетчик 4, считывание.(запись) в блок 8 и формируется программа сложения блоком 5.

Из блока 8 (по нулевой ячейке) считывается информация на один из входов сумматора 3 на другие входы сумматора поступает считанная информация из блока 7 (по нулевой ячейке) с выхода регистра 10 по команде 26.

Результат суммирования поступает в регистр 11 и по команде 25 фиксируется в регистре 11, затем по команде 28 записывается в нулевую ячейку блока 8, а в счетчике 6 добавляется единица. Аналогичным образом производится перепись со сложением содержимого первой ячейки блока 7 в первую ячейку блока 8 и т.д. Посйе переписи со сложением последней ячейки на выходе счетчика 6 появляется импульс, который заносится в счетчики 4 и 14, в результате на выходе компаратора 15 появляется сигнал, запрещающий режим

249536

4 сложения, и счетчик 18 сбрасывается в нулевое положение. На этом один полный цикл накопления заканчивается.

При установке в счетчик 4 числа циклов больше, чем один, производится накопление информации в блоке 8 аналогичным образом до достижения заданного числа циклов накопления. После достижения заданного числа цик1ð лов накопления на выходе счетчика 4 появляется сигнал, который сбрасывает триггер 43 в "0" (фиг. 2), запрещает прохождение сигналов от компаратора -2 на вход триггера 42 для за15 пуска. На этом полный цикл работы накопителя заканчивается.

В результате накопления в блоке 8 будет. зафиксирована кривая в первых каналах с предисторией, а в последующих, каналах — информация после импульса "Спайка".

Формула изобретения

Цифровой фильтр, содержащий первый, второй и третий регистры, пер" вый блок памяти, выход которого через второй регистр подключен к первому входу сумматора, выход которого под( зр ключен к информационному входу треть" его регистра, выход первого регистра подключен к информационному входу первого блока памяти, адресный вход которого подключен к информационному выходу счетчика адреса, выход

5 переноса которого подключен к счетному входу первого счетчика, .блок управления, первый вход входного компара.тора соединен с информационным входом аналого-цифрового преобразователя и

4Р является информационным входом фильтра, а второй вход входного компаратора является входом опорного напряжения фильтра, о т л и ч а ю— шийся тем, что, с целью повыше45 ния достоверности, в него введены второй блок памяти, блок элементов 2И-2ИЛИ, элемент НЕ, второй и третий счетчики, первый и второй компараторы, элемент И, выход которого

5Р подключен к счетному входу второго счетчмка, информационный выход которого подключен к первому .входу первого компаратора, выход которого подключен к первому входу элемента И, 55 входу элемента НЕ и первому входу блока элемента 2И-2ИЛИ, выход которого подключен к информационному входу первого регистра, информационный

124953б выход третьего регистра подключен к информационному входу второго блока памяти, выход которого подключен к второму входу сумматора, выход второго регистра подключен к второму входу блока элементов 2И-2ИЛИ, третий и четвертый входы которого подключены соответственно к выходу элемента НЕ и выходу аналого-цифрового преобразователя, информационный вход счетчика адреса подключен к адресном входу второго .блока памяти и установочному входу третьего счетчика, информационный выход которого подклю- 1 чен к первому входу второго компаратора, выход которого подключен к входу управления второго блока памяти и установочному входу первого счетчика, счетный вход третьего счетчика 2р подключен к выходу переноса счетчика адреса, а вторые входы первого

H второго компараторов являются входами задания соответственно длины реализации и начальной эоны фильтра, 2g при этом блок управления содержит четыре триггера, пять элементов И, элемент И-HE двенадцать элементов задержки, четыре элемента ИЛИ, элемент НЕ, первый и второй делители частоты и генератор тактовых импуль=сов, выход которого подключен к входам первого и второго делителей частоты, выход первого делителя частоты подключен к первому входу первого элемента И и первому входу второго элемента И, выход которого подключен к входу первого элемента задержки, выход которого подключен к.первому входу первого элемента ИЛИ и входу второго элемента задержки, выход которого подключен к входу третьего элемента задержки, выход которого подключен к входу четвертого элемента задержки, выход которого 4> подключен к первому входу второго элемента ИЛИ и входу пятого элемента задержки, выход которого подключен к первому входу третьего элемента ИЛИ, второй вход которого соединен с входом шестого элемента задержки,, тактовым входом первого триггера, первым входом третьего элемента И и подключен к выходу четвертого элемента И, первый вход которого подключен к выходу второго депителя частоты, выход первого элемента И подключен к первому входу пятого элемента И и входу седьмого элемента задержки, выход которого подключен к первому входу четвертого элемента ИЛИ и входу восьмого элемента задержки, выход которого подключен к третьему входу третьего элемента ИЛИ и входу девятого элемента задержки, выход которого подключен к второму входу первого элемента ИЛИ и входу десятого элемента задержки, выход которого подключен к второму входу второго элемента ИЛИ и К-входу второго триггера, выход которого подключен к второму входу пятого элемента И, выход которого подключен к третьему входу первого элемента ИЛИ, выход шестого элемента задержки подключен к второму входу четвертого элемента ИЛИ и второму входу одиннадцатого элемента задержки, выход которого подключен к третьему входу второго элемента ИЛИ, выход элемента И-НЕ подключен к S — входу второго триггера, прямой выход которого подключен к D-входу первого триггера, прямой выход которого подключен к второму входу третьего элемента И, выход которого подключен к входу двенадцатого элемента задержки, выход котврого подключен к К-входу первого триггера и R.-входу третьего триггера инверсный выход которого подключен к S-входу четвертого триггера, выход входного компаратора подключен к перному входу элемента И-НЕ блока управления, R-вход. четвертого триггера и второй вход элемента И-HE которого соединены и подключены к выходу переноса первого счетчика, выход четвертого элемента И, выхоД четвертого элемента задержки, выход первого элемента ИЛИ и выход четвертого элемента ИЛИ блока управления подключены к тактовым входам соответственно аналого-цифрового преобразователя, третьего, второго и первого регистров, входы управления записью первого и второго блоков памяти подключены к выходу второго элемента ИЛИ блока управления, выход третьего элемента ИЛИ которо" î подключен к счетному входу счетчика адреса и второму входу элемента И, третий вход которого соединен с входом разрешения считывания третьего счетчика и подключен к прямому выходу чегвертого триггера блока управления, выход третьего

1249536 элемента И которого подключен к входу разрешения записи третьего счетчика, выход элемента НЕ и выход первого компаратора подключены соответственно к первому входу четвертого элемента И и второму входу первого элемента И блока управления, второй вход элемента И которого подключен к выходу элемента И блока управления, третий вход первого элемента И и элемента НЕ которого соединены и подключены к выходу второго компаратора.

1249536

Составитель А.Баранов

С.П шева Техред О.Гортвай Корректор Е.Сирохман

Редактор . атрушев

Заказ 4326/50 Тираж 671 . Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушскгя наб., д. 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4

Цифровой фильтр Цифровой фильтр Цифровой фильтр Цифровой фильтр Цифровой фильтр Цифровой фильтр 

 

Похожие патенты:

Изобретение относится к радиотехнике и вычислительной технике и может использоваться в системах цифровой обработки информации

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки радиолокационных, сейсмических , гидроакустических и других сигналов

Изобретение относится к области цифровой многоканальной связи

Изобретение относится к радиотехнике и мо)тет использоваться в системах цифровой обработки информации

Изобретение относится к радиотехнике и может использоваться в системах цифровой обработки информации с целью повышения точности и быстродействия

Изобретение относится к радиотехнике и может использоваться при цифровой обработке сигналов

Изобретение относится к устройствам фил зтрации и может быть приме-

Изобретение относится к области вычислительной техники и позволяет сократить время интерполяции функций двух аргументов за счет независимого формирования слагаемых и сомножителей в интерполяционном выражении, которое имеет следующий вид: q)f;j + .i +

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки радиолокационных, сейсмических , гидроакустических и других сигналов

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и позволяет вычцслять зависимость вида ci ЧЬ/а.Устройство содержит п сумматоров-вычитателей первой группы, (п-2) сумматоров вычитателей второй группы, п сумматоров, (п-1) мультиплексоров, где п - разрядность представления информации

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам программного {управления станками и отображения графической информации
Наверх