Устройство для контроля

 

Изобретение относится к контрольно-измерительной и вычислительной технике и может быть использовано при построении систем автоматического контроля. Цель изобретения - увеличение глубины контроля. Указанная цель достигается за счет введения в известное устройство группы 2 коммутаторов , двух элементов И 5, 6, блоков 8, 9 управления и осреднения данных, сумматора 10, двух счетчиков 17, 21, двух блоков 11 и 18 сравнения и второго блока 22 памяти с их связями и за счет определения неисправности , , приводящей к высокочастотныь колебаниям выходного сигнала измерительного канала. 2 з.п. ф-лы, 4 ил. Q В Фиг. 1

Ф ъ, .

„ Р - СОЮЗ СОВЕТСКИХ

СОЯИАЛИСТИЧЕСНИХ

К!Я - 1Ф

ЛД РЕСПУБЛИК Ф (51) 4 G 06 F 15/46

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

l10 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ф Д.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ;д

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3960313/24-24 (22) 02.10.85 (46) 07,03.87. Бюл. N - 9 (71) Специальное проектно-конструкторское бюро средств автоматизации нефтедобычи и нефтехимии (72) В.П.Бордыков, P.Н.11атифуллин и Г.И.Бушканец (53) 681.325(088.8) (56) Авторское свидетельство СССР

Р 706825, кл. G 05 В 23/02.

Авторское свидетельство СССР

Р 798852, кл . G 06 F 11/30, 1976. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ (57) Изобретение относится к контрольно-измерительной и вычислительной

„„SU„„1295421 А1 технике и может быть использовано при построении систем автоматического контроля. Цель изобретения — увеличение глубины контроля. Указанная цель достигается за счет введения в известное у -.тройство группы 2 коммутаторов, двух элементов И 5, 6, блоков 8, 9 управления и осреднения данных, сумматора 10, двух счетчиков

17, 21, двух блоков 11 и 18 сравнения и второго блока 22 памяти с их связями и за счет определения неисправности, приводящей к высокочастотны, колебаниям выходного сигнала измерительного канала. 2 з.п. ф-лы, 4 ил.! 12954

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах автоматического контроля.

Цель изобретения — увеличения

5 полноты контроля, На фиг. 1 изображена структурная схема устройства, на фиг, 2 — структурная схема первого блока памяти; на фиг. 3 - структурная схема блока 10 усреднения данных, на фиг. 4 — структурная схема блока управления.

Устройство (фиг. 1) содержит группы датчиков 1, группу коммутаторов

2, аналого-цифровой преобразователь 15

АЦП 3, дешифратор, первый элемент

И 5, второй элемент И 6, первый блок

7 памяти, блок 8 усреднения данных, блок 9 управления, сумматор 10, первый блок 11 сравнения, содержащий 20 элемент 12 сравнения, триггер 13, первый и второй формирователи 14 и

15 импульсов и элемент ИЛИ 16, первый счетчик 17, второй блок 18 сравнения, содержащий элемент 19 сравнения и формирователь 20 импульсов.

Кроме того, устройство содержит второй счетчик 21 и второй блок 22 памяти, входы и выход 23-30 устройства, первую и вторую группы адресных 30 выходов 31 и 32 устройства, а также группу элементов 33 памяти, входы и выходы 34-39 первого блока памяти.

Блок 8 усреднения (фиг. 3) содержит сумматор 40, элемент И3.И 41, фор- 35 мирователь 42 импульсов, группу элементов 43 памяти, первый регистр

44, делитель 45, второй регистр 46, входы и выходы 47-52 блока усреднения. 40

Блок 9 управления (фиг. 4) содер— жит первый и второй триггеры 53 и

54, с первого по третий коммутаторы

55-57, первый, третий, четвертый и второй элементы И 58-6 1, третий, четвертый, первый, пятый и второй элементы ИЛИ 62-66, первый и второй счетчики 67 и 68, счетчик-делитель

69 (с регулируемым коэффициентом пересчета), формирователь 70 импуль- 50 сов и дешифратор 71, входы и выходы

72-86 блока.

Устройство работает следующим образом.

Количество датчиков 1 в одной группе равно количеству состояний счетчика 67, количеству выходов дешифратора 4, количеству элементов

33 памяти в блоке 7, количеству ин21 2 формационных входов к оммут ат ор а 2 группы. Количество состояний счетчика 69 зависит от состояния триггера

53. Нулевое состояние триггера 53 устанавливает коэффициент пересчета счетчика 69, равным единице, а единичное состояние триггера 53 — коэффициент пересчета, равным некоторому числу N которое определяет количество независимых измерений по каждому каналу в режиме контроля и равно количеству ячеек памяти в элементе 33 памяти группы.

Количество состояний счетчика 68, а также количество выходов дешифратора 71 равно количеству коммутаторов 2 в группе. Коммутаторы 55-57 управляются состоянием триггера 54.

При нулевом состоянии триггера 54 подключены первые (верхние) входы всех коммутаторов, а при единичном состоянии — вторые (нижние) входы, т.е. сигчалы только с вторых входов поступают на выходы коммутаторов

55-57.

В качестве триггеров 53 и 54 м:..жно применить асинхронные J-K триггеры с динамическими входами. В качестве триггера 13 применен синхронный J-К триггера с динамическим тактовым входом. Примером использования коммутаторов 2 группы со стробирующими и адресными входами может слу1 жить микросхема К155КП7. В качестве формирователей 14, 15, 18 и 70 можно применить любые формирователи импульсов, в том числе и дифференцирующие цепи. Примером элементов 12 и 19 сравнения с двумя выходами и стробирующим входом может служить микросхема К561ИП2. Примером счетчиков 67 и

68, имеющих разрядные выходы и выход переноса, может служить микросхема

К561ИЕ 11.

Обьединение выходов элементов, например коммутаторов 2 в группе, достигается за счет применения в качестве выходных ключей элементов с большим выходным сопротивлением в з акрыт ом состоянии (с ос т оя ние типа

"Обрыв" ), На все неиспользуемые, дополнитель ные входы элементов (при их наличии) поданы нейтральные логические уровни, не влияющие на их работу.

Метод контроля измерительных каналов в предлагаемом устройстве основан на определении количества пере12

95421

55 сечений выходным сигналом датчика постоянного уровня и сравнения количества пересе:ений с пороговым значением. При превышении порогового значения канал считается неисправным.

Значение порога для каждого измерительного канала устанавливается исходя из имеющейся статической информации о его выходном сигнале. Например, при нормальном канале на 30 измерений количество пересечений не превышает 4-6, а при появлении высокочастотных колебаний количество пересечений может достигать 15-20. Такое различие позволяет с большой степенью вероятности определить появление неисправности в канале измерения. Для дальнейшего увеличения достоверности контроля можно производить несколько операций контроля со сравнением результата.

В устройстве реализованы два режима работы. В первом (исходном) режиме производится циклический опрос датчиков, преобразование аналогового сигнала в цифровой код и выдача последнего на выход устройства 27 для дальнейшего преобразования, Во втором режиме производится собственно контроль каналов измерения.

Нахождение устройства в том или ином режиме определяется состоянием триггера 53.

Устройство в первом режиме работает следующим образом.

Триггеры 53 и 54 находятся в нулевом состоянии. Коэффициент пересчета счетчика 69 равен единице. Тактовые импульсы (ТИ) 1 с первого так— тового входа устройства 25 через вход

76 и коммутатор 55 поступают на вход счетчика 67.

Импульсы переполнения счетчика

67, подтверждая нулевое состояние триггера 54, через коммутатор 56 поступают на вход счетчика 69. Поскольку коэффициент пересчета .счетчика 69 равен единице, каждый входной импульс поступает на его выход и через элемент ИЛИ 65, через открытый элемент

И 61 и через коммутатор 57 — на вход счетчика 68, последовательно изменяя его состояние. Текущее состояние счетчика 68 с помощью дешифратора 71 выбирает один из коммутаторов 2 группы. Номер датчика в этом коммутаторе определяется состоянием счетчика 67, 10

4 разрядные выходы которого соединены с адресными входами всех коммутаторов 2 группы . Таким образом за время, определяемое коэффициентом пересчета счетчика 68, к объединенным выходам коммута-оров 2 группы последовательно подключены все датчики измерительных каналов, хотя в каждый момент времени к входу АЦП 3 подключен только один датчик ° Импульсы переполнения счетчика 68 подтверждает нулевое состояние триггера 53. Каждый входной импульс счетчика 67 одновременно через элемент ИЛИ 62 поступает на управляющий вход АЦП 3 для его запуска. АЦП 3 с небольшой временной задержкой, определяемой временем переключения коммутаторов 2 и временем установления переходных процессов в линиях связи, начинает преобразование входного аналогового сигнала в цифровой код и после окончания преобразования формирует сигнал "Конец преобразования". ("КП") Сигнал "КП" через элемент И 5 поступает на второй управляющий выход 28 устройства, но не проходит через элемент И 6.

На информационный выход 27 устройства поступает цифровой код параметра с выхода АЦП З,-а на группы адресных выходов 3 1 и 32 устройства поступает адрес параметра (дат",ика, или канала измерения) с выходов счетчиков 67 и 68, Эта информация может быть использована для дальнейшей обработки во внешнем вычислительном устройстве или ЭБМ (не показаны).

Устройство во втором режиме работает следующим образом.

Для перевода устройства во второй режим необходимо на упр,являющий вход устройства 24 подать сигнал Контроль", который переведет триггер 53 в единичное состояние. Зто состояние триггера 53 поступает на управляющий выход 23 устройства в течение всего времени прохождения контроля устройства, для управления работой внешнего вычислительного уст ройства или ЗВМ. Сигнал "Контроль должен синхронизироваться с тактовыми импульсами ТИ 1. Синхронизация может з аключат ься в т ом, чт о сигнал, "Контроль" может подаваться только после импульса ТИ 1, или сигнал

"Контроль" может перекрывать по времени импульс ТИ 1, но заканчиваться позднее его с небольшой задержкой, 5 12954 для надежной установки устройства в исходное состояние. Коэффициент пересчета счетчика 69 устанавливается равньрм N.

Одновременно сигнал "Контроль" устанавливает (или подтверждает) в нулевое состояние счетчики 67, 68, 69 и 21, блок 22 памяти и через элемент ИЛИ 64 группу элементов 43 памяти блока 8 усреднения. Сигнал 10

"Контроль" через элемент ИЛИ 62 поступает также на управляющий вход

АЦП 3 для его запуска. В этот момент времени к входу АЦП 3 подключен нулевой датчик 1 с выхода нулевого 15 коммутатора 2 группы. Сигнал "КП" не поступает через элемент И 5 на выход 28, а через элемент И б поступает на входы "Запись" блока 7 памяти и блока 8 усреднения. С помощью 20 дешифратора 4 выбирается нулевой элемент 33 из группы элементов памяти, в нулевую ячейку которого, согласно адресному коду, поступающему с выходов счетчика 69, записывается код с выхода АЦП 3. При изменении состояния счетчика 67 информация с выхода АЦП 3 последовательно записывается в нулевые ячейки первого, второго и т.д. элеменТов 33 памяти ЗО группы, количество которых равно количеству датчиков 1 в одной группе.

Далее при изменении состояния счетчика 69 информация записывается в следующие элементы 33 группы. 35

Одновременно информация с выхода

АЦП 3 поступает на информационный вход блока 8 и 47 осреднения и далее, на вход сумматора 40. Сигнал "КП" с 10 входа 49 через элемент ИЛИ 41 поступает на управляющие входы элементов

43 памяти группы "Считывание" ° С выбранного элемента памяти (Выбор происходит с помОщью ВыхОдных сигналОВ д5 дешифратора 4) информация записывается в регистр 44 по сигналу "КП" с входа 49, поступающему на управляющий вход регистра 44 ° Запись в регистр

44 происходит потенциально, в течение всей длительности импульса "КЦ", или по его переднему фронту с небольшой задержкой, достаточной для установки информации на входе регистра

44. Поскольку в исходном состоянии элементы 43 памяти группы обнулены, В нулевом цикле в регистр 44 записываются нулевые коды. Записанная в регистр 44 информация, практически

21 мгновенно появляется на его выходе и поступает на второй вход сумматора 40. На выходе сумматора 40 появляется сумма двух кодов: измеренного текущего и считанного с элемента 43 памяти группы. По заднему фронту сигнала "КП" формирователь 42 формирует импульс небольшой длительности, по которому происходит запись кода суммы в тот же выбранный элемент 43 памяти груйпы. Таким образом, в элементах 43 памяти группы накапливаются суммарные значения кодов с выходов АЦП 3 для каждого датчика, выбранной (нулевой) группы.

К моменту переполнения счетчика

69 в ячейках блока 7 памяти записывается измеренная информация с каждого датчика 1 нулевой группы, причем по каждому. датчику 1 проводится N измерений. В элементах 43 памяти группы блока. 8 усреднения записывается суммарная информация за N измерений по каждому датчику нулевой группы.

Импульс переполнения счетчика 69 не проходит через элемент И 61, а через элемент ИЛИ 65 и через элемент

И 58 поступает на вход триггера 54 и своим задним фронтом (окончанием) переводит его в единичное состояние, а также устанавливает по выходу 86 счетчик 17 в нулевое состояние. Б этот момент времени на другом входе триггера 54 также присутствует импульс с выхода счетчика 67, но при одновременной подаче двух импульсов на динамические входы асинхронного .1-К триггера, последний должен перей. ти в противоположное состояние, поэтому триггер 54 надежно переключится в единичное состояние.

Одновременно этот импульс через элемент ИЛИ 63 и выход 81 поступает на вход "Считывание" блоков 7 и Зб памяти и на вход "Считывание" блоков

8 и 48 осреднения. Счетчики 67 и 69 в этот момент находятся в нулевых состояниях. На вход элемента И 6 подается запрещающий потенциал с инВерсного выхода триггера 54 через выход 80. Коммутаторы 55-57 пропускают на свои выходы сигналы с Вторых (нижних) входов. Счетчики б 7 и

69 поменяются местами. =.3a вход счетчика 69 поступают тактовые импульсы

ТИ 2 с выхода 77. Для повышения

12954

7 быстр одейст вия част от а их может быт ь выбрана выше, чем частота повторения импульсов ТИ 1.

Первое считывание произойдет с нулевой ячейки нулевого элемента 33 группы блока 7 памяти и с нулевого элемента 43 группы блока S усреднения. Информация присутствует на выходе блока 7 памяти в течение всего импульса считывания. Одновременно ин- 10 формация с выхода нулевого элемента

43 группы блока усреднения поступает на вход делителя 45, который производит деление на коэффициент N поступающий с выхода регистра 46. При 15 выборе коэффициента N, кратным числу два, например, тридцать два, или шестьдесят четыре, процесс деления сводится к установке запятой в нужном разряде, или в отбрасывании млад- 20 ших разрядов, т,е. он не занимает дополнительного времени. Таким образом, на выходе делителя в течение длительности импульса считывания присутствует код, значение которого

25 равно среднему значению результата измерения по нулевому датчику, причем усреднение происходило в течение всего времени измерения по нулевой группе датчиков 1.

Следующий импульс ТИ 2 своим передним фронтом переключает счетчик

69 в первое состояние. Импульсы ТИ 2 должны синхронизироваться с импульса- З5 мй ТИ 1. Одновременно этот импульс через элемент И 59 и элемент ИЛИ 63 производит считывание информации со следующей (первой) ячейки нулевого элемента 33 памяти группы и с преж- 4р него нулевого элемента 43 группы блока осреднения 8 и т.д. до N ячейки нулевого блока элементов 33 памяти группы блока 7. В блоке 8 осреднения информация считывается по-прежнему 45 с нулевого элемента 43 памяти группы;

Среднее значение параметра с выхода блока 8 усреднения поступает на вход сумматора 10, на другой вход которого с информационного входа 5р устройства 29 подается код числа К.

Величина числа К при обычном контроле не превышает нескольких процентов от диапазона изменения измеряемой величины с выхода датчиков 1, а знак

его может быть как положительный, так и отрицательный, поэтому результирующее значение с выхода сумматора 10 мало отличается от среднего

21 значения. Смещенное среднее значение с выхода сумматора 10 поступает на вход элемента 12 сравнения, на другом входе которого присутствует информация с выхода блока 7 памяти.

Поскольку операция суммирования про исходит за время, существенно меньшее, чем длительность импульса считывания, информация на оба входа элемента 12 сравнения поступает практи- чески одновременно.

В зависимости от результата сравнения единичный уровень появляется или на первом, или на втором выходе элемента 12 сравнения.

Так, например, можно допустить, что при превышении текущего измеренного значения над смещенным средним. единичный уровень должен появитьск. на первом (верхнем) выходе, а при превышении смещенного среднего значения над текущим — на втором (нижнем) выходе элемента 12 сравнения.

Эти потенциалы подаются на входы синхронного 1-К триггера 13, срабатывание которого происходит по заднему фронту (окончанию) импульса считывания, поступающего на его тактовый (динамически) вход. Поскольку в реальных устройствах всегда имеется некоторая задержка срабатывания, потенциалы на выходах схемы сравнения задерживаются по отношению к заднему фронту импульса считывания.

Этого достаточно для надежного срабатывания триггера 13. Если единичный потенциал появляется только на одном входе (любом), триггер 13 по первому импульсу считывания переключается в соответствующее состояние, а дальше подтверждает это состояние. Поэтому переключения триггера 13 наблюдаются только при смене единичных потенциалов на выходах элемента 12 сравнения. Для нормальных (исправных) датчиков (каналов измерения) количество таких переключений не должно превышать вполне определенного значения.

Сигналы с выхода триггера 13 поступают на входы двух формирователей

14 и 15 импульсов. Первый из них формирует выходной импульс по измене нию входного сигнала иэ логического нуля в логическую единицу, второй формирователь формирует выходной сигнал по изменении входного сигнала из логической единицы в логичес1295421

55 -пульсациями) лежать по одну сторону от смещенного среднего значения.При неисправных каналах измерения пульсации значений параметров достигают больших значений (десятки процентов кий ноль, Выходные импульсы формирователей 14 и 15 поступают через элемент ИЛИ 16 на вход счетчика 17 . и вход формирователя 20, который по заднему фронту формирует выходной импульс. Таким образом, при каждой смене единичных потенциалов на выходах элемента 12 сравнения, на вход счетчика 17 поступает один импульс, изменяющий его состояние.

Результирующий код с выходов счет- чика 17 поступает на первую группу входов элемента 19 сравнения, на вторую группу входов которого поступает код уставки со второго информационного входа 30 устройства, При превышении выходного кода счетчика

17 над уставкой, импульс с выхода формирователя 20, поступающий на стрсбирующий вход элемента 19 сравнения, проходит на его выход и поступает на вход счетчика 21, Этот импульс по своему перед.=::ему фронту изменяет состояние счетчика 21 и поступает на вход "Запись" блока 22 памяти. Ацрес ячейки блока 22 определяется кодом с выхода счетчика 21, по которому в данную ячейку ламяти а::исbiHBPTcя содержимое счетчиков б. и 68„ т„е, номер неисправного датчика в группе и номер группы, Одновременно этот импульс через элемент ИЛИ бб устанавливает счетчик

69 в пулевое состояние и запускает формирователь 70, который по заднему фронту формирует выходной импульс, Этот импульс через элемент ИЛИ 65 и выход 86 устанавливает счетчик 17 в исходное, нулевое состояние, через коммутатор 55 изменяет состояние счетчика 67, через элемент 58 И и элемент 63 ИЛИ производит считывание информации по новому датчику, т.е. со следующего элемента 33 памяти группы блока 7 памяти, начиная с нулевой ячейки памяти и со следующего элемента 43 памяти группы блока

8 усреднения.

Если превышения кода счетчика 17 над уставкой не происходит, на выходе элемента 19 сравнения постоянно присутствует запрещающий потенциал.

Счетчик 69, переполняясь, устанавливает (или подтверждает) нулевое состояние счетчика 1I7, изменяет через коммутатор 55 состояние счетчика 67 и производит считывание информации по новому датчику. Так проверяются

40 все датчики в нулевой группе канал :-=. измерения.

Счетчик 21 подсчитывает количество неисправных датчиков, а в блоке 22 памяти хранится адрес каждого неисправного датчика (канала измерения).

Переполнение счетчика 67, означаю-. щее окончание контроля по данной группе датчиков, вызывает через коммутатор 57 изменение состояния счетчика 68, а через элемент И 60, элемент ИЛИ 64 и выход 82 обнуление элементов 43 памяти группы блока 8 усреднения, а также, своим окончани-ем (задним фронтом) перевод триггера

54 в нулевое состояние. Счетчики 67 и 69 опять меняются местами. Начина,ется контроль следующей группы датчиков, причем для контроля используются те же ячейки памяти блока 7 памяти и блока 8 усреднения. Появление неисправных датчиков в следующей группе вызывает дальнейшее изменение состояния счетчика 21 и запись адресов этих датчиков в блок 22 памяти.

Полный контроль всех датчиков заканчивается импульсом переполнения счетчика 68, который возвращает триггер 53 в исходное нулевое состояние. Информация об этом поступает на выход 72 устройства. К моменту окончания контроля в блоке 22 памяти хранятся в последовательно располо женных ячейках .памяти адреса неисправных каналов измерения, а состояние счетчика 21 определяет общее число неисправных датчиков. Считывание информации с блока 22 памяти для дальнейшей обработки может производиться известными средствами (не изображены).

Необходимость наличия сумматора

10 объясняется следующими причинами.

При исправных датчиках возможно появление небольших пульсаций значений параметра за счет наводок, а также за счет дискретности преобразования

АЦП. Поэтому значения кодов АЦП колебаются около средних значений, что может восприняться устройством как неисправность канала измерения. Наличие смещения среднего значения позволяет избежать этого, так как текущие значения параметра (вместе с от диапазона измерения измеряемой величины) . поэтому наличие смещения не окажет заметного влияния на точность определения неисправного датчика. С другой стороны, при неисправном канале можно определить среднее значение амплитуды колебаний параметра, проводя ряд последовательных циклов контроля с разными значениями величины смещения. Когда

I значение кода счетчика 17 не превы-. сит значение уставки, величина смещения в этом случае соответствует среднему значению амплитуды колебаний параметра для неисправного датчика.

Формула и з о брет ения

1. Устройство для контроля, содержащее аналого-цифровой преобразова- 20 тель, дешифратор и первый блок памяти, отличающееся тем, что, с целью увеличения полноты контроля, в него введены группы коммутаторов, два элемента И, блок управле- 25 ния, блок усреднения данных, сумматор, два счетчика, два блока сравнения и второй блок памяти, информационные входы коммутаторов группы являются информационными входами устройст- 30 ва, а выходы подключены к информационному входу аналого-цифрового преобразователя, информационный выход которого является информационным выходом устройства и соединен с информационны-З5 ми входами первого блока памяти и блока усреднения данных, выход первого блока памяти соединен с первым входом первого блока сравнения, выход блока усреднения данных подключен к первому 40 входу сумматора, второй вход которого является первым информационным входом устройства, а выход соединен с вторым входом первого блока сравнения, выход которого соединен со счетным 45 входом первого счетчика и со строби-. рующим входом второго блока сравнения, первый вход которого является вторым информационным входом устройст. ва, выход первого счетчика подключен к второму входу второго блока сравнения, выход которого подключен к счетному входу второго счетчика, к входу

"Запись" второго блока памяти и к первому входу блока управления, второй и третий входы которого являют) ся соответственно первым и вторым тактовыми входами устройства, четвер- тый вход блока управления и установоч12 иые входы второго счетчика и второго блока. памяти являются установочным входом устройства, выходы второго счет-. чика подключены к адресным входам второго блока памяти, выходы блока управления первой группы подключены к адресным входам коммутаторов группы, к входам дешифратора, информационным входам первой группы второго блока памяти и являются первой группой адресных выходов устройства, выходы второй группы блока управления соединены со стробирующими входами коммутаторов группы, выходы третьей группы - с первыми адресными входами группы первого блока памяти, выходы четвертой группы — с адресными вход ми второй группы второго блока памяти и являются второй группой адресных выходов устройства, первый выход блока управления подключен к управляющему входу аналого-цифрового преобразова" теля, выход которого соединен с первыми входами первого и второго элементов И, второй выход блока управления соединен с вторым входом первого элемента И, третий выход является первым управляющим выходом устройства и соединен с вторым входом второго элемента И, четвертый выход блока управления подключен к третьему входу второго элемента И, пятый выход — к входам считывания первого блока памяти, блока усреднения данных и к ст обирующему входу первого блока сравнения, шестой выход — к установочному входу блока усреднения данных, седьмой выход — к установочным входам первого счетчика, выходы дешифратора подключены к адресным входам второй группы первого блока памяти и к адресным входам блока усреднения данных, выход второго элемента

И соединен с входами записи первого блока памяти и блока усреднения данных, выход первого элемента И является вторым управляющим выходом устройства.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок усреднения данных содержит сумматор, элемент ИЛИ, формирователь импульсов, группу элементов памяти, первый и второй регистры и делитель, информационный вход блока соединен с первым входом сумматора, выход которого соединен с информационными входами элементов памяти группы, вход "Считы129542 з вание" — с первым входом элемента

ИЛИ, выход которого соединен с входами Считывание элементов памяти группы, входы "Запись которых соединены с выходами формирователя импуль- 5 сов, вход "Запись" блока соединен с входом формирователя импульсов, с вторым входом элемента ИЛИ и управляющим входом первого peI стра, вы-, ход которого соединен с вторым входом сумматора, а информационный вход соединен с выходами элементов памяти группы и первым входом делителя, установочный вход блока соеди> нен с входом установки в нулевое состояние элементов памяти группы, адресные входы которых соединены с адресными входами блока, второй вход делителя соединен с выход:, а выход является выходом блока. 20

3. Устройство по п. l.», о т . и ч а ю щ е е. с я тем, что блок;.. равления содержит два триггера,, трн коммутатора, четыре элемента И, пять элементов ИЛИ», дза счетчика, счетчик- 2 делитель, формирователь импульсов и дешифратор, первый установочный вход первого триггер-:., первые входы первого, второго н третьего элементов

ИЛИ и установочные входы первого и второго счетчиков являются четвертым зхоцом блока, синхровход первого коммугатора является вторым входом блока„ выходы первого счетчика и счетчика †делите являются первой 35 и третьей группой выходов блока со1 ответсть=-нно, информационный вход второго коммутатора является третьим входом блока, выход третьего элемента ИЛИ, инзертирующий и неинзертирующий выходы первого триггера, инзертирующнй выход второго триггера, выходы четвертого, первого и пятого элементов ИЛИ явпяются с,Iepваго по седьмой зыхсда."» блока, влад формирователя импульссз и второй

Bxog HTopoI о элемен з ИЛИ II7sJI)BPT :i! первым входом блока. з..:.:;оды де..ифра-: тора и второго счетчик=.. являю с.. я.":— рой и четвертой груп. †:а::. .- зь.:-:одоз 50 блока, неинзертирующий ьыхац первого триггера соединен c: пер;!ill входом первого элемента !: инзертирующий выход — с упразляющи;: входом счетчика-делителя и с первым входом второго =лемента И, зыход первого элемента И подключен к первому установочному входу второго триггера и к первому входу четвертого элемента ИЛИ, неинвертирующий выход второго триггера подключен к первым входам третьего и четвертого элементов И, зыхoq третьего элемента И соединен " вторым входом четвертого элемента ИЛИ, выход четвертого элемента И подключен к второму входу первого элемент".

ИЛИ, инвертирующий выход второго триггера соецинен с управляющими входами коммутаторов с первого по гретий, выход первого коммутатора подключен к второму входу третьего элемента ИЛИ и к счетному входу первого счетчика, выход перепогнения которого подключен к тактовому вхэ-.у т.— рого коммутатора, к второму установочному входу второго триггера, к второму входу четвертого элемента И и к информационному третьего коммутатора, выхоц второго коммута|ора соединен с вторым входом третьего элемента И и со счетным входом счетчика-делителя, вьглод переполнения которого подключен к первому входу пятого элемента ИЛИ, второй вход I.сторого соединен с выходом формиро:ателя импульсов, а выход — с вторым входом второго элемента И., выход ксторого подключен к тактовому входу третьего коммутатора, зыхоц которого подключен к счетному входу второго счетчика, выход переполнения которого соединен с вторым установочным входом первого триггера, а кодовые зыходы — с входами дешифратора, выход второго элемента ИЛИ подключен к установочному входу счетчика-делителя, выхоц пятого элемента ИЛИ подключен к информационному входу первого коммутатора и к второму вход,т первого элемента И.! 295421 тв и в

dS

Редактор Н.Рогулич

Заказ 619/56

Производственно-полиграфическое предприятие, r Ужгород, ул. Проектная, 4

Я

Б

37

ß7

М

Сост ави тель И. Алекс еев

Техред И.Попович Корректор Л.Пилипенко

Тираж 673 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для контроля Устройство для контроля Устройство для контроля Устройство для контроля Устройство для контроля Устройство для контроля Устройство для контроля Устройство для контроля Устройство для контроля 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано при определении эксплуатационно-технических характеристик сложных систем, функционирующих в условиях ограниченного ресурса

Изобретение относится к средствам контроля степени уплотнения углеродной массы, используемой для набивки швов подины алюминиевых электролизеров

Изобретение относится к информационно-измерительной технике и может быть использовано при контроле технического состояния сложных систем, где необходимо осуществлять допусковьй)контроль, получая информацию от значительного числа датчиков

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля параметров объекта, состояние которого каратстеризуется группой контролируемых параметров

Изобретение относится к автоматике и вычислительной технике и может быть использовано в иерархических многоканальных системах контроля в качестве устройства управления и контт роля многоканальных объектов

Изобретение относится к области вычислительной техники, в частности к организации контроля функционирования ЭВМ и отладки программ

Изобретение относится к области контрольно-измерительной техники и может быть использовано для проверки печатного и проводного монтажа различных радиоэлектронных схем

Изобретение относится к вычислительной технике и может быть использовано для контроля аналоговых объектов, а также для поиска неисправных элементов в них

Изобретение относится к вычислительной контрольно-измерительной технике и может быть использовано для контроля

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для автоматической проверки на правильность выполнения электрического монтажа средств вычислительной техники и других радиоэлектронных устройств

Изобретение относится к области вычислительной техники и может быть использовано для определения временных характеристик программ

Изобретение относится к области вычислительной техники и может быть использовано при построении депмфраторов с автономной схемой контро ля

Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля параметров различных объектов

Изобретение относится к вычислительной технике и может быть использовано для контроля правильности работы системы обработки данных или отдельных ее частей
Наверх