Устройство для установки логических элементов в исходное состояние

 

Изобретение относится к цифровой электронной технике и может быть использовано для установки логических элементов с памятью в исходное состояние при. включении питания, а также при снижении напряжения питания ниже заданного значения. Целью изобретения является повышение достовер и„ ;, П,С П У. о 2L ности функционирования и расширение области применения. Для достижения поставленной цели в устройство дополнительно введены два компаратора 6 и 7 и соответствующие функциональные связи. Кроме того, устройство содержит стабилитрон 1 и первый резис- . тор 2 порогового элемента, резистор 3, конденсатор 4 последовательной времязадающей КС-цепи, диод 5 разрядной цепи-, схему 8 совпадения, выходную шину 9, резисторы 10, 12 и 13 и диод 11. Устройство позволяет сформировать импульс установки логических элементов с высокой крутизной переднего и заднего фронтов. Выход первого компаратора может быть использован для задержки включения тактового генератора логических схем до момента установки напряжения питания, при .котором обеспечивается их нормальная работа. 2 ил. ел ,С . 1 со 00 00 о 4 NZH

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) А1 (51) 4 Н 03 К 17/22

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPGKOMY СВИДЕТЕЛЬСТВУ

Ф ю Sh

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4020906/24-21 (22) 12.02.86 (46) 15.09.87. Бюл. N 34 (72) Е.Б. Галкин и А.В. Игнатьев (53) 681.325.65(088.8) (56) Авторское свидетельство СССР

1! 416835, кл. Н 03 К 21/38, 1972.

Авторское свидетельство СССР

)) 718923, кл. Н 03 К 17/28, 1978.

Авторское свидетельство СССР (966899, кл. Н 03 К 17/22, 1980 ° (54) УСТРОЙСТВО ДЛЯ УСТАНОВКИ ЛОГИЧЕСКИХ ЭЛЕМЕНТОВ В ИСХОДНОЕ СОСТОЯНИЕ (57) Изобретение относится к цифровой электронной технике и может быть использовано,для установки логических элементов с памятью в исходное состояние при включении питания, а также при снижении напряжения питания ниже заданного значения. Целью изобретения является повышение достоверности функционирования и расширение области применения. Для достижения поставленной цели в устройство дополнительно введены два компаратора 6 и 7 и соответствующие функциональные связи. Кроме того, устройство содержит стабилитрон 1 и первый резис- . тор 2 порогового элемента, резистор

3, конденсатор 4 последовательной времязадающей RC-цепи, диод 5 разрядной цепи; схему 8 совпадения, выходную шину 9, резисторы 10, 12 и 13 и диод 11. Устройство позволяет сформировать импульс установки логических элементов с высокой крутизной переднего и заднего фронтов. Выход первого компаратора может быть использован для задержки включения тактового генератора логических схем до момента установки напряжения питания, при ,котором обеспечивается их нормальная . работа. 2 ил.

1338047

Изобретение относится к цифровой электронной технике и может быть использовано для установки логических элементов с памятью в исходное состояние при включении питания, а также при снижении напряжения питания ниже заданного значения.

Цель изобретения — повышение достоверности функционирования и расширение области применения.

На фиг. 1 приведена принципиальная схема предлагаемого устройства; на фиг. 2 " диаграммы формирования импульса установки.

Устройство для установки логических элементов в исходное состояние содержит стабилитрон 1 и первый резистор 2 порогового элемента, резистор 3 и конденсатор 4 последовательной времязадающей RC-цепи, диод 5 разрядной цепи, первый 6, второй 7 компараторы, схему 8 совпадения, выходную шину 9, второй резистор 10, диод 11, третий 12 и четвертый 13 резисторы делителя напряжения.

Катод стабилитрона 1 и резисторы

10 и 12 одним своим выводом подключены к положительному выводу источника питания. Анод стабилитрона 1 соединен с неинвертирующим входом компаратора 6 и через резистор 2 — с общей шиной. Второй вывод резистора 10 соединен с инвертирующим входом компаратора 6 и через диод 11 в прямом включении — с общей шиной. Выходы компараторов 6 и 7 через схему 8 совпадения подключены к выходной шине 9.

Выход компаратора 6, кроме того, подключен через последовательную времязадающую RC-цепь (резистор 3, конденсатор 4) к общей шине и через диод 5 в обратном включении — к инвертирующему входу компаратора 7 и средней точке RC öåïè. Неинвертирующий вход компаратора 7 соединен через резистор 13 с положительным выводом источника питания, а через резистор 12 с общей шиной.

Устройство работает следующим образом.

При возрастании напряжения питания от нуля до номинального значения (см. фиг. 2а) стабилитрон 1 закрыт до момента, когда напряжение питания превысит значение, достаточное для

его пробоя (Q) и для нормальной работы логических схем. До этого момента напряжение на инвертирующем входе первого компаратора 6 выше, чем на его неинвертирующем входе, и определяется падением напряжения на диоде

11 за счет протекания тока, ограничиваемого резистором 10. При этом на выходе компаратора 6 и выходной шине

9 устройства напряжение отсутствует.

На неинвертирующем входе второго ком10 паратора 7 напряжение выше, чем на его инвертирующем входе, и определяется коэффициентом деления напряжения на третьем 12 и четвертом 13 резисторах делителя напряжения. На выходе

15 компаратора 7 напряжение равно напряжению питания (см. фиг. 2г). Сигналы на входах схемы 8 совпадения не совпадают. После пробоя стабилитрона 1 (в момент времени t,, см. фиг. 2) на2р пряжение на неинвертирующем входе компаратора 6 возрастает, вызывая переключение компаратора, что приводит к быстрому формированию на его выходе напряжения, равного напряжению питания. Появление напряжения на выходе компаратора 6 вызывает совпадение сигналов на входах схемы 8 совпа1 дения и на выходной шине 9 формируется перепад напряжения импульса ус30 танавки с крутым передним фронтом (см. фиг. 2д). Кроме того, напряжением с выхода первого компаратора 6 начинается заряд конденсатора 4 через резистор 3 (см. фиг. 2в). В процессе заряда конденсатора 4 наступает момент (t, см. фиг. 2), когда напряжения на входах второго компаратора 7 совпадают, в этот момент компаратор 7 переключается и напряжение на его

40 выходе быстро падает до нуля (см. фиг. 2г). Падение напряжения на выходе компаратора 7 вь|эывает несовпадение сигналов на входах схемы 8 совпадения, что приводит к окончанию фор45 мирования импульса установки и обес печивает его крутой спад (см.фиг.2д).

При этом параметры сформированного импульса определяются постоянной времени RC-цепи и быстродействием ком5р параторов. При исчезновении напряжения питания или ухода его за порог срабатывания стабилитрона 1 первый компаратор 6 выключается. Конденсатор 4 быстро разряжается через диод 5 разрядной цепи. Схема возвращается в исходное состояние, и при повторном возрастании напряжения питания вновь формируется прямоугольный импульс установки.

1338047

llnggr йюю

Ъ а /йище

Йюч

d

Умвч

Cly

I I tt ив

Ощю м

Тираж 901 Подписное

И(ИИПИ Заказ 4144/55

11р< изв.-полигр. пр-тие, r. Ужгород, ул. Проектная, 4

Таким образом, устройство позволяет сформировать импульс установки логических элементов с высокой крутизной переднего и заднего его фронтов (устранено влияние тока утечки стабилитрона в предпробойной области и скорости нарастания напряжения питания на форму и длительность переднего фронта, а также влияние параметров 10

RC-цепи на форму и длительность заднего фронта). В результате формируемый импульс обеспечивает четкую и бесперебойную установку в исходное состояние логических элементов с по- 15 вышенными требованиями к крутизне фронтов импульса установки. Это приводит к повышению надежности работы устройств, собранных на логических элементах. 20

Кроме того, выход первого компаратора может быть использован для задержки включения тактового генератора логических схем до момента установки напряжения питания, при кото- 25 ром обеспечивается их нормальная работа.

Формул а изобретения

Устройство для установки логических элементов в исходное состояние, содержащее пороговый элемент на стабилитроне и резисторе, которые соединены последовательно, последовательную времязадающую RC-цепь и цепь быст рого разряда конденсатора, которая соединена с одним его выводом, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности функционирования и расширения области применения, в него введены два компаратора, выходы которых соединены через схему совпадения с выходной шиной устройства, катод стабилитрона порогового элемента подключен к положительному выводу источника питания, анод его соединен с неинвертирующим входом первого компаратора, свободный вывод первого резистора — с общей шиной, инвертирующий вход первого компаратора через второй резистор подключен к положительному выводу источника питания и через диод в прямом включении — к общей шине, цепь разряда конденсатора выполнена на диоде, анод которого подключен к средней точке RC-цепи и к инвертирующему входу второго компаратора, а катод — к другому выводу резистора RC-цепи и к выходу первого компаратора, второй вывод конденсатора соединен с общей шиной, неинвертирующий вход второго компаратора соединен через третий резистор с общей шиной, а через четвертый резистор — с положительным выводом источника питания.

Устройство для установки логических элементов в исходное состояние Устройство для установки логических элементов в исходное состояние Устройство для установки логических элементов в исходное состояние 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в электронных устройствах для установки логических элмементов в исходное состояние при включении, источника питания и при перерывах напряжения электропитания

Изобретение относится к импульсной технике и может использоваться в цифровых и аналоговых интегральных схемах на МДП-транзисторах (МДП-Т) для начального запуска или установки элементов и узлов вычислительных устройств

Изобретение относится к электротехнике и может быть использовано в аппаратах защиты людей при косвенном контакте с доступными проводящими частями электроустановок, соединенных с соответствующим заземляющим устройством

Изобретение относится к импульсной технике

Изобретение относится к автоматике для использования в автоматизированных системах управления

Изобретение относится к импульс ной технике и может быть использовано при построении часов11х интегральных схем

Изобретение относится к импульсной технике и может быть использовано в цифровых интегральных схемах, к которьЫ предъявляются требования установки триггеров и триггерных устройств в определенное исходное состояние в процессе нарастания напряжения питания
Наверх