Множитель по модулю три

 

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИК

Ш4 Н 03 К 19/16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H А BTOPCHOIVIY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4152253/24-21 (22) 27. 11. 86 (46) 23.05.88. Бюл. N 19 (72) С.И.Шароватов (53) 621.374.32(088.8) (56) Авторское свидетельство СССР

11 1078619, 1982.

Кузнецов В.Ф. и др. Ферритовые логические элементы. -М.: Энергия, 1975, с.54-64, рис.3-16.

„„SU„„ I 398089 А1 (54) МНОЖИТЕЛЬ ПО МОДУЛЮ ТРИ (57) Изобретение относится. к вычислительной технике и может быть использовано при проектировании логи ческих узлов информационных систем на троичньм элементах с импульсными входами и выходами. Множитель rio иодулю три содержит троичные элемен-. ты 1-3, входные шины 4 и 5, выходную шину 6. 3а счет введения новых элект рнческих связей между функциональными элементами множитель по модулю три упрощен. 2 ил. 2 табл.

1 1398089 2

Кродолжепие табл,1

Со». то я»» ие в ыход а э»»емента

1,2

Состояние выхода эле-мента

>.,>

Изобретение относится к вычисли,тельной технике и может быть исполь", зовано при проектировании логических узлов информационных систем на троич", ных элементах с импульсными входами: и выходами, Кель изобретения " упрощение устройства эа счет исключения двух троичных элементов и введения новых 10 тчежэлементных связей.

На фиг.l представлена схема множителя по модулю три; на фиг.2 — вре1ленная диаграмма работы множителя с условными обозначениями. 15

Множитель содержит первый"-третий троичные элементы 1-3 „ первую и вторую входные 4,5 и вьтходну»в б шины.

Входная шина 4 соедин на с первым

Положительным вычита»сщитл входом зле - 20

1чента 1 и отрицательным складывающим входом элемента 2,, входная шина 5 с первым отрицательным складывающим входом элемента .1 и отрицательным вычитающим входом элемента 2, выходы 25

Которых соединены соответственно с

Положительным складывающим и отрицательным вычитающим входами элемента.З, 111ина 4 соединена с вторым отрицатель-. ным склацывакщим входом элемента 1и по- 30 ложительным вычитающим входом элемен га 2,шина 5 — с вторым положительнъ»м вь.— читающим входом элемента 1 и попожитель-Ньтм складывающим входом элемента 2„ выходы которых соединены соответст- венно с отрицательным складываю»цим и положи т ель ным в ы чит ающим вх одами

9лемента 3> выход которого соединен выходной шиной б, Множитель по мопулю три вьптолнен

1»а трех троичпых элементах. каждый йэ которых выполняет троичные операции, описываемые табл.1,. Складыва»ощие

;входы эквивалентны вычитающим вхоцам ва исключением знака выходного им1 пульса, который является про ивоположьтым„ а первый и второй складывающие (первый и второй вычитаюшие) входы эквиваленTHII между собой., Таблиц»»

Эбщее количество импуль(+ l ), по< тупающих на

:в хор»

1 кладывающие Вычитающие

Обще» колич ес тво ими ульсов (+1 1 „. Г;(>с тут»аюи»их нл

I в ходы

Складыв т»>»щт»е, Ikrч и тающие

Система тактового питания устройства трехфазная. Тактовым импульсом первой фазы поступают положительные и отрицательные импульсы, а тактовыми импульсами второй и третьей фаз считывается информация соотгетственно с элементов 1-3.

Временные диаграмль> (фиг.2) иллюстрируют работу множителя в соответствии с табл,1, На фиг.2 обозначены временные диаграммы 7-9 соответственно первои-третьей фаз тактового питания, временные диаграммы 10 и 11 сооттетс свен,"»о импульсов на шинах 4 и 5, Bременные диаграммы 12-14 соотBE .òñòâåí Iî импульсов записи и считы вания на элементах 1-3.

Устройство работает следующим образом.

Так овым имттульсом первой фазы первого такта через шины 4 и 5 паступают положительные импульсы соответственно на первый вычитающий вход элемента 1, второй вычитающий вход элемента 2 и второй вь»читающий вход элемента 1, второй складывающий вход элемента 2. Тактовым импульсом вторрй фазы с элемента 1 считывается отрицательный глмпульс, который поступает на второй складываюший вход элемента 3. Тактовым импульсом третьей фазы с элемента 3 считывается положительный импульс, который поступает. на. Шину ое

Аналогично в соответствии с фиг.1 и ? работает устройство в других случаях, приведенных также в табл,2, 1 ° Таблица 2

Входная ц»»»»»а Выходная шина

1-398089

Продолжение табл. 2

Выходная кина

Таким образом, по сравнению с известным предлагаемое техническое решение упрощено, так как в нем сокращено количество троичных элементов при сохранении работоспособности, функциональных воэможностей и основных технологических характеристик.

Фбрмула изобретения

Множитель по модулю три, содержащий три троичных элемента, две входные и выходную шины, первая входная

-l

-1

-1

-1

+1

+)

0

0

-1

-1

О

0

О шина соединена с первым положительным вычитающим входом первого и отри-цательным складывающим входом второго троичных элементов„ вторая входная

5 шина соединена с первым отрицательным складывающим входом первого и отрицательным вычитающим входом в-.араго троичных элементов1 выходы кото рых соединены соответственно с положительным складывающим и отрицательным вычитающим входами третьего тро ичного элемента, выход которого соединен с выходной шиной, о т л и—

15 ч а ю шийся тем, что, с целью упрощения, первая входная шина соединена с вторым отрицательным складывающим входом первого и полсжнтельным вычитаюшим входом второго троич"

20 ных элементов, вторая входная шина соединены с вторым положительным вычитающим входом первого и положитель-. ным складывающим входом второго троичных элементов, выходы которых сое-.

25 динены с.оответственно с отрицательным складывающим и положительным вычитающим входами третьего троичного элемен та .

Множитель по модулю три Множитель по модулю три Множитель по модулю три 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении логических и запоминающих устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к вычислительной технике и может быть использовано при построении устройств обработки информации на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к области вычислительной техники и может быть использовано при проектировании логических узлов информационных систем на ферритовых логических элементах с импульсными входами и выходами

Изобретение относится к области вычислительной техники и может быть использовано при проектировании логических узлов информационных систем на троичных элементах с импульсными входами и выходами

Изобретение относится к области вычислительной техники и может найти применение при построении интегральных операционных устройств и специа- .лизированных вычислителей на базе за- {поминакнцих устройств на цилиндричес- ;ких магнитных доменах (ЦЩ)

Изобретение относится к области вычислительной техники и может найти применение при построении многофункциональных запоминающих устройств на цилиндрических магнитных доменах ()

Изобретение относится к области вычислительной техники и может быть использовано при построении вычислительных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к вычислительной технике и может быть использовано при построении логических запоминающих устройств на цилиндрических Магнитных доменах (ЦМД)

Изобретение относится к области вычислительной техники и может быть использовано при построении операционных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к импульсной технике и может быть использовано при проектировании логических узлов информа1:и1онных систем на троичных логических элементах с импульсными входами и выходами

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к области технологий для жидкокристаллических дисплеев. Технический результат заключается в обеспечении использования одного типа устройств тонкопленочных транзисторов за счет использования схемы возбуждения сканирования для оксидного полупроводникового тонкопленочного транзистора. Технический результат достигается за счет схемы логической операции И-НЕ, содержащей первый инвертор и второй инвертор, применяемые к схеме удержания пониженного напряжения схемы GOA, девятый транзистор, затвор которого электрически соединен с выходом первого инвертора, сток электрически соединен с постоянным высоким потенциалом, а исток электрически соединен с выходом схемы логической операции, десятый транзистор, затвор которого электрически соединен с выходом второго инвертора, сток электрически соединен с постоянным высоким потенциалом, а исток электрически соединен с выходом схемы логической операции, одиннадцатый транзистор, затвор которого электрически соединен с первым входом схемы логической операции, а сток электрически соединен с выходом схемы логической операции, и двенадцатый транзистор, затвор которого электрически соединен со вторым входом схемы логической операции, сток электрически соединен с истоком одиннадцатого транзистора, а исток электрически соединен с постоянным низким потенциалом. 3 н. и 16 з.п. ф-лы, 3 ил.
Наверх