Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках

 

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на ферритовых сердечниках системы 2, 5До Цель изобретения - упрощение тора адресно-разрядных токов и снижение его потребляемой мощности - достигается последовательным соединением с помощью предложенного коммутатора шин выборки во всех к разрядах запоминающего устройства.i Причем в тех разрядах, где осуществляется запись О и ток записи должен отсутствовать , создается обходной путь с помощью дополнительной щины выборки, ключа и диода 4 1 ил, f

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (И) А1 дц 4 G 1) С 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 4082915/24-24 (22) 11,05.86 (46) 23.07.88. Бюл. Р 27 (72) Г.И.Нефедов, Т.С.Науман и Т,С.Шумкина (53) 681.327.66 (088.8). (56) Патент США Р 3701981, кл. 340-174, опублик. 1972.

Шигин А.Г., Дерюгин А.А.. Цифровые вычислительные машины (Память

ЦВМ). М,: Энергия, 1975, с. 95, рис. 4-10б. (54) КОММУТАТОР АДРЕСНО-РАЗРЯДНЫХ

ТОКОВ ДЛЯ ЗАПОМИНА10ЩЕГО УСТРОЙСТВА.

НА ФЕРРИТОВЫХ СЕРДЕЧНИКАХ (57) Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на ферритовых сердечниках системы 2, 5 Д.

Цель изобретения — упрощение коммутатора адресно-разрядных токов и снижение его потребляемой мощности — достигается последовательным соединением с помощью предложенного коммутатора шин выборки во всех к разрядах запоминающего устройства. Причем в тех разрядах, где осуществляется запись "0" и ток записи должен отсутствовать, создается обходной путь с помощью дополнительной шины выборки, ключа и диода 1 ил, 1411821

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на ферритовых сердечниках системы 2,5 Д.

Цель изобретения — упрощение коммутатора адресно-разрядных токов и снижение его потребляемой мощности.

На чертеже приведена схема устройства. 10

Коммутатор адресно-разрядных токов содержит шины 1 выборки в К разрядах запоминающего устройства, до( полнительные шины 2 выборки, ключи !

3 записи, ключи 4 считывания, развя- 15 ! зывающие элементы 5 на диодах дополЭ нительные ключи б, а также токоза-! дающие элементы 7 и 8 (соответственно для токов записи и считывания).

Устройство работает следующим 20 ! образом.

В режиме считывания коммутатор адресно-разрядных токов обеспечивает ! прохождение тока считывания от токозадающего элемента 7 через выбранную шину выборки в каждом из К разрядов

:запоминающего устройства. Для этого замыкают по одному ключу.4 считывания в первом и последнем разряде.Тем самым образуется путь для прохождения тока считывания через одну из ( последовательно соединенных шин выборки в каждом разряде запоминающего устройства, В режиме записи ток от токозадающего элемента 6 должен быть пропущен через выбранную шину 1 только в тех разрядах, в которых должна быть записана "1". Поэтому в шинах

1 выборки разрядов, где должен быть записан "0" и ток записи должен от- 40 сутствовать, замыкают дополнительный ключ б, создавая току записи обход.ной путь через дополнительную шину

2 выборки. Одновременно замыкаются по одному ключу 3 записи в тех разря-45 дах, где должна быть записана "1".

Тем самым ток записи протекает через выбранную шину 1 выборки в раз!! 11 рядах, где осуществляется запись 1 и через шину 2 выборки в разрядах, ае и где осуществляется запись 0

Таким образом, в отличие от известного коммутатора адресноразрядных токов, число которых в запоминающем устройстве равно числу разрядов K„ прецложенный коммутатор позволяет обойтись одним таким коммутатором.

При этом аппаратурные затраты в таком коммутаторе меньше, чем в К известных коммутаторах, и ток потребления меньше в К раз.

Формула изобретения

Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках, содержащий в каждом разряде развязывающие элементы на диодах, аноды первых и като— ды вторых диодов подключены попарно к одним выводам шин выборки, другие выводы которых соединены с катодами третьих диодов, катоды первых диодов подключены к входам соответст" вующих первых ключей записи, выходы которых в последнем разряде соединены с шиной нулевого потенциала коммутатора, аноды вторых диодов в последнем разряде подключены к выходам соответствующих первых ключей считывания, входы которых подключены к выходу второго токозадающего элемента, в первом разряде другие выводы шин выборки соединены с анодами четвертых диодов, катоды которых соединены с входами соответствующих вторых ключей считывания, выходы которых подключены к шине нулевого потенциала коммутатора„ аноды третьих диодов соединены с выходами соответствующих вторых ключей записи, входы которых подключены к выходу первого токозадающего элемента, о т л и— ч а ю шийся тем, что, с целью упрощения коммутатора и снижения его: потребляемой мощности, в него введены в каждый разряд по одной дополнительной шине выборки, по одному дополнительному ключу и развязывающие элементы на пятых диодах, аноды которых в нечетных разрядах соединены с одним выводом дополнительной шины выборки, другой вывод которой подключен к выходу дополнительного ключа, вход которого подключен к выходам первых. ключей записи предыдущего разряда, а в первом разряде к выходу первого токозадающего элемента, в четных разрядах аноды пятых диодов соединены с выходами соответствующих первых ключей записи предыдущего разряда, катоды — с одним выводом дополнительной шины выборки, другой вывод которой соединен с дополнительным ключом, выход которого соединен с выходами первых ключей записи данного разряда, катоды пятых диодов нечетных разрядов соединены

1411821 разряд разряд

-6-й рагряЮ

ВНИИПИ Заказ 3665/48 Тираж 590 . Подписное

Произв.-полигр. пр-тие, r. Ужгород, ул. Проектная, 4 с катодами соответствующих первых диодов данного разряда, аноды вторых диодов всех разрядов, кроме последнего, соединены с катодами соответствующих третьих диодов последующего разряда.

-й разряд

Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках Коммутатор адресно-разрядных токов для запоминающего устройства на ферритовых сердечниках 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении магнитны.х запо.минающих устройств ЭВМ

Изобретение относится к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств управления блоками памяти, используемых в составе процессора цифровой вычислительной мап1ины

Изобретение относится к вычислительной технике и может .быть использовано в ЭВМ и вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано для сопряжения, блоков оперативной и постоянной памяти с произвольной выборкой с общей шиной микроЭВМ

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено для задержки передаваемой информации в системах цифровой обработки данных

Изобретение относится к вычислительной технике и может быть использовано в репрограммируемых постоянных запоминающих устройствах с ультрафиолетовым стиранием информации

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах на КМДП-транзисторах

Изобретение относится к запоминающим устройствам, в частности к оперативным запоминающим устройствам динамического типа, к которым для сохранения записанной в них информации требуется периодически обращаться (восстанавливать или регенерировать информацию)

Изобретение относится к вычислительной технике и используется в запоминающих устройствах на КМДП- транзисторах для усиления считьшаемой информации

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах с высоким быстродействием и малой потребляемой мощностью

Изобретение относится к технике передачи электрических сигналов между цифровыми устройствами и может быть использовано в системах, управляемых от микроэвм с единым каналом и асинхронным принципом обмена с подтверждением, в том числе для подключения дополнительных устройств, использующих канал в режиме прямого доступа в память

Изобретение относится к технике передачи электрических сигналов между цифровыми устройствами и может быть использовано в системах, управляемых от микроэвм с единым каналом и асинхронным принципом обмена с подтверждением, в том числе для подключения дополнительных устройств, использующих канал в режиме прямого доступа в память
Наверх