Многофункциональный логический модуль

 

Изобретение относится к имцульсной технике и может быть использовано для реализации различных регулярных и нерегулярных функций двух, трех и четырех переменных. Целью изобретения является расширение функциональных возможностей и области применения модуля. Реализация дополнительных функциональных возможностей обеспечивается за счет того, что в логическом модуле на мультиплексоре 3, входные сигналы которого формируются элементами И 1.1 - 1.3 и элементом ИЛИ 2.3, выходные сигналы указанных элементов проходят через элементы неравнозначности 20.1 - 20.4, которые попарно управляются от входов 21 и 22 и используются для управления мультиплексором. 1 ил., 2 табл.

СОЮЗ СОНЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН цщ ци (5g 4 Н 03 К 19/173

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4216757/24-21 (22) 25,03. 87 (46) 15 ° 11.88. Бюл. 42 (72) В.Ш.Арутюнян и А.К.Аракелян (53) 68 1.325.65(088.8) (56) Авторское свидетельство СССР

Ф 1348996; кл. Н 03 К 19/173, 1986. (54) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ

МОДУЛЬ (57) Изобретение относится к импульсной технике и может быть использовано для реализации различных регулярных и нерегулярных функций двух, трех и четырех переменных. Целью изобретения является расширение функциональных воэможностей и области применения модуля. Реализация дополнительных функциональных возможностей обеспечивается за счет того, что в логическом модуле на мультиплексоре 3, входные сигналы которого формируются элементами И 1.1 — 1.3 и элементом

ИЛИ 2.3, выходные сигналы укаэанных элементов проходят через элементы неравнозначности 20.1 — 20.4, которые попарно управляются от входов 21 и

22 и используются для управления мультиплексором. 1 ил., 2 табл.

1437992

Изобретение относится к импульсной технике и может быть использова— но для реализации различных регулярных и нерегулярных логических функций двух, трех и четырех переменньп.

1

Цель изобретения — расширение функциональных возможностей и области применения модуля путем реализации множества регулярных и нерегулярных функций двух, трех и четырех переменных.

На чертеже представлена структурная схема предлагаемого многофункционального логического модуля.

В табл. l и 2 показаны истинность и настройка модуля.

Многофункциональный логический модуль содержит три элемента И 1.1

1.3, три логических элемента ИЛИ 2.1 -2

2.3. мультиплексор 3, восемь каналов .4 — 11 (В1 — В8) на один с выходом 12 и управляющими входами 13-15 (А1, А2 и АЗ), которые являются соответственно выходом и информационными входами многофункционального логического модуля, четыре управляющих входа 16-19, четыре элемента неравнозначпости

20.1 — 20.4, пятый 21 и шестой 22 входы.

Четвертый информационный вход 16 многофункционального логического модул>1 соединен с первыми входами элементов И 1.1 — 1.3, вторые входы которых соединены соответственно с управляющими входами 17 — 19 многофунк- 35 циопального логического модуля и одI, новременно с первыми входами соответственно элементов ИЛИ 2.1 — 2.3.

Второй вход элемента ИЛИ 2.3 соединен с информационным входом 16 многофункционального логического модуля

Выход элемента И1П1 2.1 подключен к информационным входам 5,6 и 8 мультиплексора 3.

Выход элемента ИЛИ 2.2 подключен к информационным входам 7, 9 и 10 мультиплексора 3 . Первые входы элементов 20.1 — 20.4 неравнозначности

50 соединены соответственно с выходами элементов И 1.1 — 1.3 и элемента

ИЛИ 2.3. Вторые входы элементов 20.1 и 20.4 неравнозначности соединены с управляющим входом 2 1 многофункционального логического модуля, а их выходы - соответственно с информационными входами 4 и 11 мультиплексора 3.

Вторые входы элементов 20.2 и

20.3 неравнозпачности со чинены с управляющим входом 22 многофункционального логического модуля, а их выходы — соответственно с вторыми входами элементов ИЛИ 2.1 и 2.2.

Многофункциональный логический модуль работает следующим образом, Для реализации каждой из возможных выходных логических функций (табл. 1 и 2) на информационные входы 13-16 подаются входные переменные (аргументы) Х, — Х„, а на управляющие входы 17-19 и 21,22 прикладывается соответствующий кодовый набор управляющих единичных ("1") и нулевых ("0") логических сигналов.

При переменных значениях аргументов на шинах 13-16 (Х,, Х, Х, Х ), в зависимости от приложенных к шинам

17-19 и 21, 22 постоянных логических сигналов, на выходе 12 модулей формируются четыре различных пороговых функций. Они представлены в табл. 1

"1 или более 4" (X + Х + Х + Х ), "2 или более из 4" (Х,Х + Х,Хз +

+ Х„Х + Х Хэ + Х Х„+ Х„Х,,), "3 или

Для реализаций модулем непороговых (нерегулярных) функций четырех переменных на входах 17-19 и 21, 22 модуля устанавливается соответствующий код (см. табл. 1 и 2) .

Реализация модулем пороговых и возможных регулярных и нерегулярных функций трех и двух переменных обеспечивается путем подачй к одной или двум из шин 13 — 16 констант "0" или

"1" (постоянных нулевых или единичных потенциалов) взамен переменных Х

Каждая из этих функций обеспечивается при соответствующих управляющих кодовых комбинациях на шинах 17-19 и

21, 22.

При приложении к шинам 21 и 22 нулевого логического сигнала элементы неравнозначности 20.1-20.4 настраиваются на выполнение логической функции повторения входного уровня, 1 а при приложении к ним единичного логического сигнала — на выполнение логической функции инверсии входного уровня. Это придает гибкость логической структуре многофункционального логического модуля и тем самым обеспечивает реализацию большого ряда з 14379 всевозможных пороговых и непороговых (нерегулярных) логических функций.

Таким образом, обеспечивается расширение функциональных возможностей модуля и расширение области его применения.

Формула изобретения

Многофункциональный логический мо— дуль, содержащий первый, второй и третий элементы И, первый, второй и третий элементы ИЛИ, мультиплексор, восемь каналов на один, выход и управляющие входы которого являются соответственно выходом и информационными входами многофункционального логического модуля, с первого по четвертый информационные входы многофункционального логического модуля, четвертый вход многофункционального логического модуля соединен с первыми входами первого, второго и третьего элементов И, вторые входы кото- 25 рых соединены соответственно с первым, вторым и третьим управляющими входами многофункционального логического модуля и одновременно с первыми входами соответственно первого, второго и третьего элементов ИЛИ, второй вход третьего элемента ИЛИ соединен с четвертым информапионным

Таблица 1

Реализуемая выходная функция (12}

1 I

Х, Х X„X„

Х Х + Х Х + Х» Х + Х Х + Х Х„+ Х Х

Х1Х4Х ХфХ ХфХ(Х)Х3Х Х Х3Х(Х Х

X X X + X X X + X X X + X X X

ХХХ,+ХХХ,+Х<ХХ,+ХХХ,+Х<ХХХ, Х,Х,Х, + Х,Х,Х, + Х,Х,Х- + Х„Х,Х, + Х, 0 0 0 0

0 0 I 0

0 1 0 0

0 1 I 0

0 0 0

0 1 0

1 0 0

1 1 0

0 0 0

Х,Х +

ХХ,+Х Х +ХХ,+Х, 0 х,+х +х +х

Х,Х +Х,Х +ХХ +ХХ„+Х,Х

1(омбинация входных сигналов на шинах управления

i 7 18 19 21 22

92

4 входом многофункционального логического модуля, выход первого элемен-. та ИЛИ подключен к второму, третьему и пятому информационным входам мультиплексора, выход второго элемента

ИЛИ подключен к четвертому, шестому и седьмому информационным входам мультиплексора, о т л и ч а ю щ и йс я тем, что, с целью расширения функциональных воэможностей и области применения, дополнительно содержит с первого по четвертый элементы неравнозначности и пятый, шестой управляющие входы многофункционального логического модуля, первые входы с первого по четвертый элементов неравнозначности соединены соответственно с выходами первого, второго, третьего элементов И и третьего элемента ИЛИ, вторые входы первого и четвертого элементов неравнозначности соединены с пятым управляющим входбм многофункционального логического модуля, а выходы — соответственно с первым и восьмым информационными входами мультиплексора, вторые входы второго и третьего элементов неравнозначности соединены с шестым управляющим

;входом многофункционального логичесГ кого модуля, а их выходы — с вторыми

I входами соответственно первого и второго элементов ИЛИ.

1437992

Продолжение табл.1

Комбинация входных сигналоа на шинах управления

19 21.gc0 0 1 0

0 1 0 0

Х„Х, Х, +ХХ +XX +

Таблица 2

Комбинация входных сигйалов на шинах управления

l 3 I

17 18 19 21 22

0 Ххх +Х<ХХЗХ4

0 Х,Х„Х + Х,Х Х)Х4 + Х<Х Х Х, + Х,Х Х Х

0 0

0 0

0 1

0 0

1 0

0 1

17 18 22

0 1 1 0

1 0 0 0

0 1 0

1 0 0

1 1 0

1 1

0 0 0

0 0 1

1 1

Реализуемая .выходная функция 12}

+X X4+XXX +XXX +XXX +

4 < Х + Х Х Х4 + Х Х X + X X X +

+ X,ÕÕ„

Х, +ХХ,+ХХ,+XX,+ХХ, Х Х4+ ХР + Х,Х + Х,Х,Х + Х,Х X + X X X+

+ Х,ХХ

Х<Х + Х<Х + Х Х + Х Х

Х< + Х + Хз + Х4

Реализуемая выходная функция (12) ХЬХФ + Х< Х4 Х<Х Х3 + Х Х3Х4 + Х<Х ХЗ +

+ Х,ХХ

Х Х + Х<Х4 + Х,Х Х + Х<Х Х + Х,Х, Х +

+ Х< Х Хз

0 Х<Х<Х< + Х,Х Х + Х<Х Х + Х<Х Х + Х<Х Х Х

0 Х<Х Х + Х Х Х + Х<Х Х4 + Х<Х Хз + Х<Х Х4 +

+ X< Х Х4

0 ХХ +ХХ +ХХ +ХХ„+ХХ +ХХ

ОХ,Х +ХХ+Х,Х+ХХ +XX

1 Х< + Х + Х + Х4

1 ХХ +ХХ +ХХ +ХХ +ХХ +ХХ„

X,Х Х, + Х<Х Х, + Х<Х Х, + Х<Х Х, + Х, 1437992

Продолжение табл 2

1

Реализуемая. выходная Функция (12) 17 18 19 21 22

Х<Х ХЗ + Х1Х ХЗ + Х1Х+ + Х,Х Х + Х1Х ХЗ +

+ ХзХ

ХХ1+Х,Х+ХХ+ХХ3+ХФ

Х Х4 Х Х Х Х4 + Х Х2Х + Х Х Х + х,х+

Составитель О.Скворцов

Редактор Ю.Середа Техред Л.Олийнык. Корректор С.Шекмар

Заказ 5968/55 Тираж 929 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Комбинация входных сигкалов

;на шинах управления

Г I Е

1 0 0

1 0 1

ХХ +ХХ +ХХ„

ХХ +ХХ,+ХХ, X-Xú

+ х,х, +

Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций двух, трех и четырех переменных

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций двух, трех, четырех и пяти переменных

Изобретение относится к импульсной технике и может быть использовано для реализации различных логических функций четырех и менее переменных

Изобретение предназначено для воспроизведения функций многозначной логики и может быть использовано в системах вычислительной техники как средство обработки многозначных данных. Техническим результатом является обеспечение реализации произвольной k-значной логической функции, зависящей от n аргументов - входных k-уровневых сигналов. Устройство содержит n×N интервальных идентификаторов, каждый из которых содержит два компаратора, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, замыкающий и размыкающий ключи. 2 ил., 1 табл.

Изобретение относится к вычислительной технике, предназначено для реализации любой из пяти простых симметричных булевых функций, зависящих от пяти аргументов - входных двоичных сигналов, и может быть использовано как средство преобразования кодов. Техническим результатом является упрощение устройства. Устройство содержит четыре элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, резистор, шестнадцать ключей. 1 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в программируемых логических интегральных схемах (ПЛИС). Техническим результатом является повышение достоверности функционирования за счет контроля правильности вычисления заданной логической функции в процессе работы. Устройство содержит группу n инверторов переменных, n групп передающих транзисторов, n - число входных переменных, по 2i, i=1, n транзисторов в группе, группу 2n инверторов настройки, выходной инвертор, входы n переменных, 2n входов настройки, группу 2n транзисторов отключения настройки, дополнительные инверторы, транзисторы подключения альтернативной цепочки, группу из шести дополнительных передающих транзисторов, вход напряжения питания, вход «Ноль вольт», выход ошибки, выход устройства. 5 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для вычисления систем логических функций в программируемых логических интегральных схемах (ПЛИС). Техническим результатом является снижение аппаратурных затрат на реализацию систем логических функций большого числа переменных. Устройство содержит группу n инверторов, n групп передающих транзисторов, группу 2n инверторов, инвертор, 2n блоков конституент нуля, m блоков вычисления функций. 6 ил., 1 табл.

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в программируемых логических интегральных схемах (ПЛИС). Техническим результатом является снижение времени проверки работоспособности. Устройство содержит группу n инверторов, n групп передающих транзисторов, группу 2n инверторов настройки, выходной инвертор, группу 2n транзисторов переменных, группу 2n транзисторов отключения настройки, инвертор управления группой транзисторов переменных, транзистор управления тестом. 4 ил., 9 табл.

Изобретение относится к вычислительной технике и может быть использовано в отказоустойчивых, радиационно-стойких программируемых логических интегральных схемах (ПЛИС) для вычисления логических функций. Техническим результатом является повышение отказоустойчивости. Устройство содержит группу n инверторов переменных, n групп, n - число входных переменных, основных передающих транзисторов по 2i, i=1, n транзисторов в группе, группу 2n инверторов настройки, выходной инвертор, 2n+1-1 подгрупп дополнительных передающих транзисторов для каждого основного четного и нечетного транзистора n групп передающих транзисторов, состоящих из трех транзисторов. В каждый инвертор из группы 2n инверторов настройки, группы n инверторов переменных, выходной инвертор введены три дополнительных транзистора n-МОП и три дополнительных транзистора p-МОП. 5 ил., 3 табл.

Группа изобретений относится к устройствам цифровой вычислительной техники, в частности к недвоичной схемотехнике, и предназначена для создания цифровых устройств троичной логики. Техническим результатом является реализация троичных полных последовательных сумматоров. В одном из вариантов троичный полный сумматор на два входа содержит два троичных полусумматора и троичный D-триггер. 2 н.п. ф-лы, 3 ил., 4 табл.
Наверх