Устройство контроля интегральных схем

 

Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля интегральных схем (ИС). Цель изобретения - расширение функциональных возможностей устройства - достигается путем автоматического определения типа контролируемых ИС. Устройство содержит программируемые генератор 1 тока и источник 2 напряжения, счетчики 3, 4 адреса, блок 5 ключей, мультиплексор 6, измеритель 7, многоканальный компаратор 8, блоки 9-11 памяти, блок 12 сжатия информации, коммутатор 13, блок 14 управления, объект 15 контроля ИС, формирователь 16 импульсов, источник 17 опорного напряжения. Устройство идентифицирует тип объекта 15 контроля при фиксации его годности по счетчику 3 адресов, хранимых в блоке 9 памяти. Идентификация осуществляется в момент фиксации годности объекта. 3 з.п. ф-лы, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

4 с 01 к 31/28

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

r1O ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4175945/24-21 (22) 06.01.87 (46) 15.05.89. Вюл. Ф 18 (72) С.А.Гаврилов (53) 621.399(088.8) (56) Авторское свидетельство СССР

Ф 1208555, кл. G 01 R 31/28, 1984.

Авторское свидетельство СССР

N - 1049838,,кл. G 01 К 31/28, 1982. (54) УСТРОЙСТВО КОНТРОЛЯ ИНТЕГРАЛЬНЫХ

СХЕМ (57) Изобретение относится к контрольно-измерительной технике и может быть использовано пля контроля интегральных схем (ИС) . Цель изобретения †. расширение функциональных возможностей устройства — достигается

„„SU„„1479899 А1 путем автоматического определения типа контролируемых ИС. Устройство содержит программируемые генератор 1 тока и источник 2 напряжения, счетчики 3 и 4 адреса, блок 5 ключей, мультиплексор б, измеритель 7, многоканальный компаратор 8, блоки 9-11 памяти, блок 12 сжатия информации, коммутатор 13, блок 14 управления, объект 15 контроля ИС, формирователь

16 импульсов, источник 17 опорного напряжения. Устройство идентифицирует тип объекта 15 контроля при фиксации его годности по счетчику 3 адресов, хранимых в блоке 9 памяти. Идентификация осуществляется в момент фиксации годности объекта. 3 з.п. ф лы 1 ил.

1479899

Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля интегральных схем.

Цель изобретения — расширение

5 функциональных возможностей устройства за счет автоматического определения типа контролируемых интегральных схем.

На чертеже представлена функциональная схема предлагаемого устройства.

На чертеже изображены программируемый генератор 1 тока, программируемый источник 2 напряжения, первый

3, второй 4 счетчики адреса, блок 5 ключей, мультиплексор 6, измеритель 7, многоканальный компаратор 8, первый 9, второй 10, третий 11 блоки 20 памяти, блок 12 сжатия информации, коммутатор 13, блок 14 управления, объект 15 контроля, формирователь 16 импульсов, источник

17 опорного напряжения. Блок 12 сжатия информации содержит полусумматор

18, сдвигающий регистр 19. Коммутатор

13 содержит первую 20.1-20.п вторую

21.1-21.п группы реле, общую шину 22.

Блок 14 управления содержит блок 30

23 индикации, генератор 24 тактовых импульсов, первый 25, второй 26, третий 27 формирователи импульсов, первый 28, второй 29, третий 30, четвертый 31, пятый 32 триггеры, первый 33, второй 34, третий 35, четвертый 36, пятый 37, шестой 38 элементы И, элемент НЕ 39, шину 40 "Пуск", первый 41, второй 42 элементы KIH, шины 43 "данных". Первые, вторые вы- 40 ходы блока 14 управления соединены соответственно с первым, вторым входами счетчика 3 адреса, выходы которого соединены с соответствующими входами блока 9 памяти и с соответст- 45 вующими первыми входами мультиплексора 6, выходы которого соединены с соответствующими входами блока 11 памяти, первые выходы которого соединены с соответствующими третьими входами счетчика 3 адреса, вторые выходы - с соответствующими первыми входами блока 14 управления, а третий выход— с вторым входом блока 14 управления, третий выход которого соединен с пер-5» вым входом счетчика 4 адреса и через формирователь 16 импульсов — с первым входом блока 12 сжатия информации, выходы которого соединены с соответствующими вторыми входами мультиплексора 6, третий вход которого соединен с четвертым выходом блока 14 управления, пятый выход которого соединен с вторыми входами блока 12 сжатия информации и счетчика 4 адреса, выходы которого соединены с соответствующими входами блока 10 памяти, первые выходы которого соединены с соответствующими первыми входами коммутатора 13, первый вывод которого соединен с первым выходом программируемого источника 2 напряжения, входы которого соединены с соответствующими вторыми выходами блока 10 памяти, третьи выходы которого соединены с соответствующими входами программируемого генератора 1 тока, выход которого соединен с первым входом измерителя 7 и с вторым выводом коммутатора 13, третьи выводы которого соединены с соответствующими выходами блока 5 ключей и с соответствующими первыми входами многоканального компаратора 8, выходы которого соединены с соответствующими третьими входами блока 14 управления, четвертый вход которого соединен с четвертым выходом блока 10 памяти, второй выход программируемого источника 2 напряжения соединен с вторым входом измерителя 7, выход которого соединен с третьим входом блока 12 сжатия информации, пятый, шестой, седьмой, восьмой входы блока 14 управления соединены соответственно с первым, вторым, третьи, четвертым выходами блока 9 памяти, пятые выходы которого соединены с соответствующими вторыми входами коммутатора 13, четвертые выводы которого соединены с соответствующими выводами объекта 15 контроля, шестые выходы блока 9 памяти соединены с соответствующими первыми входами блока 5 ключей и с соответствующими вто-; рыми входами многоканального компаратора 8, третьи входы которого соединены с соответствующими седьмыми выходами блока 9 памяти и с соответствующими вторыми входами блока 5 ключей, третий и четвертый входы которого соединены соответственно с первым и вторым выходами источника 17 опорного напряжения, третий, четвертый выходы которого соединены соответственно с третьим и четвертым входами блока 5 ключей.

1479899

Первый, второй входы блока 12 сжатия информации соединены соответственно с первым, вторым входами эдвигающего регистра 19, выходы которого соединены с соответствующими первыми входами полусумматора 18 и с соответствующими выходами блока 12 сжатия информации, информационный вход ко- торого соединен с вторым входом полусумматора 18, выход которого соединен с информационным входом сдвигающего регистра 19. Первый вывод коммутатора 13 соединен с первыми контактами реле группы 20.2-20,п, вторые 15 контакты которых соединены с соответствующими первыми контактами реле группы 21.1-21.п, вторые контакты которых соединены с общей шиной 22, а третьи — с соответствующими вторыми 20 выводами коммутатора 13, третьи выводы которого соединены с соответствующими третьими выводами реле группы

20.1-20.п, первый контакт реле группы 20.1. соединен с четвертым выводом 25 коммутатора 13,,первые управляющие входы которого соединены с соответствующими управляющими входами реле группы 20.1-20.п, а вторые управляющие входы — с соответствующими управляющими входами реле группы

21,1-21.п. Шина 40 "Пуск" блока 14 управления соединена с первым входом элемента ИЛИ 41 и через формирователь 25 импульсов — с первыми входами триггеров 28 — 32, первые выходы ко35 торых соединены соответственно с первым, вторым, третьим, четвертым, пятым входами блока 23 индикации и соответственно с первым, вторым, третьим, четвертым, пятым выводами шины

43 "данных", остальные выводы которой соединены с соответствующими шестыми

° входами блока 23 индикации и с соответствующими первыми входами 45 блока 14 управления, первый выход которого соединен с выходом элемента И 34, а второй вход — с первым входом элемента:1 37 и через элемент НЕ 39 — с первым входом элемен50 та И 38, выход которого соединен с вторым входом элемента KIN 41, выход которого соединен с вторым выходом блока 14 управления, третьи входы которого соединены с соответствующими

55 входами элемента 1ШИ 42, выход которого соединен с первым входом элемента И 35, выход которого соединен с вторым входом триггера 30, вгорой выход которого соединен с первым входом элемента И 36 второй вход которого соединен с. вторым входом элемента

И 35 и с первым выходом генератора 24 тактовых импульсов, второй выход которого соединен с первым входом элемента И 33, второй вход которого соединен с первым входом элемента И 33, второй вход которого соединен с вторым выходом триггера 28, а выход— с третьим выходом блока 14 управления, четвертый вход которого соединен с вторым входом триггера 24, с входом .формирователя 26 импульсов и через формирователь 27 импульсов с вторыми входами элемента И 38 и элемента И 3/, выход которого соединен с третьим входом триггера 30 и с вторым входом триггера 31, второй выход которого соединен с первым входом элемента И 34, с вторым входом триггера 32 и с четвертым выходам блока

14 управления, пятый вход которого соединен с вторым входом триггера 29, третий вход которого соединен с выходом формирователя 26 импульсов, а второй выход — с третьими входами элементов И 35 и 36 и с вторым входом элемента И 34, третий вход которого соединен с третьим выходом генератора 24 тактовых импульсов, шестой и седьмой входы блока 14 управления соединены соответственно с четвертым входом триггера 30 п с четвертым входом элемента И 36, выход которого соединен с третьим входом триггера 31, восьмой входы блока управления соединен с третьим входом триггера 32, второй выход которого соединен с четвертым входом элемента И 34, шина 40 Пуск соединена с пятым выходам блока 14 управления.

Устройство работает следующим образом.

Определение типа объекта контроля осуществляется в три этапа: нахождение используемых выводов объекта 15

1 контроля; определение выводов объекта 15 контроля, которые, являются входами; окончательное определение типа объекта 15 контроля по тестам функционирования.

Первый этап осуществляется проверкой наличия проводимости между выводами объекта 15 контроля и подложкой, т.е. аналогично проверке контактирования. При наличии контакта каждого вывода производится его учет с запо5

5 147 минанием последовательности этих событий. Затем осуществляется определение выводов, ко-.орые являются входами. При этом поиск осуществляется на принципе фиксации величины напряжения на выводе при заданном смещении. Ha входах объекта 15 контроля величина падения напряжения полная, а на выходах равна выходному напряжению нуля или единицы, которое ниже напряжения, образовавшегося от смещения на входах ° Этот этап необходим для того, чтобы при проведении функционального контроля не возникло ситуации, когда выход подключается. на выход устройства контроля, т.е. возможности внесения неисправности в объект 15 контроля. Окончательное определение типа происходит при Аункциональном контроле, при котором проверка ведется по тестам, Фиксация годности по одной из групп тестов со» ответствует определению типа объекта

15 контроля и одновременно годности на Аункционирование.

В исходном состоянии счетчики 3 и 4 адреса, сдвигающий регистр 19 обнулены, триггеры 28 и 29 запрещают прохождение тактовых импульсов через элементы И 33 и 34 с генератора 24 тактовых импульсов. Кроме того, триггеры 28 — 31 гасят индикаторы в блоке 23 индикации. Исходное состояние подтверждается сигналом с шины 40

"Пуск" на счетчики 3 и 4 адреса, сдвигающий регистр 19 и через формирователь 25 импульсов с некоторой за держкой на триггеры 28 — 31. Триггер 28 разрешает прохождение тактовых импульсов через элемент И 33 на входы счетчика 4 адреса и сдвигающего регистра 19. Счетчик 4 адреса задает номер теста при контроле наличия выводов объекта 15 контроля на блок 10 памяти, который хранит следующую инАормацию: состояния первой группы

20.1-20 ° и реле; коды значений тока программируемого генератора 1 тока; коды напряжений программируемого источника 2 напряжений.

Ток с программируемого генератора 1 тока через соответствующее реле первой группы 20.1-20.п реле поступает

rpa соответствующий вывод объекта 15 контроля, остальные выводы которого подключаются через остальные реле первой 20.1-20.п и второй 21.1-21.пгрупп реле к общей шине 22. Величина падения напряжения на выводе объекта

9899

15 контроля выделяется на измерителе

7, который фиксирует превышение напряжения на его измерительном входе по отношению к напряжению с программируемого источника 2 напряжения.

В случае выделения полного напряжения с программируемого генератора 1 тока на измеритель 7 на выходе измерителя 7 нуль. Эта ситуация соответствует отсутствию входа или выхода у объекта 15 контроля по данному выводу.

В случае наличия входа или выхода у объекта 15 контроля по данному выводу возникает ток между выводами его через охранные диоды, т.е. уменьшается величина падения напряжения на входе измерителя 7. Напряжение на входе измерителя / становится меньше опорного напряжения с выхода программируемого источника 2 напряжения. Ha выходе измерителя 7 единица. Выходная информация с измерителя 7 через полусумматор 18 поступает на информационный вход сдвигающего регистра 19, в котором информация запоминается и сдвигается по сигналу через формирователь 16 импульсов, который обеспечивает задержку по отношению к сигналу, поступающему на счетный вход счетчика 4 адреса. В сдвигающем регистре 19 образуется остаток от деления двух полиномов. Один полином — это входная инАормация на полусумматоре 18, а второй определяется наличием связей с выходов соответствующих разрядов сдвигающего регистра 19 на входы полусумматора 18.

После окончания определения наличия контактов с выводами объекта 15 контроля происходит определение его выходов, В этом случае отличие входа от выхода определяется путем подачи тока противоположного по знаку к предыдущей проверке. В отличие от первой проверки при второй проверке ток протекает через выходной буфер объекта 15 контроля, а через входной буфер ток практически не проходит (сопротивление входа по сравнению с выходом больше во много раз). Отсюда перекапряжение на измерительном входе измерителя 7 соответствует входу объекта

15 контроля либо обрыву (отсутствию контакта). Меньшее значение напряжения на измерительном входе измерителя 7 соответствует выходному буАеру.

Соответственно при сравнении с опорным напряжением измеритель 7 различает эти группы выводов объекта 15 контконца групп тестов для конкретных типов объектов 15 контроля, которые идентифицированы на предыдущем этапе, поступающий на вход триггера 30; признаки входа и выхода на блок 5 ключей и многоканальный кампаратор 8.

Функциональный контроль объекта 15 контроля протекает следующим образом.

По соответствующим каналам блока 5 ключей входные воздействия поступают через реле коммутатора 13 на входы объекта 15 контроля, выходные реакции которого поступают аналогично на входы многоканального компаратора 8.

Формирование входных воздействий и фиксация выходных реакций осуществля-- ется согл; сно тестам, хранимых в блоке 9 памяти. Сравнение выходных реакций с ожидаемыми комбинациями осуществляется в многоканальном компараторе 8, с выхода которого сигналы поступают через элемент ИЛИ 42 на элемент И 35, который выделяет признак брака в момент функционального контроля по .разрешению с триггера 29 и при наличии тактового сигнала с генератора 24 тактовых. импульсов. Фиксация брака осуществляется на триггере 30. Триггер 30 сбрасывается каждый раз, когда заканчиваются тесты для каждого типа объекта 15 контроля. В случае отсутствия брака в течение всех тестов контроля через элемент И 36, происходит фиксация нормальной работы триггером 31 по разрешающим сигналам с триггера 29, с генератора 24 тактовых импульсов и признака окончания тестов с блока 9 памяти, Изменяет свое состояние триггер

32, фиксирующий конец контроля и запрещающий прохождение импульсов через элемент И 34. В случае отсутствия годности по всем типам объекта 15 контроля происходит считывание признака конца этой группы тестов на вход триггера 32, который изменяет свое состояние и запрещает прохождение импульсов через элемент И 34, т.е. функциональный контроль заканчивается с признаком брака (триггер 31 не изменил своего состояния) . Следовательно, если конкретный объект 15 контроля является годным, то он фиксируется и, кроме того, идентифицируется. Для этого после фиксации годности с триггера 31 поступит сигнал на мультиплексор 6, которнй передает

7 14/9899 роля на своем выходе. В сдвигающем регистре 19 происходит формирование второго остатка от деления полиномов с учетом прежнего остатка. Код второго остатка является адресом, по кото- 5 рому выбирается группа функциональных тестов, которая соответствует тем типам объекта 15 контроля, которые имеют определенное ранее количество выводов, количество входов и количество выходов. Информация со сдвигающего регистра 19 поступает че рез мультиплексор 6 на адресные входы блока 11 памяти, в котором хранится следующая информация: коды типов

15 объекта 15 контроля, поступающие на шины 43 "данных", коды адресов групп тестов функционального контроля, поступающих на счетчик 3 адреса; признак забракования, если объект 15 контроля не индентифицируется, признак подается на элемент И 37 и через элемент НЕ 39 на элемент И 38.

Окончание первого этапа работы устройства фиксируется появлением "1" на четвертом выходе блока 10 памяти, которая поступает на входы формирова- . телей 26 и 27 импульсов и через триггер 28 запрещает прохождение тактовых импульсов через элемент И 33.

Импульс с выхода формирователя 26 импульсов изменяет состояние триггера

29, фиксирующего начало функциональнаго контроля. Через элемент ИЛИ 41 происходит запись начального адреса 35 группы тестов в счетчик 3 адреса, В случае не идентификации типа объекта 15 контроля на первом этапе происходит изменение состояния триггеров 30 и 31, что соответствует забра- 40 ковке объекта 15 контроля без выхода на функциональный контроль. В случае выхода на функциональный контроль происходит запись начального адреса группы тестов в счетчик 3 адреса и 45 начинается поступление тактовых импульсов с выхода генератора 24 тактовых импульсов через элемент И 34 на тактовый вход счетчика 3 адреса, в результате чего происходит выборка тес- 50 тов из блока 9 памяти, который хранит следующие данные: ожидаемые комбинации на многоканальный компаратор 8; информацию входных воздействий на блок 5 ключей; информацию состояния второй группы 21.1-21.п реле; признак конца каждой группы тестов для конкретного объекта 15 контроля, поступающий на элемент И Зб; признак

1479899 адрес счетчика 3 адреса на адресные входы блока 11 памяти, с выходов которого снимается код объекта 15- контроля на блок 14 управления для передачи на внешнее устройство (например, мани-5

-пулятор). Идентификация типа объекта 15 контроля при фиксации годности его обеспечивается знанием конкретного адреса тестов по счетчику 3 адреса, хранимых в блоке 9 памяти, в момент фиксации годности. формула изобретения

15 .Устройство контроля интегральных схем, содержащее программируемый источник напряжения, многоканальный компаратор, первые входы которого соединены с соответствующими выходами блока ключей, клеммы для подключения объекта контроля, о т л и ч а ю Iq е ес я тем, что, с целью расширения функциональных возможнОстей, в него введены измеритель, блок управления, первый, второй, третий блоки памяти, коммутатор, первый, второй счетчики адреса, программируемый генератор тока, источник опорного, напряжения, формирователь импульсов, мультиплексор, блок сжатия информации, причем первый выход программируемого источника напряжений соединен с первым входом измерителя, выход которого соединен с первым входом блока сжатия информации, выходы которого сое- 35 динены с соответствующими первыми входами мультиплексора, первый вход блока управления соединен с первым выходом первого блока памяти, вторые .выходы которого соединены с соответст-40 вующими первыми входами коммутатора, первые выводы которого соединены с соответствующими первыми входами MHQгоканального компаратора, выходы которого соединены с соответствующими вто-45 рыми входами блока управления, вторые выводы коммутатора соединены с соответствующими клеммами для подключения объекта контроля, выходы мультиплексора соединены с cooTBeTcTBующими 50 входами второго блока памяти, первые выходы которого соединены с соответствующими третьими входами блока управления, первый, второй выходы которого соединены соответственно с пер.— вым, вторым входами первого счетчика адреса, выходы которого соединены с соответствующими входами третьего блока памяти и с соответствующими вторыми входами мультиплексора, третий вход которого. соединен с третьим выходом блока управления, четвертый вход которого соединен с вторым выходом второго блока памяти, третьи выходы которого соединены с -соответствующими третьими входами первого счетчика адреса, четвертый выход блока управления соединен. с первым входом второго счетчика адреса и через формирователь импульсов — с вторым входом блока сжатия информации, третий вход которого соединен с пятым выходом блока управления и с вторым входом второго счетчика адреса, выходы которого соединены с соответствующими входами первого блока памяти, третьи выходы которого соединены с соответствующими входами программируемого источника напряжения, второй выход которого. соединен с третьим выводом коммутатора, четвертый вь1вод которого соединен с вторым входом измерителя и с выходом программируемого генератора тока, входы которого соединены с соответствующими четвертыми. выходами первого блока памяти, вторые входы коммутатора соединены с соответствующими первыми выходами третьего блока памяти, вторые выходы которого соединены с соответствующими первыми входами блока ключей и с соответствующими вторыми входами многоканального компаратора, третьи входы которого соединены с соответствующими вторыми входами блока ключей и с .соответствующими третьими выходами третьего блока па-, мяти, четвертый, пятый, шестой, седьмой выходы которого соединены соответственно с пятым, шестым, седьмым, восьмым входами блока управления, третий, четвертый входы блока ключей соединены соответственно с первым, вторым выходами источника опорного напряжения, третий, четвертый выходы которого соединены соответственно с четвертыМ, пятым входами многоканального компаратора.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что коммутатор содержит первую, вторую группы реле, управляющие входы реле первой группы соединены с соответствующими первыми входами коммутатора, вторые входы которого соединены с соответствующими управляющими входами реле второй группы, первые контакты которых соединены с соответствующими первыми вы1419899

12 водами коммутатора, вторые — с общей линой, а третьи — с соответствующими первыми контактами реле первой группы, вторые контакты которых соединены с соответствующими вторыми выводами коммутатора, третий вывод которого соединек с третьим контактом первого реле первой группы, четвертый вывод коммутатора соединен с соответствующими третьими контактами реле первой группы.

3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок сжатия информации состоит из полусумматора и сдвигающего регистра, выходы которого соединены с соответствующими первыми входами полусумматора и с соответствующими выходами блока, первый вход которого соединен с вторЫм входом полусумматора, выход которого соединен с первым входом сдвигающего регистра, второй и третий входы которого соединены соответственно с вторым и третьим входами 25 блока.

4. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок управления состоит из блока индикации, генератора тактовых импульсов, перво- З0 го, второго, третьего Аормирователей импульсов, первого, второго, третьего, четвертого, пятого триггеров, первого, второго, третьего, четвертого, пятого и шестого элементов И, элемента ЕЕ, первого, второго элементов ИЛИ, шины "данных" и шины

"Пуск", первый вход блока соединен с первым входом первого триггера, через первый Аормирователь импульсов—

40 с первым входом второго триггера и через второй Аормирователь импульсов— с первыми входами первого, второго элементов И, выход первого элемента И соединен с первым входом третьего триггера и с первым входом четвертого триггера, первый выход которого соединен с первым входом пятого триггера и с первым входом третьего элемента И, выход которого соединен с первым выходом блока, вторые 50 входы которого соединены с соответствующими входами первого элемента ИЛИ, выход которого соединен с первым входом четвертого элемекта И, второй вхоп которогс сое;»ннек с I»E!p»»»»M выходом второго триггера, с вторым входом третьего элемента И н с первым входои пятого элемента И, второй вход котооого соединен с первым выходои третьего, первый выход пятого триггера соединен с третьим входом третьего элемента И, четвертый вход которого соедикен с первым выходом генератора тактовых импульсов, второй выход которого соединен с первым входом шестого элемента И, второй вход которого соединен с первым выходом первого триггера, вторые выходы первого, второго, третьего, четвертого, пятого триггеров соединены соответственно с первым, вторым, третьим, четвертым пятым входами блока индикации и соответственно с первым, вторым, третьим, четвертым, пятым выводами шины данных", другие выводы которой соединены с соответствующими шестыми входами блока индикации и с соответствующими третьими входами блока, четвертый вход которого соединен с вторым входом первого элемента И и через элемент НŠ— с вторым входом второго элемента И, выход которого соединен с первым входом второго элемекта ИЛИ, выход которого соединен с вторым выходом блока, третий выход которого соединен с первым выходом четвертого триггера, выход шестого элемента И соединен с четвертым выходом блока, пятый выход которого соединен с ши1»ой "Пуск, с вторым входом второго элемеhTB ИЛИ и через третий Аорииро ватель импульсов — с вторыми входаии первого, второго, третьего, четвертого, пятого триггеров, третий вход второго триггера соединен с пятым входом блока, шестой вход которого соединек с третьим входом третьего триггера, четвертый вход которого соединен с выходом четвертого элемента И, третий вход которого соединен с третьим выходом генератора тактовых импульсов и с третьим входом пятого элемента И, четвертый вход которого соединек с седьмым входом блока, восьмой вход которого соединен с третьим входом пятого триггера, выход пятого элемекта И соединен с третьим входом четвертого триггера.

Устройство контроля интегральных схем Устройство контроля интегральных схем Устройство контроля интегральных схем Устройство контроля интегральных схем Устройство контроля интегральных схем Устройство контроля интегральных схем Устройство контроля интегральных схем 

 

Похожие патенты:

Изобретение относится к контрольно-измерительной технике и может быть использовано при функциональном контроле больших интегральных схем

Изобретение относится к контрольно-измерительной технике и может быть использовано в устройствах контроля динамического функционирования цифровых интегральных схем

Изобретение относится к технике неразрушающего контроля

Изобретение относится к электронной технике и служит для повьппения быстродействия допускового контроля входного тока КМОП-структур

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для выявления неисправностей сложных импульсных устройств

Изобретение относится к области радиоэлектронных измерений и может быть использовано при контроле параметров амплитудных детекторов

Изобретение относится к контролю измерительных устройств, в частности компараторов

Изобретение относится к контролю изделий электронной техники, в частности, импульсных усилителей

Изобретение относится к контрольно-измерительной технике и может быть использовано для контроля параметров импульсных трансформаторов

Изобретение относится к области контрольно-измерительной техники и может быть использовано для контроля параметров интегральных схем

Изобретение относится к электронной технике и может быть использовано для контроля параметров интегральных схем с элементами памяти (триггеров, регистров, счетчиков)

Изобретение относится к измерительной технике и может быть использовано для определений передаточной характ еристики амплитудных детекторов , применяемых как в высокочастотных вольтметрах, так и в других измерительных приборах, например измерителях диэлектрических характеристик , измерителях глубины амплитудной модуляции и т.д

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники
Наверх