Устройство для управления оперативной динамической памятью

 

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, содержащих накопитель, выполненных на динамических элементах памяти. Цель изобретения - упрощение устройства. Устройство содержит элементы И-НЕ, элементы задержки, триггер регенерации, блок приоритета, элемент ИЛИ, одновибраторы, формирователь импульса, элемент И и генератор. 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) А1

ОПИСАНИЕ ИЗОЕРЕТЕНИ

К А ВТОРСКОМЪ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4271106/24-24 (22) 29.06.87 (46) 23. 05. 89. Бюл. Р 19 (72) А.И. Беляков и В.П. Андреев (53) 681.327.6(088.8) (56) Белов Е.A. О схеме регенерации для динамических полупроводниковых

ЗУ с произвольной выборкой. — В сб.

Технические средства мини- ЭВМ. Труды ИНЭУМА, вып.61. М., 1977, с. 6265.

Авторское свидетельство СССР

N- 1251174, кл. G 11 С 7/00, G 06 Р 12/00, 1986.

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, содержащих накопитель, выполненный на динамических элементах памяти, в качестве устройства управления накопителем.

Цель изобретения — упрощение устройства.

На фиг. 1 приведено устройство для управления оперативной динамической памятью; на фиг. 2 — пример реализации блока приоритета; на фиг. 3 — пример реализации формирователя импульсов.

На фиг. 1-3 обозначены первый— третий элементы И-НЕ 1-3, первый 4 и второй 5 элементы задержки, триггер 6 регенерации, блок 7 приоритета, элемент ИЛИ 8, первый 9 и второй 10 одновибраторы, формирователь

11 импульса, элемент И 12, генератор 13, вход 14 канального сигнала (д) 4 С 11 С 7/00, Г 06 F 12/00 (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ОПЕРАТИВНОЙ ДИНАМИЧЕСКОЙ ПАМЯТЬЮ (57) Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, содержащих накопитель, выпол

Hpнных на динамических элементах памяти. Цель изобретения — упрощение устройства. Устройство содержит элементы И-НЕ, элементы задержки, триггер регенерации, блок приоритета, элемент ИЛИ, одновибраторы, формирователь импульса, элемент И и гене.ратор. 3 ил. записи информации (" Вывод" ), вход 15 канального сигнала считывания информации (" Ввод" ), вход 16 канального сигнала обращения, выход 17 сигнала записи в накопитель, выход 18 второго сигнала разрешения работы накопителя (GAS) выход 19 сигнала ответа, выход 20 сигнала разрешения адреса М столбца, выход 21 сигнала модификации адреса регенерации, выход 22 первого сигнала разрешения работы накопителя (RAS), выход 23 сигнала разре- ()

1цения адреса регенерации, элементы

ИЛИ-НЕ 24 и 25, элементы НЕ 26 и 27, элементы И 28 и 29 и элемент И-НЕ 30.

Устройство работает следующим об- а разом.

Канальный сигнал обращения единичного значения с входа 16 поступает на первый вход блока 7 приоритета.

Если устройство не занято в этот момент обработкой запроса на регенерацию информации, т.е. на второй вход

1481850 блока 7 приоритета с выхода. триггера 6 регенерации поступает нулевой сигнал, то канальный сигнал обращения проходит на первый выход блока 7, 5 разрешая формирование управляющих сигналов, необходимых для обработки канального обращения. Если устройство находится в режиме обработки обращения с регенерацией информации, т.е. на втором входе и выходе блока 7 при;оритета присутствуют единичные сигналы, то прохождение канального сигна,ла обращения на первый выход блока 7 разрешается только после окончания режима регенерации, т.е. после установки нулевого сигнала на втором входе блока 7. С первого выхода блока 7 канальный сигнал обращения поступает на первый вход элемента ИЛИ 8, íà 20 выходе которого формируется сигнал

RAS далее поступающий на выход 22 устройства. Канальный сигнал обращения через первый элемент 4 задержки также поступает на вторые входы пер- 25 вого 1 и второго 2 элементов И-НЕ и на выход 20 устройства, разрешая подключение к адресным входам накопителя сигналов адреса столбца (при нулевом значении сигнала на этом выходе 30 к адресным входам накопителя подключены сигналы адреса строки). Элемент

4 задержки обеспечивает задержку переключения сигнала адреса строки по отношению к фронту сигнала ВАБ на 35 выходе 22, необходимую для нормальной работы накопителя. При обращении с записью информации на вход 14 устройства поступает канальный единичный сигнал "Вывод". Так как.на втором входе элемента И-НЕ 1 присутствует единичный сигнал, то íà его выходе формируется нулевой сигнал записи в накопитель, поступающий на выход 17 устройства. При этом на выходе треть- 45 его элемента И-НЕ 3 формируется единичный сигнал, поступающий на выход

18 устройства. Проходя через второй элемент 5 задержки, этот сигнал в виде сигнала ответа поступает на вы:-. ход 19 устройства, сигнализируя об окончании обработки канального обращения. Величина задержки элемента 5 определяется быстродействием накопителя. При выполнении обращения со считыванием информации на вход 15

I устройства поступает единичный каналь" ный сигнал "Ввод", который, проходя через второй 2 и третий 3 элементы

И-НЕ, поступает на выход 18 устройства и, проходя через второй элемент

5 задержки, поступает на выход 19 устройства.

В режиме формирования и обработки обращения с регенерацией информации устройство работает следующим образом. Инициализация запроса на регенерацию информации производства по переднему фронту единичного сигнала с выхода генератора 13, который поступает на второй вход элемента И 12 и через него на счетный вход триггера 6 регенерации, так как на первом входе этого элемента в этот момент присутствует единичный сигнал с выхода формирователя 11 импульса. Предположим, что триггер 6 регенерации установлен в нулевое состояние (если по включению питания триггер 6 устанавливается в единичное состояние, что соответствует запросу на регенерацию, то устройство осуществляет регенерацию, после чего производится установка триггера 6 в нулевое состояние). В этом случае по переднему фронту сигнала с выхода элемента И 12 производится установка триггера 6 в единичное состояние. Если устройство не занято в этот момент обработкой канального обращения, т.е. на первом входе блока 7 приоритета присутствует нулевой сигнал, то единичный сигнал с второго входа блока 7 поступает на его второй выход и с него на вход запуска первого одновибратора 9 и на выход 23 сигнала разрешения адреса регенерации устройства.

По переднему фронту сигнала запуска на выходе первого одновибратора 9 формируется единичный импульс, длительность которого определяется длительностью паузы, необходимой для нормальной работы накопителя. По заднему фронту выходного импульса одновибратора 9 производится запуск второго одновибратора 10 ° Единичный сигнал с прямого выхода второго одновибратора 10 через второй вход элемента ИЛИ 8 поступает на выход 22 устройства и осуществляет в накопителе регенерацию информации, Сигналы с прямого и инверсного выходов второго одновибратора 10 поступают на первый и второй входы формирователя

11 имлульса, с выхода которого сигнал поступает на вход синхронизации триггера 6 регенерации и по его заднему фронту производится установка триггера 6 в нулевое состояние. На этом режим регенерации информации заI канчивается.

Формула изобретения

Устройство для управления оперативной динамической памятью, содержащее блок приоритета, первый вход которого является входом канального сигнала обращения устройства, второй вход блока приоритета соединен с вьг ходом триггера регенерации и является выходом модификации адреса регенерации устройства, первый выход блока приоритета подключен к входу первого элемента задержки, первый и второй одновибраторы, генератор, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, оно содержит первый, второй, третий элементы И-НЕ, второй элемент задержки, элемент ИЛИ, формирователь импульсов, элемент И, первый вход которого подключен к выходу формирователя импульсов, второй вход элемента И соединен с выходом генератора, первый вход первого элемента И-HE является входом канального сигнала записи информации устройства, выход первого элемента И-НЕ соединен с пер вым входом третьего элемента -HE

1481850 6 и является выходом сигнала записи в накопитель устройства, первый вход второго элемента И-HE является вхо5 дом канального сигнала считывания информации устройства, выход второго элемента И-НЕ соединен с вторым входом третьего элемента -HE выход которого подключен к входу второго

1р элемента задержки и является вторым управляющим выходом устройства, выход второго элемента задержки является выходом сигнала ответа устройства, выход первого элемента задержки со15 единен с вторыми входами первого и второго элементов И-НЕ и является выходом разрешения выбора адреса столбца устройства, первый выход блока приоритета соединен с первым

20 входом элемента ИПИ, выход которого является первым управляющим выходом устройства, второй выход блока приоритета соединен с выходом первого одновибратора и является выходом раз25 решения выбора адреса регенерации, выход первого одновибратора соединен с входом второго одновибратора, прямой выход которого соединен с вторым входом элемента ИЛИ и первым входом

30 формирователя импульсов, второй вход которого соединен с инверсным выходом второго одновибратора, выход элемента И соединен с входом синхро низации триггера регенерации.

1481850

Состаситель И. Сычев

Техред А.Кравчук

Корректор И, Муска

Редактор И. Шмакова

Заказ 2698/54 Тираж 559 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Устройство для управления оперативной динамической памятью Устройство для управления оперативной динамической памятью Устройство для управления оперативной динамической памятью Устройство для управления оперативной динамической памятью 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовдно при создании полупроводниковых интегральных схем

Изобретение относится к вычисли- ,тельной технике, в частности к устройствам управления запоминающими устройствами динамического типа

Изобретение относится к микроэлектронике и может быть использовано при разработке репрограммируемых постоянных запоминагацих устройств

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируемых постоянных запоминающих устройств, так и многократно перепрограммируемых запоминающих устройств повып еннай информационной емкости на основе МДП- структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано для создания как электрически программируе- .мы.ч ПЗУ, так и многократно мерепрограммируемы .х ЗУ новын1енной информационной е.мкости на основе МДП-структур, в частности МНОП-транзисторов

Изобретение относится к вычислительной технике и может быть использовано в запоминающих, устройствах на КМДП-транзисторах для запоми-г нания адресных сигналов и формирования сигналов, поступающих на дешифраторы запоминающего устройства

Изобретение относится к вычислительной технике и может быТь использовано в устройствах сдвига, построенных на базе 1щклического сдвигателя

Изобретение относится к области микроэлектроники и может быть использовано в динамических ВДП БИС

Изобретение относится к вычислительной технике и может быть использовано в запоминающих .устройствах на динамических элементах памяти

Изобретение относится к вычислительной технике и ,в частности, к устройствам управления основной памятью
Наверх