Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код

 

Изобретение относится к вычислительной технике и может быть использовано при построении устройств, работающих в знакоразрядной системе счисления. Целью изобретения является упрощение преобразователя. Поставленная цель достигается за счет того, что в преобразователь, содержащий элемент И 3 и регистр числа 5, введены реверсивный счетчик 1 и элементы ИЛИ-НЕ 2, 4. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51!с! Н 03 М 9/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTQPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

- ПРИ ГКНТ СССР

1 (21) 4381550/24-24 (22) 19.02,88 (46) 15,!1.89. Бюл. !1 42 (72) !0,Н.JIeyppo, O,N.Ïîâàðåíêî и Т,Н,Черная (53) 68!,325 (088 ° 8) (56) Авторское свидетельство СССР

У 744556, кл. Н 03 М 9j00, 1978, Авторское свидетельство СССР

М- 842785, кл. Н 03 М 9/00, 1981, „.SU 1242 Al

2 (54 ) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО ЗНАКОРАЗРЯДНОГО КОДА В ПАРАЛЛЕЛЬНьй ДОПОЛНИТЕЛЬЮЙ КОД (57) Изобретение относится к вычисли" тельной технике и может быть использовано при построении устройств, рабс1тающих в знакоразрядной системе счисления, Целью изобретения является упрощение пре образ ователя, Поставленная цель достигается за счет того, что в преобразователь, содержащий элемент И 3 и регистр числа 5, введены реверсивный счетчик 1 и элементы

ИЛИ-HE 2, 4, 2 ил.

1522412

Изобретение относится к вычисли". тельной технике и.может быть использовано при построении арифметических устройств работающих в двоичной зна5 коразрядной системе счисления.

Цель изобретения — упрощение преобразователя .

На фиг. 1 представлена функциональная схема устройства; на фиг, 2временные диаграммы его работы.

Преобразователь содержит реверсивный счетчик 1, пррвый элемент. HJINHE 2, элемент И 3, второй элемент

ИЛИ-НЕ 4, регистр числа 5, первый информационный вход 6, второй информационный вход 7, первый тактовый вход 8, второй тактовый вход 9, выходы 10 преобразователя.!

О нак начала 0 1

Число А

Приз

Состояние шины 6

1 0 0 1

Состояние шины 7

1 0 0

I ка 1, а при поступлении цифры

0 производится только сдвиг. При

30 поступлении признака начала следующего числа результат преобразования записывается в регистр 5 и производится преобразование другого числа, 35

Рассмотрим работу устройства для преобразования из последовательного двоичного энакоразрядного кода в параллельный двоичный дополнительный код при пре40 образовании трехраэрядного числа А=! 10 (п=3) °

Режим работы

Вход

С Рвэрешение Выбора на- Раэреиение э вписи правления счета счета

Пврвппепьная эапись Г 0

Счет а режиме суммирования

Счет в режиме вычитания I 0 0

Х I

Хранение

П р и м е ч а н и е :.Г - фронт .тактового импупьса, Х - проиэвопь-. ное состояние

Устройство работает следующим об разомм, При поступлении на информационные .входы 6 и 7 устройства признака начала числа производится запись нуля в ! в первый и второй (мпадшие) разряды счетчика 1, При поступлении цифры производится запись с i-го выхода счетчика 1 в (.i + 1)-й его разряд (i-=1, 2,...,и), что эквивалентно сдвигу числа в сторону старших разрядов, причем в первый разряд записывается нуль, а затем производится вычитание единицы из содержимого счетчика 1, При поступлении цифры аналогично производится сдвиг числа и суммирование единицы к содержимому счетчиРеверсивный счетчик 1 является двоичным (и+1) — разрядным счетчиком с параллельной синхронной записью информации, В двоичном знакораэрядном коде праэрядное число А представляется в виде; и

А = 2 а,, а;6(т,О, II, с

В где Х означает - 1, ha информационные входы о и 7 преобразуемое число А поступает старшими разрядами вперед, На информационный вход 6 устройства поступает положительная часть числа А, на информационный вход 7 устройства поступает отрицательная часть числа А:

Для управления счетчиком 1 приняты следующие сигналы:

По фронту четвертого тактового импульса, поступающего на тактовый вход 9, на информационные входы 6 и

7 поступают нули — третий разряд числа А, равный нулю, На выходе элемента ИЛИ-НЕ 2 устанавливается единица, которая поступает на вход разрешения сче та счетчика 1. На вход направления счета счетчика 1 поступает нуль с информационного входа 6, На выходе элемента И 3 ,I сохраняется нуль, При единичном уровне на тактовом входе 9 на выходе элемента ИЛИ-НЕ 4 — нуль, По фронту . седьмого тактового импульса, поступающего с тактового входа 8, производится запись нуля в первый разряд г счетчика 1 и единицы — во второй, третий и четвертый, При нулевом уровне на тактовом входе 9 на выходе элемента ИЛИ-НЕ 4 — единица, Приход восьмого тактового импульса с такто" вого входа 8 не изменяет состояние счетчика 1. Выходы счетчика 1 сохраняют предыдущие состояния: первый нуль, второй, третий и четвертый— единицу, 5 15224

На временной диаграмме работы уст, ройства фиг. 2 обозначены: 1! — сигнал на выходе блока 4; 12 — сигнал на выходе блока 2; 13 — сигнал на выходе блока 3; 14-17 — сигналы соот5 ветственно на первом, втором, третьем и четвертом выходах блока 1.

Пусть в исходном состоянии все выходы счетчика 1 находятся в единичном 1О состоя нии

По фронту первого тактового импульса, поступающего на тактовый вход 9 устройства, на информационные входы 6 и 7 устройства одновременно пос- 15 тупает единица — признак начала числа А, На выходе элемента ИЛИ-НЕ 2 устанавливается нуль, который поступает на вход разрешения счета счетчика 1; на выходе элемента И 3 устанавливается единица, на выходе элемента ИЛИ-НЕ

4 — нуль, который поступает на вход разрешения записи счетчика 1, на вход выбора направления счета которого поступает единица с информационного 25 входа 6 преобразователя. С приходом фронта первого тактового импульса на вход синхронизации счетчика 1 с тактового входа 8 производится запись ну:ля в первый разряд счетчика 1. По фрон.ту второго тактового импульса, поступающего с тактового входа 8 преобразователя, производится запись нуля во второй разряд счетчика 1 с его первого выхода и опять в первый разряд, По фронту второго тактового импульса, поступающего на тактовый вход 9 преобразователя, на информационные входы 6 и 7 преобразователя поступают соответственно нуль и единица— первый (старший) разряд числа А, равный 1, На выходе элемента ИЛИ-НЕ

2 сохраняется нуль. На вход выбора направления счета счетчика 1 поступает нуль с информационного входа 6 преобразователя, На выходе элемента

Г И 3 устанавливается нуль, При единичном уровне на тактовом входе 9 преобразователя на выходе элемента ИЛИНЕ 4 — нуль. По фронту третьего тактового импульса, поступающего с тактового входа 8, производится запись нуля в третий разряд счетчика 1 с его второго выхода, во второй разРяд с его пеРвого выхода и опять в первый разряд, При нулевом уровне на тактовом входе 9 преобразователя на выходе элемента ИЛИ-НЕ 4 устанавливается единица. По фронту четвер12 6 того тактового импульса, поступающего с тактового входа 8, производится вычитание единицы из содержимого счетчика l, Первый, второй и третий выходы счетчика 1 переключаются в единицу, четвертый выход — в нуль.

По фронту третьего тактового импульса, поступающего на тактовый вход 9, на информационные входы 6 и

7 поступают соответственно единица и нуль — второй разряд числа A равный 1, На выходе элемента ИЛИ-НЕ 2 сохраняется нуль. На вход выбора направления счета счетчика 1 поступает единица с информационного входа 6, На выходе элемента И 3 сохраняется нуль. При единичном уровне на тактовом входе 9 на выходе элемента ИЛИНЕ 4 — нуль. По фронту пятого тактового импульса, поступающего с тактового входа 8, в первый разряд счетчика 1 записывается нуль, во второй, третий и четвертый — единица, При нулевом уровне на тактовом входе 9 на выходе элемента ИЛИ-НЕ 4 устанавливается единица. По фронту шестого тактового импульса, поступающего с тактового входа 8, к содержимому счетчика 1 добавляется единица, Все выходы счетчика 1 переключаются в единицу.

1 522412

lIo фронту пятого тактового импульса, поступающего.на тактовый вход 9, на информационные входы 6 и 7 поступают единицы — признак начала другого числа. Выход элемента И 3 переклю5 чается из нуля в единицу — по этому положительному перепаду производится з апись двоичного дополнительного кода числа в регистр числа 5. Четвертый (стар-, О ший) разряд информационного выхода 10 . является знаковым,Результат преобразования не зависит от исходного состояния счетчи15 ка 1, Формул а. из о бр ет ения

Преобразователь последовательногб знакораэрядного кода в параллельный

20 дополнит ельный код, содержащий элемент И и.регистр числа, выходы которого являются выходами преобразователя, первый и второй информационные входы которого соединены соответственно с первым и вторым входами элемента И, о,т л и— ч а ю шийся тем, что, с целью упрощения преобразователя, он содержит i реверсивный счетчик, первый и вто.рой элементы ИЛИ-НЕ, выходы которых соединены соответственно с входом выбора разрешения счета и .входом разрещения записи реверсивного счетчика, вход которого соединен с первым тактовым входом преобразователя, второй тактовый вход которого соединен с первым входом второго элемента

ИЛИ-НЕ, второй вход которого соединен с выходом элемента И и с синхровходом регистра числа, информационные входы которого соединены с выходами реверсивного счетчика, вход направления счета которого соединен с первым информационным входом преобразователя и первым входом первого элемента ИЛИ-НЕ, второй вход которого соединен с вторым информационным входом преобразователя, вход логического нуля которого соединен с входом первого разряда реверсивного счет. чика, выход i-ro разряда которого (i=1-n) (где (п+!) — разрядность преобразователя) соединен с входом (i+I)-го разряда реверсивного счетчика, 15224 1 2

Составитель М, Аршавский редактор А,Долинич Техред Л.Олийнык Корректор Э Лончакова

Заказ 6979/56 Тираж 884 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССС

С P

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат Патент, r. Ужгород, ул. . агари а, и н ина 10

Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код Преобразователь последовательного знакоразрядного кода в параллельный дополнительный код 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к преобразователям информации, и может найти применение в системах передачи информации последовательным кодом с последующим преобразованием его в параллельный

Изобретение относится к вычислительной технике и может быть использовано в системах сбора и обработки информации с использованием преобразования биполярного последовательного кода в униполярный параллельный код

Изобретение относится к автоматике и вычислительной технике и может быть использовано для преобразования двоичных кодов

Изобретение относится к вычислительной технике и может быть использовано для преобразования последовательного кода в параллельнопоследовательный или параллельный и наоборот

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к цифровой вычислительной технике

Изобретение относится к импульсной технике и может использоваться в системах встроенного контроля

Изобретение относится к вычислительной технике и может быть использовано в устройствах межмашинного обмена и обмена с периферийными модулями

Изобретение относится к вычислительной технике, может быть использовано для преобразования последовательного биполярного кода в параллельный и является усовершенствованием изобретения по авт.св

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх