Цифровой синтезатор частот с частотной модуляцией

 

Изобретение относится к радиотехнике. Цель изобретения - повышение быстродействия. Синтезатор содержит эталонный г-р 1, источник 2 модулирующего сигнала, фазовый модулятор 3, интегратор 4, управляемые аттенюаторы 5 и 18, фазовый детектор 6, источник 7 сигнала настройка, эл-ты Исключающее ИЛИ 8 и 19, блок выборки -хранения /БВХ/, 9, фильтр 10 нижних частот, делитель 11 частоты с переменным коэф. деления, блок 12 установки частоты, АЦП 13, блок 14 вычитания импульсов, регистр 15 сдвига, регистр 16 памяти, управляемый г-р 17 и источник 20 компенсирующего сигнала. На первом этапе работы осуществляется установка блоков на заданные параметры. На втором этапе работы в режиме настройки происходит отработка системой фазовой автоподстройки частоты (ФАПЧ) начальной частотной расстройки. При этом система ФАПЧ работает в автономном режиме. На третьем этапе в режиме настройки сводится к нулю отклонение разности фаз в системе ФАПЧ от стационарного значения. Синтезатор переходит из режима настройки в нормальный режим работы. Цель достигается введением БВХ 9, блока вычитания 14 и источника 20. 2 ил.

СОЮЭ СОВЕТСКИХ

ОЮ

РЕСПУБЛИК (19)SU (ш. А1 (51)5 Н 03 L 7 16

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ

ПО ИЭОБРЕТЕНИЯМ И OTHPblYPOM

ПРИ ГКНТ СССР 1;, °

ОПИСЛНИ ИЗОБРКт ния

К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

1 (21) 4400159/24-09 (22) 30.03.88 (46) 23.01.90. Бюл. М 3 (71) Московский электротехнический институт связи (72) Н.Н, Филимонов (53) 621.373.42(088.8) (56) Авторское свидетельство СССР

Р 1035776, кл. Н 03 Ь 7/16, 12.01.82.

Авторское свидетельство СССР ,В 1293840, кл. Н 03 L 7/16, 24.10 ° 85. (54) ЦИФРОВОЙ СИНТЕЗАТОР ЧАСТОТ С

ЧАСТОТНОЙ ЮДУЛЯЦИЕЙ (57) Изобретение относится к радиотехнике. Цель изобретения — повышение быстродействия. Синтезатор содержит эталонный r-p 1, источник 2 модулирующего сигнала, фазовый модулятор 3, интегратор 4, управляемые аттенюаторы 5 и 18, фазовый детектор 6, источник 7 сигнала настройка, эл-ты ИСКЛЮЧАЮЩКБ ИЛИ 8 и 19, блок 9 выборки2 хранения (БВХ), фильтр 10 нижних частот, делитель 11 частоты с переменным коэф.деления, блок 12 установки частоты, АЦП 13, блок 14 вычитания импульсов, регистр 15 сдвига, регистр

16 памяти, управляемый г-р 17 и источник 20 компенсирующего сигнала.

На первом этапе работы осуществляется установка блоков на заданные параметры. На втором этапе работы в режиме настройки происходит отработка системой фазовой автоподстройки частоты (ФАПЧ) начальной частотной расстройки. При этом система.ФАПЧ работает в автономном режиме1 На третьем этапе в режиме настройки сводится к нулю отклонение разности фаз в системе ФАПЧ от стационарного значения. Синтезатор переходит иэ режима настройки в нормальный режим работы. Цель достигается введением

БВХ 9, блока 14 вычитания и источника 20. 2 ил.

1538253

Изобретение относится к радиотехнике и может использоваться в качестве возбудителя радиопередающих устройств с частотной модуляцией.

Целью изобретения является повышение быстродействия.

На фиг. 1 приведена структурная электрическая схема цифрового синтеза тора частот с частотной модуляцией; 10 ! на фиг. 2 — временные диаграммы, поясняющие его работу.

Цифровой синтезатор частот с частотной модуляцией (фиг. 1) содержит эталонный генератор 1, источник 2 модулирующего сигнала, фазовый моду( лятор 3, интегратор 4, первый управ ляемый аттенюатор 5, фазовый детектор (ФД) б, источник 7 сигнала настройки, первый элемент ИСКЛЮЧАЮЩЕЕ 20

ИЛИ 8, блок 9 выборки-хранения, фильтр

10 нижних частот, делителЬ 11 частоты с переменным коэффициентом деления (ДПКД), блок: 12 установки частоты, аналого-цифровой преобразователь 25

) (АЦП) 13, блок 14 вычитания импульсов, 1

1 регистр 15 сдвига, регистр 16 памяти, управляемый генератор (УГ) 17, второй управляемый аттенюатор 18, второй элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 19 и источник 20 30 компенсирующего сигнала.

Предлагаемый цифровой синтезатор частот с частотной модуляцией рабо1 тает следующим образом. !

При получении команды на изменение 35 выходной частоты цифровой синтезатор переходит из рабочего режима в режим настройки. На первом, подготовительном этапе блок 12 установки частоты выдает код на установку соответству- 40 ющего требуемому значению выходной . частоты синтезатора коэффициента деления ДПКД 11 и коэффициента ослабления первого управляемого аттенюатора

5 A<= N. Одновременно блок 12 установки частоты выдает короткий импульс, поступающий на вход сброса регистра 15. В результате этого все разряды регистра 15 сбрасываются в состояние логического нуля и, тем самым, подготавливается автономный режим работы системы фазовой автоподстройки частоты (ФАПЧ) цифрового синтезатора частот с частотной модуляцией.

Появляющийся на втором выходе ре55 гистра 15 сигнал логического нуля отключает источник 2 модулирующего сиг1 нала. Одновременное появление сигналов логического нуля на первом и втором выходах регистра 15 приводит к появлению сигнала логического нуля на выходе первого элемента 8, что приводит к отключению источника 7 сигнала настройки, Одновременное появление сигналов логического нуля на втором и третьем выходах регистра 15 приводит к появлению на выходе элемента 19 сигнала логического нуля, который отключает источник 20 компенсирующего сигнала. Кроме того, сброс разрядов регистра 15 в состояние логического нуля обеспечивает блокирование вычитания импульсов в блоке 14 вычитания импульсов и блокирование записи информации в регистр 16. Эти блокировки производятся сигналами логического нуля, возникающими в результате сброса разрядов регистра 15 в нуль, на выходах соответственно первого 8 и второго 19 элементов (фиг. 2 д и е).

На втором этапе работы цифрового синтезатора частот с частотной модуляцией в режиме настройки происходит отработка системой ФАПЧ начальной частотной расстройки, возникшей в результате изменения коэффициента деления ДПКД 11 на предыдущем этапе.

Кроме того, на этом этапе начинается последовательное продвижение сигналов логической единицы в разряды регистра 15. Это продвижение производится в такт с появлением импульсов на выходе ДПКД 11 (фиг. 2а) и необходимо для тактирования работы всего синтезатора частот. Интервал времени То между моментами появления на выходе

ДПКД 11 двух соседних импульсов, тактирующих продвижение единиц в регистре 15, соответствует интервалу регулирования системы ФАПЧ цифрового синтезатора частот. В то же время первый, второй и третий выходы регистра 16 являются соответственно выходами К-го (К+1)-го и (К+2)-го разрядов регистра 15, а число К, соответствующее номеру первого выхода регистра 15, выбирается таким, что за интервал времени КТО переходные процессы в системе ФАПЧ, обусловленные отработкой начальной частотной расстройКи, всегда заканчиваются. В результате отработка начальной частотной расстройки в предлагаемом цифровом синтезаторе частот с частотной модуляцией производится системой ФАПЧ, работающей в автономном режиме, так как на всем протяжении переходного

8253 посредством последовательно соединенных первого упавляемого аттенюатора 5, второго управляемого.аттенюатора 18 и УГ 17. Следовательно,для неискаженной модуляции необходимо обеспечить.

А = Б « /Бо Н, где И вЂ” коэффициент де15 ления ДПКЦ, 8 — крутизна управления частотой опоного сигнала посредством последовательно соединенных интегра-. тора 4 и фазового модулятора 3, а

20 8 — крутизна управления частотой

Yi 17 по входу управления.

В результате воздействия на УГ 14 различных дестабилизирующих факторов, а также вследствие .нелинейности и

25 разброса характеристик управления частотой УГ 17 точное значение S g для конкретного синтезатора частот и конкретной рабочей частоты неизвестно, а значит не известно и значение коэффициента А, обеспечивающее неискаженную модуляцию.

Для оценки неизвестного значения

A в предлагаемом синтезаторе частот

2 с частотной модуляцией производится

35 идентификация значения крутизны S < на основе введения в систему ФАПЧ пробного возмущения от источника 7 сигнала настройки. Для этого по переднему Ьронту К-го выходного импульса

ДПКД 11 происходит продвижение логической единицы в К-й разряд регистра

15 (фиг. 2б). Появление логической единицы в К-м разряде регистра 15 соответствует появлению на первом вы45 ходе регистра 15 сигнала логической единицы (фиг. 2д). Сигнал логической единицы поступает на первый вход первого элемента 8 и вместе с сигналом логического нуля, поступающим на второй вход первого элемента 8, приводит к появлению на выходе первого элемента 8 сигнала логической единицы. Сигнал логической единицы, поступая на управляющий вход источника сигнала

55 настройки 7, включает его и, поступая на управляющий вход блока 14 вычитания импульсов, блокирует прохождение выходных импульсов ДПКД 11, нячиная с (К+1 ) -го, на вход блок а 9 «ыборкп5

153 процесса по отработке начальной расстройки на первом, втором и третьем выходах регистра 15 поддерживаются сигналы логических нулеи и соответственно источники возмущения системы

ФАПЧ (блоки 2, 7 и 20) отключены.

Кроме того, наличие на первом, втором и третьем выходах регистра 15 сигналов логического нуля на всем протяжении второго этапа режима настройки обеспечивает сигнал логического нуля на выходе первого элемента 8. В результате на управляющий вход блока 14 вычитания импульсов на всем протяжении второго этапа поступает сигнал логического нуля и выходные импульсы ДПКД 11, поступающие на тактовый вход блока 14 вычитания импульсов, проходят на его выход без вычитания. Поэтому блок 9 выборки-хранения, включенный в систему ФАПЧ между выходом ФД 6 и входом фильтра 10 нижних частот, тактируется в каждый момент времени, соответствующий моменту отсчета разности фаз ФД 6, и соответственно работа системы ФАПЧ с блоком 9 выборки-хранения ни чем не отличается от работы системы ФАПЧ без такого блока (поскольку блок 9 выборки-хранения при отсутствии вычитаний тактовых импульсов в блоке 14 вычитания импульсов лишь дублирует соответствующую схему выборки-хранения ФД 6).

Второй этап работы предлагаемого синтезатора частоты заканчивается установлением в системе ФАПЧ некоторого стационарного значения разности фаз g, а на выходе ФД 6 — соответствующего стационарного значения выI ходного напряжения Б (с" ) = U F Ц (где U — амплитуда вйходного напря In

I жения йД 6, à F — крутизна его нормированной дискриминационной характеристики). Длительность этого этапа составляет К интервалов регулирования

Т„ (фиг. 2а и к).

На третьем этапе режима настройки предлагаемого цифрового синтезатора частот производится выставление такого значения коэффициента ослабления

А второго управляемого аттенюатора

18, которое обеспечивает достижение требуемого качества частотной модуляции выходного колебания синтезатора.

Для неискаженной частотной модуляции значение коэффициента ослабления А должно соответствовать равенству между значением крутизны управления частотой опорного сигнала системы ФАПЧ посредством последовательно соединенных первого управляемого аттенюатора

5, интегратора 4 и фазового модулятора 3 и значением крутизны управления частотой выходного сигнала ДПКД 11

1538253 хранения (фиг. 2 и) . Блокировка тактовых импульсов блока 9 выборки-хранения необходима для размыкания системы ФАПЧ на время ввецения возмуще5 ний в систему. В результате по переднему фронту К-го выходного импульса

ДПКД 11. на вход управления УГ 17 от источника 7 сигнала настройки поступает перепад напряжения амплитудой xp (фиг. 2ж). Этот перепад приводит к отклонению разности фаз сигналов, поступающих на входы ФД 6 от стационарного значения Ч к моменту появления на выходе ДПКД 1l следующего 15 (К+1)-го импульса. Величина этого отклонения разности фаз от стационарного значения определяется дополни тельным набегом фазы за интервал времени Т сигнала, поступающего на дру- 20 гой вход ФД 6. Этот дополнительный набег фазы выходного сигнала ДПКД 11 обусловлен модуляцией частоты колебаний УГ 17 перепадом хо (поступающим на вход управления УГ 17) и составляет вепичину х„° S, Т /N.

К моменту появления на выходе

ДПКД 11 (К+1)-го импульса разность, фаз сигналов, поступающих на входы ЗО ,, ФД 6, отклоняется оТ стационарного значения с на величину -х,S>, T / N.

Соответствующие этому отклонению

1 разности фаз отклонения выходного напряжения ФД 6 от стационарного значения составляют величину

,-U F х 8,T /N (где U — амплитуда выходного напряжения ФД 6, а У ( крутизна его нормированной дискриминационной характеристики). 40 (К+1)-й выходной импульс ДПКД l1, поступая на вход "Пуск" АЦП 13, запускает процесс преобразования аналогового напряжения, сформированного на выходе ФД 6 в результате отсчета раз- 45 ности фаз, возникающей к моменту появления этого импульса. На входе АЦП

13 имеется инвертирующий буферный повторитель с соответствующим разделительным конденсатором, поэтому на его 5< выходе формируется цифровой код я, пропорциональный величине отклонения выходного напряжения ФД 6 от стационарного значения, взятый с обратным агап о о / 55 (где К О „— коэффициент преобразования АЦП 13) . Кроме того„(К+ I)-й выходной импульс ДПКД 11, поступая на вход регистра 1, продвигает сигнал логической единицы в (К+1)-й разряд этого регистра 6 (фиг. 2г). Появление сигнала логической единицы на втором выходе регистра 15 приводит к переключению выходного сигнала второго элемента 19 с сигнала логического нуля на сигнал логической единицы (фиг. 2е). Сигнал логической единицы поступает на управляющий вход регистра 16 и разрешает запись кода z, поступающего на информационный вход регистра 16 положительным перепадом, сформировавшимся на втором выходе

АЦП 13 в момент окончания формирования кода z, В результате код z = K> r

rU F õ T S „„/N поступает на вход управления второго управляемого аттенюатора 18. Коэффициент ослабления А второго управляемого аттенюатора 18 связан с кодом, поступающим Hà его вход управления, следующим соотношением: А< = Y/Kp(rye Y — код, поступающий на вход управления, а К - коэффициент передачи аттенюатора при У=1) °

Поэтому при выставлении кода управления Y = z и выборе К = К П Р х Т Я коэффициент ослабления А второго управляемого аттенюатора 18 становится равным величине, необходимой для неискаженной модуляции, т.е. А = S „/S N.

Одновременно с разрешением зайиси результата измерения значения А, соответствующего неискаженной модуляции, сигнал логической единицы, возникающий на втором выходе регистра 15, производит следующую коммутацию источника возмущения системы ФАПЧ.

Отключается источник 7 сигнала настройки, поскольку измерение требуемого значения А уже произошло, причем отключение производится сигналом логического нуля, поступающим на управляющий вход источника. 7 сигнала настройки с выхода первого элемента 8.

Сигнал логического нуля возникает в результате воздействия на второй вход первого элемента 8 сигнала логической единицы, возникающей на втором выходе регистра 15, поскольку на первый вход первого элемента 8 уже поступает сигнал логической единицы с первого выхода регистра 15.

Сигнал логической единицы, возникающий на втором выходе регистра 15, поступая на управляющий вход источника 2 модулирующего сигнала, включает этот источник, поскольку процесс выставления требуемого для модуляции

1538253 значения коэффициента ослабления аттенюатора 18 в синтезаторе практически закончен и можно переходить в режим модуляции.

Сигнал логической единицы, возникающий на втором выходе регистра 15, включает источник 20 компенсирующего сигнала. Подача компенсирующего сигнала (возмущения) необходима для компенсации отклонения разности фаз в системе ФАПЧ, которое возникает под действием источника 7 сигнала настрой30 ческой единицы, воздействуя на первый вход второго элемента 19, переключает его выходной сигнал на сигнал логического нуля, поскольку на второй вход второго элемента 19 с второго выхода регистра 15 также поступает сигнал логической единицы. Выходной

55 ки, подававшего на вход управления

УГ 17 перепад напряжения амплитудой 15 х и длительностью в один интервал регулирования Т,(фиг. 2ж). Включение источника 20 компенсирующего сигнала производится сигналом логической единицы, который поступает на его управ- 20 ляющий вход с выхода второго элемента 19, поскольку на выходе второго элемента 19 в результате появления на втором выходе регистра 15 сигнала логической единицы также возникает 25 сигнал логической единицы, возникающий на втором выходе регистра 15, разрешая замыкание системы ФАПЧ, которая разомкнута после появления на первом выходе регистра 16 сигнала логической единицы.

Замыкание системы ФАПЧ производится сигналом логической единицы, возникающим на выходе первого элемента 8 и поступающим на управляющий вход блока 14 вычитания импульсов. Сигнал логической единицы возникает на выходе первого элемента 8 в результате воздействия на его второй вход сигнала логической единицы с второго выхода регистра 15. В результате для всех выходных импульсов ДПКД 11, начиная с (К+2)-го, блокировка тактовых импульсов блока 9 выборки-хранения отменяется и система ФАПЧ сно- 45 ва замыкается. (К+2)-й выходной импульс ДПКД 11, поступая на вход регистра 15, продвигает сигнал логической единицы в (К+2)-й разряд этого регистра, что приводит к появлению на третьем выходе регистра 15 сигна ла логической единицы, Сигнал логисигнал логического нуля второго элемента 19, поступая на управляющий вход регистра 16, запрещает запись новой информации в этот регистр. Кроме того сигнал логического нуля с выхода второго элемента !9 попадает на управляющий вход источника 20 компенсирующего сигнала и отключает его.

Источник 20 компенсирующего сигнала, включенный (К+1)-м выходным импульсом ДПКД 11 и выключенный (К+2)-м импульсом, подает на вход управления

УГ 17 напряжение -х в течение длительности одного интервала регулирования Т (фиг. 2з). Воздействие этого напряжения приводит к отклонению фазы сигнала, поступающего на другой вход

ФД 6 с выхода ДПКД 11, на момент появления (K+2)-го выходного импульса

ДПКД 11 На величину х на величину, компенсирующую отклонение под действием пробного возмущения, вводимого от источника 7 сигнала настройки.

В результате суммарное отклонение разности фаз от стационарного значения в системе ФАЛЧ к моменту появления на выходе ДПКД 11 (К+2)-го импульса практически равно нулю. Наличие ненулевого остаточного отклонения разности фаз в системе может быть обусловлено лишь неидеальностью работы блока 9 выборки-хранения и неточностью компенсации сигнала настройки хс, от источника 7 сигнала настройки компенсирующим возмущением -х от источника 20 компенсирующего сигнала.

Третий этап работы предлагаемого синтезатора частот в режиме настройки заканчивается с появлением на выходе ДПКД 11 (К+2)-го импульса и его длительность составляет две длительности Т, интервала регулирования системы ФАПЧ. К концу этого этапа измерение значения коэффициента ослабления A второго управляемого аттеню2 атора 18, соответствующего неискаженной модуляции, заканчивается и результат измерения хранится в регистре 16.

Отклонение разности фаз в системе

ФАПЧ от стационарного значения к концу этого этапа практически сведено .к нулю.

Источник модулирующего сигнала 2 к концу третьего этапа режи а нлстройки включен и синтезатор частоты с окончанием этого этапа перехо,лнт

1538253

12 из режима настройки в режим нормальной работы, который продолжается ло тех пор, пока блок 12 установки частоты не выдает новой команды на изменение частоты выходного колебания синтезатора частот с частотной модуляцией.

Формула из о брет ения

Цифровой синтезатор частот с частотной модуляцией, содержащий последовательно соединенные источник модулирующего сигнала, первый управляемый 1 аттенюатор, интегратор, фазовый модулятор и фазовый детектор, последовательно соединенный фильтр нижних частот, управляемый генератоР, делитель частоты с переменным коэффициентом деления и регистр сдвига, первый, второй и третий выходы которого соединены соответственно с первым входом первого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с вторым входом первого элемента ИСКПЮ- 25

ЧАЮЩЕЕ ИЛИ и первым входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, вход сброса регистра сдвига соединен с входом управления первого управляемого аттенюатора и управляющим входом дели- 30 теля частоты с переменным коэффициентом деления и подключен к выходу блока установки частоты, второй вход первого элемента ИСКЛК)ЧАЮЩЕЕ ИЛИ соединен с управляющим входом источни 35 ка модулирующего сигнала и вторым входом второго элемента ИСКЛЮЧА10ЩЕЕ ИЛИ, другой вход фазового детектора соединен с входом "Пуск" аналоro-цифровоrо преобразователя и подключен к выходу делителя частоты с переменным коэффициентом деления, эталонный генератор подключен к другому входу фазового модулятора, выход первого элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с управляющим входом источника сигнала настройки, выход второго управляемого аттенюатора подключен к входу управления управляемого генератора, выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с управляющим входом регистра памяти, выход которого соединен с входом управления второго управляемого аттенюатора, о т л и ч а ю щ и йс я тем, что, с целью повьппения быст. родействия, asедены последовательно соединенные блок вычитания импульсов и блок выборки-хранения, а также источник компенсирующего сигнала, при этом сигнальный вход блока выборкихранения соединен с выходом фазового детектора, а выход блока выборкихранения — с входом фильтра нижних частот, выход первого элемента ИСКЛЮ

ЧАЮЩЕЕ ИЛИ соединен с управляющим вхором блока вычитания импульсов, тактовый вход которого соединен с выходом делителя частоты с переменным коэффициентом деления, выход первого управляемого аттенюатора соединен с входом второго управляемого аттенюатора, выход второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с управляющим входом источника компенсирующего сигнала, выход которого соединен с выходом источника сигнала настройки и с входом управления управляемого генератора, выход фазового детектора соединен с сигнальным входом аналого" цифрового преобразователя, первый и второй выходы которого соединены соответственно с информационным и так,товым входами регистра памяти.

1538253

Д (ЬгМ (Ь2)-й

Составитель А.Мышакин

Редактор И. Дербак Техред Л.Сердюкова Корректор И. Муска

Заказ 173 Тираж 638 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКПТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

11

Производственно-издательский комбинат "Патент, г . Ужгород, ул. Гагарин», l 01

Цифровой синтезатор частот с частотной модуляцией Цифровой синтезатор частот с частотной модуляцией Цифровой синтезатор частот с частотной модуляцией Цифровой синтезатор частот с частотной модуляцией Цифровой синтезатор частот с частотной модуляцией Цифровой синтезатор частот с частотной модуляцией Цифровой синтезатор частот с частотной модуляцией 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в качестве возбудителя передатчика с частотной модуляцией

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и может быть использовано в качестве возбудителя передатчика с частотной модуляцией

Изобретение относится к радиосвязи

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и обеспечивает повышение быстродействия

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и обеспечивает уменьшение уровня нелинейных искажений частотно-модулированных выходных колебаний

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и может быть использовано в системах радиосвязи

Изобретение относится к радиотехнике и технике связи и может быть использовано при синтезе частот

Изобретение относится к технике стабилизации частоты и может быть использовано для формирования шкалы времени

Изобретение относится к технике стабилизации частоты и может использоваться для формирования шкалы времени

Изобретение относится к технике радиосвязи и может быть использовано для формирования частоты гетеродина в радиоприемных устройствах

Изобретение относится к технике радиосвязи и может быть использовано для формирования частоты гетеродина в радиоприемных устройствах

Изобретение относится к радиотехнике и может быть использовано в широкополосных приемопередающих устройствах

Изобретение относится к технике радиорелейной связи и может быть использовано в аппаратуре радиорелейных станций зоновых систем связи в качестве формирователя сетки стабильных частот

Изобретение относится к радиотехнике, к технике цифрового вычислительного синтеза частот, и может использоваться в радиопередающих и радиоприемных устройствах
Наверх