Линия задержки электрического сигнала на приборах с зарядовой связью

 

Линия задержки электрического сигнала на приборах с зарядовой связью, содержащая устройство ввода зарядового пакета, последовательно соединенное с регистром сдвига заряда, содержащим N ячеек задержки, выходное устройство, последовательно соединенное с N-й ячейкой задержки, при этом регистр сдвига заряда содержит n отводов от ячеек задержки, соединенных с n усилителями считывания информации, причем каждый усилитель имеет вход, управляющий коэффициентом передачи, отличающаяся тем, что, с целью уменьшения погрешности коэффициентов передачи сигнала от устройства ввода заряда до выходов усилителей, между регистром сдвига заряда и усилителями считывания информации дополнительно введены две шины и последовательно соединенные резисторы, первый и последний из которых соединены с дополнительными шинами, от точек соединения остальных соседних резисторов выполнены выводы, соединенные с входами, управляющими коэффициентами передачи усилителей, причем для каждого усилителя коэффициент передачи выбран из условия где Kпер1 - коэффициент передачи регистра сдвига; Km - коэффициент передачи m-го усилителя, а количество A ячеек задержки между каждыми двумя выводами выбрано из условия A = N + (M - 1) M EM, где M - число тактов переноса после N тактов работы; E - неэффективность переноса.



 

Похожие патенты:

Изобретение относится к интегральной микроэлектронике и может быть использовано в системах обработки оптической информации

Изобретение относится к области интегральной микроэлектроники и может быть использовано в системах обработки оптической информации

Изобретение относится к интегральной микроэлектронике и предназначено для предпроцессорной обработки фотосигналов

Изобретение относится к прибору с резким ПМИ (переходом металл-изолятор) с параллельными проводящими слоями

Изобретение относится к интегральной микроэлектронике и может быть использовано в системах обработки оптической информации

Изобретение относится к области интегральной микроэлектроники и может быть использовано при реализации фотоприемных устройств различных спектральных диапазонов

Устройство относится к области интегральной микроэлектроники, предназначено для обработки оптической информации. Устройство характеризуется многоканальной системой считывания в составе матрицы ячеек считывания. Ячейка считывания содержит емкостной трансимпедансный усилитель с интегрирующей емкостью, фильтр высокой частоты, компаратор, преобразователь времени в напряжение, логический блок, N-разрядный счетчик, M-разрядную схему памяти. Емкостной трансимпедансный усилитель при работе подключен одним из входов к фотодиоду, выполнен с возможностью сброса интегрирующей емкости. Выход емкостного трансимпедансного усилителя соединен с фильтром высокой частоты. Выход фильтра высокой частоты соединен через ключ с инвертирующим входом компаратора. Инвертирующий вход компаратора также соединен через другой ключ с выходом преобразователя времени в напряжение. Выход компаратора соединен с первым входом логического блока. Первый выход логического блока соединен с входом преобразователя времени в напряжение. Второй вход логического блока предназначен для подачи сигнала, определяющего режим работы устройства. Второй выход логического блока связан с емкостным трансимпедансным усилителем для сброса интегрирующей емкости. На третий вход логического блока подается сигнал, определяющий режим работы счетчика. Третий выход логического блока связан со счетным входом N-разрядного счетчика. На четвертый вход логического блока подается сигнал на сброс счетчика. На пятый вход логического блока подаются генерированные синхроимпульсы. Преобразователь времени в напряжение выполнен с двумя входами и одним выходом. На один из входов подается сигнал от логического блока. На второй вход подается сигнал от генератора пилообразного сигнала. Выход связан с инвертирующим входом компаратора через ключ. N-разрядный счетчик выполнен с двумя входами и одним выходом. На первый его вход подается сигнал на сброс счетчика. Второй, счетный, вход связан с третьим выходом логического блока. Выход N-разрядного счетчика связан с входом M-разрядной схемы памяти. Второй и третий ее входы связаны соответственно со столбцовыми шинами считывания и записи. Выход M-разрядной схемы памяти соединен со строчной шиной выхода разрядностью N. В результате обеспечивается улучшение пространственного разрешения и снижение потребляемой мощности при работе в двух режимах - формирования тепловизионного изображения и формирования трехмерного изображения. 13 з.п. ф-лы, 11 ил.
Наверх