Преобразователь параллельного кода в последовательный

 

Изобретение относится к вычислительной технике и может быть использовано при построении преобразователей, входящих в состав аппаратуры сопряжений с двухпроводным каналом связи. Цель изобретения - расширение области применения преобразователя за счет формирования однополярных сигналов. Преобразователь содержит мультиплексор 1, первый - третий 2 - 4 триггеры, генератор 5 импульсов, счетчик 6, дешифратор 7, первый - шестой 8 - 13 элементы И, первый 14, второй 15 элементы ИЛИ, информационные входы 16, первый - третий 17 - 19 управляющие входы, первый 20, второй 21 информационные выходы, управляющий выход 22 преобразователя, третий 23 элемент ИЛИ, четвертый 24 триггер, третий информационный выход 25 преобразователя. 3 ил.

(19) (И) сООЗ сОВетсних

СОЦИАЛИСТИЧЕСНИ)(РЕСПУБЛИН

4 А2 (51)S 1? 03 М 9/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМЪ СВИДЕТЕЛЬСТВУ

C е

ГОСУААРСТВЕННЫЙ МОМИТЕТ (l0 изОБРетения)4 и ОтнРытиям

flPH ГКНТ СССР (61) 1243097 (21) 4429964/24-?4 (22) 23.05.88 (46) 23.08.90. Бюл, № 31 (72) Е.Г. Владыченский и В.Д.Гладков (53) 681.325(088.8) (56) Авторское свидетельство СССР № 1243097, кл. Н 03 М 9/00, 1986. (54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО

КОДА В ПОСЛЕДОВАТЕЛЬНЬЙ (57) Изобретение относится к вычислительной технике и может быть ис4 пользовано при построении преобразователей, входящих в состав аппаратуры сопряжений с двухпроводным кана2 лом связи. Иель изобретения — расширение области применения преобразователя за счет формирования однополярных сигналов. Преобразователь содержит мультиплексор 1, первый — третий триггеры 2-4, генератор 5 импульсов, счетчик 6, дешифратор 7, первый — шестой элементы И 8-13, первый 14, второй 15 элементы ИЛИ, информационные входы 16, первый †трет управляющие входы 17-19, первый 20, второй 21 информационные выходы, управляющий выхсд 22 преобразователя, третий элемент ИЛИ 23, четвертый триггер 24, третий информационный выход 25 преобразователя. 3 ил.!

587643

Изобретение относится к вычисли, тельной технике, может быть исполь . зовано при построении преобразователей, входят"х в состав аппаратуры 5 сопряжений с двухпроводным каналом связи, и является усовершенствованием преобразователя по авт. св.

Ф )243097, Цель изобретения — расширение об!

О ласти применения за счет формирова ния однополярных сигналов.

На фиг ° I приведена блок-схема преобразователя параллельного кода в последовательный; на фиг.2 — вре, менная диаграмма работы генератора импульсов; на фиг. 3 — временная диаграмма для выходных информационных ,сигналов преобразователя.

Преобразователь содержит мульти- 20 плексор 1, первый 2, второй 3 и тре,тий 4 триггеры, генератор 5 импульсов,,, счетчик 6, дешифратор 7, с первого по шестой элементы И 8-13, первый 14 и второй 15 элементы ИЛИ, информа- 25 ционные входы 16, первый 17, второй

18 и третий 19 управляющие входы, первый 20 и второй 21 информационные выходы, управляющий выход 22 преобразователя, третий элемент ИЛИ 23, четвертый триггер 24, третий информационный выход 25 преобразователя.

Преобразователь работает следующим образом.

В исходном положении триггеры 2-4

35 и 24 и счетчик 6 сброшены, а генератор 5 непрерывно вырабатывает импульсы. Для преобразования паралелльного кода, поступившего на входы 16, необходимо подать импульс на вход 17 преобразователя, в результате чего триггер 2, а также триггер 3 устанавливаются в единичные состояния, счетчик 6 начинает работать, при этом на выходы мультиплексора 1 передаются последовательно коды всех разрядов информационного байта, поступившего на вход 16 преобразователя. При этом код

"I" проходит через прямой выход мультиплексора 1, а код "0" — через инверсный выход мультиплексора 1. При передаче кода "1" любого разряда сначала появляется сигнал на выходе 20, а затем — на выходе 21. При передаче кода "0" сигнал сначала появляется на выходе 21, а затем — на выходе 20. 55

В момент действия импульса на вто-ром выходе генератора 5 единичный сигнал с прямого выхода мультиплексора 1 проходит через элемен . 10, тригг< р 24 и элемент 23 на информационный вых >и

Z5, а сигнал с инверсно"c выхода мультиплексора проходит через элемент

l2, элемент 23 также на третий инфор мационный выход 25. Длительность игналов на выходе ?5, соответствующих коду "1", приблизительно в 2,2 раза больше длительности сигналов, оответствующих коду "0 j фиг.3 ).

Во время передачи битов счетчик 6 переключается !1 раз, увеличивая каждый раэ значение двоичного кода на единицу. После двенадцатого переключения счетчика 6 появляется сигнал на первом инверсном выходе дешифратора 7, запрещающий передачу информации в канал связи. После тринадцатого переключения счетчика 6 информация на всех информационных выходах также отсутствует, а в момент одновременного действия импульсов на третьем и пятом выходах генератора 5 устанавливается в состояние "l" триггер 4. В дальнейшем работа преобразователя зависит от полярности входного сигнала на входе 19 преобразователя, при этом, если сигнал отрицательный, то преобразователь начинает передавать новый байт, поступившый на входы 16, а если сигнал положительный, то работа преобразователя заканчивается, так как происходит сброс триггера 2, а затем триггера 3 и счетчика 6. Вход 19 преобразователя используется для непрерывной передачи байтов, поступающих на вход 1 6. Для переключения адресов ин- формационных байтов, поступающих на вход 16, используется управляющий выход 22, сигнал на котором выбирается после передачи последнего бита информационного байта.

Формула изобретения

Преобразователь параллельного кода в последовательный по авт. св.

Р 1243097, отличающийся тем, что, с целью расширения области применения преобразователя за счет формирования однополярных сигналов, в него введены третий элемент ИЛИ и четвертый триггер, выход которого соединен с первым входом третьего элемента ИЛИ, выход которого является третьим информационным выходом преобразователя, второй вход третьего.ц:емента ИЛИ подключен го элемента И, S-вход, рой R-входы четвертого

Х-2

Cbe.2 дыло/ЯХ бил "!" бит " аут 0 бом О нищ Г цщ у"

Фиг.3

Составитель О. Неплохов

Редактор С. Пекарь Техред Л.Сердюкова Корректор Т. Малец

Заказ 2427 Тираж 657 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат Патент, r, Ужгород, ул. агарина, 1 1

tl 11 ина 101

И

$%

5-5

86iXOd 20

Выход О

ПояуфюексИУ0 )ЙУМИ едят

1587б43

6 к выходу пято- ключены соответственно к выходу тренеpBbtH H 3 < - тьего элемента И и четвертому и пятотрнг гера под- му выходам генератора импульсов.

Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей, входящих в состав блоков сопряжения цифровых устройств с каналами связи

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обмена информацией с контролем передаваемого кода

Изобретение относится к вычислительной технике и может быть использовано при построении преобразователей двоичного кода со знаком в многозначный код

Изобретение относится к вычислительной технике и может быть использовано при построении устройств, работающих в знакоразрядной системе счисления

Изобретение относится к вычислительной технике, а именно к преобразователям информации, и может найти применение в системах передачи информации последовательным кодом с последующим преобразованием его в параллельный

Изобретение относится к вычислительной технике и может быть использовано в системах сбора и обработки информации с использованием преобразования биполярного последовательного кода в униполярный параллельный код

Изобретение относится к автоматике и вычислительной технике и может быть использовано для преобразования двоичных кодов

Изобретение относится к вычислительной технике и может быть использовано для преобразования последовательного кода в параллельнопоследовательный или параллельный и наоборот

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к цифровой вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх