Адресный формирователь

 

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием. Цель изобретения - снижение энергопотребления адресного формирователя. Формирователь содержит элементы И-НЕ 1 и 2, элемент ИЛИ 3 с управляемым выходом и элементы НЕ 4. В режиме программирования дополнительного дешифратора (на управляющем входе элемента ИЛИ уровень лог."О") на соответствующий адресный вход подается повышенный уровень напряжения. Питание элемента ИЛИ также осуществляется повышенным напряжением. Логические сигналы на других адресных входах формирователя воспринимаются элементом ИЛИ как сигналы лог "О". На выходе соответствующего элемента И-НЕ формируется уровень лог."О", тогда как на всех остальных выходах - сигналы уровня лог."1". Это позволяет обеспечить разность напряжений, необходимую для пережигания плавкой перемычки дополнительного адресного дешифратора ЗУ. 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 G 11 С 8/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4602745/24-24 (22) 09.11.88 (46) 30.09.90. Бюл, N. 36 (72) С,A.Êîðoëåâ и С.А.Фастов (53) 681.327.6(088.8) (56) Патент США N 4250570. кл. 365 — 200, 1981, Авторское свидетельство СССР

N. 1399816, кл. G 11 С 11/40, 1987.

„„ДЫ „, 1596388 А1 (54) АДРЕСНЫЙ ФОРМИРОВАТЕЛЬ (57) Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием. Цель изобретения — снижение энергопотребления адресного формирователя. Формирователь содержит элементы И-Н Е 1 и 2, элемент

1596388

ИЛИ 3 с управляемым выходом и элементы

НЕ 4. В режиме программирования дополнительного дешифратора (на упрэ> ляющем входе элемента ИЛИ уровень лог. "0") на соответствующий адресный вход подается повышенный уровень напряжения, Питание элемента ИЛИ также осуществляется повышенным напряжением. Логические сигналы на других адресных входах формирователя

Изобретение относится к вычислительной технике, а именно к схемам адресации цифровых накопителей информации, и может быть применено в запоминающих устройствах с резервированием. 5

Цель изобретения — снижение энергопотребления формирователя.

На фиг. 1 приведена структурная схема адресного формирователя; на фиг. 2 — вариант электрической схемы элемента ИЛИ; на 10 фиг, 3 — схема адресного формирователя с одной из ячеек дешифратора.

Адресный формирователь содержит элементы И-НЕ 1 и 2, элемент ИЛИ 3 с управляемым выходом, элементы НЕ 4, 15

Элемент ИЛИ 3 имеет управляющий вход 5 и стабилитрон 6 и многоэмиттерный р-и-р транзистор 7.

Предлагаемое устройство предназначенодля формирования адресных сигналов на 20 входы основного дешифратора 8 и резервного дешифратора микросхемы памяти. Резервный дешифратор состоит из ячеек 9, содержащих плавкие перемычки 10, с помощью которых осуществляется програм- 25 мирование резервного дешифратора:, элемент И 11, диоды 12.

Кроме основной функции — формирования адресных сигналов на входы дешифраторов — адресный формирователь 30 формирует напряжение программирования резервного дешифратора, необходимое для пережигания перемычек 10, Формирователь работает следующим образом. 35

В режиме программирования резервного дешифратора на вход 5, являющийся входом разрешения программирования формирователя, подается уровень напряжения лог. "0", а на аноды диодов 12 про- 40 граммируемой ячейки 9 резервного дешифратора подается повышенный уровень напряжения, необходимый для пережигания перемычек 10. На шину питания элемента ИЛИ 3 также подается повышен- 45 ный уровень напряжения, допускающий открывание стабилитрона, При напряжении воспринимаются элементом ИЛИ как сигналы лог. "0". На выходе соответствующего элемента И" HE формируется уровень лог. "0", тогда как на всех остальных выходах — синалы уровня лог. "1". Это позволяет обеспечить разность напряжений, необходимую для пережигания плавкой перемычки дополнительного адресного дешифратора ЗУ, 3 ил. питания элемента ИЛИ 3, используемого в рабочем режиме, стабилитрон 6 закрыт.

В каждый момент времени может пережигаться только одна перемычка 10, так как пережигание производится большим током.

Если пережигать сразу несколько перемычек, то может перегореть шина питания микросхем, Пережигание перемычек 10 каждой ячейки 9 производится последовательно.

Для определенности рассмотрим работу устройства при пережигании перемычек 10, соответствующей разряду А. В этом случае на адресный вход Ai подается логический сигнал. соответствующий значению i-го разряда, записываемого в ячейку 9 адреса. П ричем уровень лог, "1" этого сигнала является повышенным по сравнению с уровнями "1", используемыми в рабочем режиме, На все остальные входы, кроме 1-го, подаются сигналы, инверсные сигналу на входе Аь Уровень лог, "1" на этих входах является обычным, используемым в рабочем режиме, который воспринимается элементом ИЛИ 3 как уровень лог. "0" из-за наличия стабилитрона 6, Таким образом, при записи в i-й разряд

"1" на соответствующем входе элемента

ИЛИ 3 будет "1", а на остальных входах "0".

При записи "0" íà i-м входе элемента ИЛИ

3 будет "0", а на остальных входах уровень лог. "1" рабочего режима, воспринимаемый элементом ИЛИ 3 как "0". На инверсном выходе элемента ИЛИ 3 будет сигнал Ai, а на прямом — Аь В результате на вторые входы элементов И-НЕ 1 и 2, относящихся к 1-му разряду, поступает такая же информация, которая была на их первых входах, т.е. в этом разряде адресный формирователь на своих входах пропускает информацию, поступившую на соответствующий адресный вход. На вторые входы элементов И-НЕ 1 и

2 разрядов, кроме i-го, с выходов элемента

ИЛИ 3 поступают сигналы, инверсные сигналам на их первых входах, поэтому на выходах всех этих элементов И-HE 1 и 2 устанавливается высокий уровень лог, "1".

1596388

Так как на аноды диодов 12 подан также высокий уровень, то перемычки 10, соответствующие разрядам, кроме i-го, на данном этапе программирования не пережжены. В

I-м разряде на одном из выходов формирователя установлен "0", а на другом "1" .в соответствии с сигналом на входе Аь Перемычка 10,.на которую подан "0" с выхода i-ro разряда формирователя, перегорает, а перемычка 10, на которую подана "1", остается целой, что и определяет значение i-го разряда адреса, записываемого в ячейку 9 резервного дешифратора.

В адресном формирователе повышенное напряжение питания используется только в одном элементе ИЛИ 3, а остальные элементы питаются обычным напряжением, используемым в рабочем режиме.

В рабочем режиме на вход разрешения записи адресного формирователя подается сигнал "1", закрывающий стабилитрон 6. В результате оба выхода элемента ИЛИ 3 переходят в состояние с высоким выходным сопротивлением или лог. "1". На выходы адресного формирователя по всем разрядам проходит информация с его входов.

Формула изобретения

Адресный формирователь, содержащий элементы И-НЕ первой группы, первые вхо5 ды которых являются адресными входами формирователя. элементы И-НЕ второй группы, выходы которых являются выходами формирователя, элементы НЕ, входы которых подключены к первым входам

10 соответствующих элементов И-HE первой группы, выходы элементов НЕ подключены . к первым входам соответствующих элементов И-НЕ второй группы, о т л и ч а ю щ и йс я тем, что, с целью снижения энергопот15 ребления адресного формирователя, он содержит элемент ИЛИ с управляемым выходом, информационные входы которого подключены к первым входам элементов ИНЕ первой группы, входуправления элемен20 та ИЛИ с управляемым выходам является входом разрешения программирования формирователя, прямой и инверсный выходы элемента ИЛИ с управляемым выходом подключены соответственно к вторым вхо25 дам элементов И-НЕ второй группы и к вторым входам элементов И-НЕ первой группы.

1596388

Составитель С.Шустенко

Редактор Н.Киштулинец Техред M,Moðãeíòàë Корректор M,Ñàìáîðñêàÿ

Заказ 2913 Тираж 48б Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r, Ужгород, ул.Гагарина, 101

Адресный формирователь Адресный формирователь Адресный формирователь Адресный формирователь 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на магнитных элементах

Изобретение относится к вычислительной технике и может быть использовано при пострюении многоразрядных оперативных запоминающих устройств (ОЗУ)

Изобретение относится к вычислительной технике и используется в блоках буферной памяти

Изобретение относится к полупроводниковым ЗУ и может быть использовано для создания БИС ОЗУ на биполярных транзисторах

Изобретение относится к вычислительной технике и может быть использовано для формирования токов выборки в трансформаторных дешифраторах с общей обмоткой

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств с линейной выборкой информации

Изобретение относится к вычислительной те.хнике и может быть использовано ири проектировании запоминающих устройств с резервированием

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств в качестве дешифратора адресов строк и столбцов

Изобретение относится к вычислительной технике и автоматике, а именно к быстродействующим логическим схемам, и может быть использовано в полупроводниковых запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в блоках буферной памяти для устройств приемопередачи данных по уплотненным линиям связи в устройствах автоматического установления соединения в системах автоматической коммутации, а также в качестве многоканального счетчика

Изобретение относится к вычислительной технике и может быть применено в различных типах запоминающих устройств (ОЗУ, ПЗУ, ППЗУ, РПЗУ) для построения устройств дешифрации

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на магнитных элементах

Изобретение относится к вычислительной технике и может быть использовано при построении систем памяти для ЭВМ

Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных устройств с разным быстродействием

Изобретение относится к вычислительной технике и может быть использовано в блоках буферной памяти

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам на цилиндрических магнитных пленках

Изобретение относится к полупроводниковым запоминающим устройствам для автоматического предзаряда строчной цепи
Наверх