Матричный мультиплексор-демультиплексор

 

Изобретение относится к вычислительной технике и может быть использовано в составе специализированных быстродействующих вычислительных систем обработки сигналов. Цель изобретения - сокращение линий связи за счет мультиплексированиядемультиплексирования двух параллельных процессов и расширение функциональных возможностей за счет введения аппаратуры , позволяющей осуществлять самоконтроль . При построении параллельных Изобретение относится к вычислительной технике и может быть использовано в составе специализированных быстродействующих вычислительных систем обработки сигналов. Цель изобретения - сокращение линий связи за счет мультиплексирования-демультиплексирования двух параллельных процессов и расширение функциональных возможностей за счет введения аппаратуры , позволяющей осуществлять самоконтроль . На фиг. 1 изображена функциональная схема матричного мультиплексора-демульвычислительных систем, имеющих огромное число процессорных элементов, большое значение приобретает организация физических связей между ними. Матричный мультиплексор-демультиплексор позволяет в пять раз сократить число связей между конструктивными единицами. В матричном мультиплексоре-демультиплексоре используются специальные схемные решения, позволяющие проводить самодиагностику его, что позволяет локализовать неисправность без применения специальных тестов. В матричный мультиплексор-демультиплексор, содержащий счетчик, сдвиговый регистр, триггер, введены индикатор дешифрации, блок управления сдвиговым регистром, блок управления дополнительным сдвиговым регистром, дополнительный сдвиговый регистр, индикатор триггера, блок формирования исправности мультиплексора-демультиплексора, блок управления счетчиком, дешифратор, блок асинхронной передачи, два элемента И и элемент ИЛИ с соответствующими связями. 8 з.п.ф-лы, 9 ил. типлексора; на фиг. 2 - функциональная схема индикатора дешифрации; на фиг. 3 - фун кциональная схема блока управления сдвиговым регистром: на фиг. 4 - функциональная схема блока управления счетчиком; на фиг. 5 - функциональная схема блока асинхронной передачи; на фиг. 6 - функциональная схема блока формирования исправности; на фиг. 7 - функциональная схема триггера; на фиг. 8 - функциональная схема индикатора триггера; на фиг. 9 - функциональная схема индикатора счегчика. Матричный мультиплексор-демультиплексор содержит счетчик 1, сдвиговый реЁ О ел о ел ел ю

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

s G 06 F 15/347, 15/16

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

6 ц Я(щук

Rajas ) 3 jg

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4489897/24 (22) 03.10,88 (46) 15.06.91. Бюл. N. 22 (72) А.И.Садовникова и П.А.Осетров (53) 681 325 (088 8) (56) Популярные цифровые микросхемы

В.Л.Шило. Радио и связь, 1988 (микросхема

К 155 КП1).

Паско. Схема сопряжения микропроцессора с телетайпом. — "Электроника", 1975, М 22. (54) МАТРИЧНЫЙ МУЛЬТИПЛЕКСОР-ДЕМУЛЬТИПЛ Е KCOP (57) Изобретение относится к вычислительной технике и может быть использовано в составе специализированных быстродействующих вы числ ител ьн ы х систем обработкисигналов. Цель изобретения — сокращение линий свяэи за счет мультиплексированиядемультиплексирования двух параллельных процессов и расширение функциональных возможностей за счет введения аппаратуры, позволяющей осуществлять самоконтроль. При построении параллельных

Изобретение относится к вычислительной технике и может быть использовано в составе специализированных быстродействующих вычислительных систем обработки сигналов.

Цель изобретения — сокращение линий связи за счет мультиплексирования-демультиплексирования двух параллельных процессов и расширение функциональных возможностей за счет введения аппаратуры, позволяющей осуществлять самоконтроль.

На фиг, 1 изображена функциональная схема матричного мультиплексора-демуль„„5U 1656559 А1 вычислительных систем, имеющих огромное число процессорных элементов, большое значение приобретает органиэация физических связей между ними. Матричный мультиплексор-демультиплексор позволяет в пять раэ сократить число связей между конструктивными единицами. В матричном мультиплексоре-демультиплексоре используются специальные схемные решения, позволяющие проводить самодиагностику его, что позволяет локализовать неисправность без применения специальных тестов; В матричный мультиплексор-демультиплексор, содержащий счетчик, сдвиговый регистр, триггер, введены индикатор дешифрации, блок управления сдвиговым регистром, блок управления дополнительным сдвиговым регистром, дополнительный сдвиговый регистр, индикатор триггера. блок формирования исправности мультиплексора-демультиплексора, блок управления счетчиком, дешифратор, блок асинхронной передачи, два элемента И и элемент ИЛИ с соответствующими связями. 8 3.п.ф-лы, 9 ил. () типлексора; на фиг. 2 — функциональная схема индикатора дешифрации; на фиг. 3 — функциональная схема блока управления сдвиговым регистром; на фиг. 4 — функциональная схема блока управления счетчиком; на фиг. 5 — функциональная схема блока асинхронной передачи; на фиг. 6 — функциональная схема блока формирования исправности; на фиг. 7 — функциональная схема триггера; на фиг. 8 — функциональная схема индикатора триггера; на фиг, 9 — функциональная схема индикатора счетчика.

Матричный мультиплексор-демультиплексор содержит счетчик 1, сдвиговый ре1656559 гистр 2, триггер 3, первую информационную группу 4 входов, индикатор 5 дешифрации, блок 6 управления сдвиговым регистром, блок 7 управления дополнительным сдвиговым регистром, дополнительный сдвиговый регистр 8, индикатор 9 триггера, блок 10 формирования исправности, блок 11 управления счетчиком, дешифратор 12, блок 13 асинхронной передачи, первый элемент И

14, второй элемент И 15, элемент ИЛИ 16, первый информационный выход 17, второй информационный выход 18, выход 19 "Микрокоманда выполнена", вход 20 "Микрокоманда выдана", вход 21 "Прием информации закончен", вторую группу 22 информационных входов, первый вход-выход 23 "Информация выдана один", второй вход-выход 24 "Информация принята один", третий вход-выход 25 "Информация выдана два", четвертый вход-выход 2о "И нформация принята два", группу 27 входов "Дешифрация закончена", вход 28 "Передача информации вверх налево", вход 29 "Передача информации вниз направо", вход 30

"Начальная установка", Индикатор дешифрации содержит первый элемент И 31, второй элемент И 32, первый элемент 2И-ИЛИ 33, второй элемент

2И-ИЛИ 34, третий элемент 2И-ИЛИ 35, четвертый элемент 2И-ИЛИ 36, элементы ИЛИ

37 и НЕ 38.

Блок управления сдвиговым регистром содержит индикатор 39 работы сдвигового регистра, первый элемент И. 40, второй элемент И 41, третий элемент И 42, четвертый элемент И 43, элемент ИЛИ 44 и магистральн ы и элемент 45.

Блок управления счетчиком содержит первый элемент И 46, второй элемент И 47, третий элемент И 48, четвертый элемент И

49, пятый элемент И 50, первый триггер 51, второй триггер 52., первый элемент ИЛИ 53, второй элемент ИЛИ 54, третий элемент

ИЛИ 55.

Блок асинхронной передачи содержит первый триггер 56, второй триггер 57, третий триггер 58, четвертый триггер 59, первый элемент И 60, второй элемент И 61, третий элемент И 62, четвертый элемент И

63, пятый элемент И 64, шестой элемент И

65, седьмой элемент И 66, восьмой элемент

И 67, первый элемент ИЛИ 68, второй элемент ИЛИ 69, третий элемент ИЛИ 70, четвертый элемент ИЛИ 71, первый индикатор

72 триггера, второй индикатор 73 триггера, первый магистральный элемент 74, второй магистральный элемент 75, третий магистральíblé элемент 76, четвертый магистральный Элемент 77.

Блок формирования исправности содержит первый триггер 78, второй триггер

79, третий триггер 80, индикатор 81 счетчика, первый элемент И 82, второй элемент И

5 83, третий элемент И 84, первый элемент

ИЛИ 85, второй элемент ИЛИ 86.

Триггер содержит первый элемент 3ИИЛИ 87, второй элемент ЗИ-ИЛИ 88, первый элемент 2И-ИЛИ 89, второй элемент 2И10 ИЛИ 90.

Индикатор триггера. содержит первый элемент И 91, второй элемент И 92, третий элемент И 93 и элемент 2И-ИЛИ 94.

Индикатор счетчика содержит первый

15 элемент 2И-ИЛИ 95, второй элемент 2ИИЛИ 96 и элемент И 97.

Работа матричного мультиплексора-демультиплексора инициируется блоком микропрограммного управления (МПУ)

20 системы, Перед началом работы из блока МПУ поступает сигнал на входе 30 "Начальная установка", по которому все триггеры мультиплексора-демультиплексора устанавли25 ваются в исходное состояние.

При формировании блоком МПУ микрокоманды "Передача информации вниз направо", Сопровождаемой сигналом на входе

20 "Микрокоманда выдана", в процессорных

30 элементах(ПЭ) матричного процессора происходит дешифрация микрокоманды и в61работка сигнала "Дешифрация закончена".

Группа входов с различных процессорных элементов "Дешифрация закончена" посту35 пает в разные моменты времени на индикатор 5 дешифрации, который фиксирует момент совпадения всех сигналов "Дешифрация закончена" на элементе И 31, формируя на элементах ИЛИ 37 и НЕ 38 сигнал

40 "Дешифрация закончена", по которому срабатывает элемент И 15, разрешая прием параллельной информации на сдвиговый регистр 2, После приема информации на все разряды сдвигового регистра срабатывает

45 индикатор 39 работы сдвигового регистра, устанавливая через элементы И 15 и ИЛИ 16 триггер 3 в состояние "1".

В блоке 13 асинхронной передачи срабатывает элемент И 63, устанавливая триг50 гер 58 в состояние "1" и формируя через магистральный элемент 77 сигнал "Информация выдана два". Одновременно с этим блок 7 управления дополнительным сдвиговым регистром обеспечивает прием инфор55 мации по сигналу "Информация выдана один", поступающему на дополнительный регистр сдвига, затем в блоке 7 управления дополнительным регистром сдвига срабатывает индикатор 39 работы сдвигового регистра, формируя сигнал "Прием, сдвиг

1656559

10

20

30

55 выполнен", по которому в блоке 13 асинхронной передачи срабатывает элемент И

65. устанавливая в состояние "1" триггер 56 и формируя на магистральном элементе 75 сигнал "Информация принята один".

По сигналу "Информация принята с перйого триггера" в блоке управления счетчиком срабатывают элементы И 48, ИЛИ 55, устанавливая триггер 52 в состояние "1" и определяя тем самым завершение приема информации.

По сигналу "Информация выдана два" вырабатывается сигнал "Информация принята два", по которому срабатывают элементы И 61 и ИЛИ 70, устанавливая триггер

58 в состояние "0", Одновременно в блоке

11 управления счетчиком срабатывают элементы И 50, ИЛИ 54, устанавливая в состояние "1" триггер 51 и определяя тем самым завершение передачи информации, затем срабатывает элемент И 46, вырабатывая сигнал "Счетчик", по которому состояние счетчика 1 увеличивается на "1". После того, как счетчик изменит свое состояние, срабатывает индикатор 81 счетчика, фиксируя окончание изменения состояния счетчика 1 и устанавливая в состояние."1" триггер 79, формирующий на элементе И 84 строб на дешифратор 12. Затем производится анализ состояния счетчика 1. Если состояние счетчика 1 не равно числу мультиплексируемых-демультиплексируемых разрядов, то после прихода сигнала "Информация принята" срабатывают элементы И 42 и ИЛИ 44, разрешая сдвиг информации дополнительному сдвиговому регистру 8 и сдвиговому регистру 2, после чего обмен информации выполняется аналогично описанному до тех пор, пока состояние счетчика 1 не станет равным числу мультиплексируемых-демультиплексируемых разрядов.

После того, как состояние счетчика 1 станет равным числу мультиплексируемыхдемультиплексируемых разрядов, информация с дополнительного регистра сдвига будет принята в ПЭ, затем в блоке формирования исправности вырабатывается сигнал "Микрокоманда выполнена", по которому блок микропрограммного управления может приступить к формированию новой микрокоманды.

При формировании блоком МПУ микрокоманды "Передача информации вверх налево", сопровождаемой сигналом на входе

20 "Микрокоманда выдана", в ПЭ матричного процессора происходит дешифрация микрокоманды и выработка сигнала "Дешифрация закончена". Группа входов с различных ПЭ "Дешифрация закончена" поступает в разные моменты времени на индикатор 5 дешифрации, который фиксирует момент совпадения всех сигналов "Дешифрация закончена" на элементе И 31, формируя на элементах ИЛИ 37, НЕ 38 сигнал "Дешифрация закончена". по которому срабатывает элемент И 14, разрешая прием параллельной информации на дополнительный регистр 8. После приема информации на все разряды сдвигового регистра срабатывает индикатор 39 работы сдвигового регистра, устанавливая через элементы И 14 и

ИЛИ 16 триггер 3 в состояние "1".

В блоке 13 асинхронной передачи срабатывает элемент И 67, устанавливая триггер 59 в состояние "1" и формируя через магистральный элемент 74 сигнал "Информация выдана один". Одновременно с этим блок 7 управления сдвиговым регистром обеспечивает прием информации по сигналу "Информация выдана два", поступающему на регистр сдвига, затем в блоке 6 управления сдвиговым регистром срабатывает индикатор 39 работы сдвигового регистра, формируя сигнал "Прием, сдвиг выполнен", по которому в блоке 13 асинхронной передачи срабатывает элемент И 62, устанавливая в состояние "1" триггер 57 и формируя на магистральном элементе 76 сигнал "Информация принята два".

По сигналу "Информация принята с второго триггера" в блоке управления счетчиком срабатывают элементы И 47, ИЛИ 55, устанавливая триггер 51 в состояние "1" и определяя тем самым завершение приема информации.

По сигналу "Информация выдана один" вырабатывается сигнал "Информация принята один", по которому срабатывают элементы И 60 и ИЛИ 69, устанавливая триггер

59 в состояние "0". Одновременно в блоке

11 управления счетчиком срабатывают элементы И 47 и ИЛИ 54, устанавливая в состояние "1" триггер 51, определяя тем самым завершение приема информации, затем срабатывает элемент И 46, вырабатывая сигнал "Счетчик", по которому состояние счетчика 1 увеличивается на "1".

Анализ состояния счетчика 1 и дальнейшая работа выполняются аналогично описанному, Формула изобретения

1. Матричный мультиплексор-демультиплексор, содержащий счетчик, сдвиговый регистр, триггер, выход которого соединен с входом сдвигового регистра, группа информационных входов которого соединена с первой информационной группой входов мультиплексора-демультиплексора, о тл и ча ю шийся тем, что, с целью сокращения линий связи за счет мульгиплексирования1656559, 10

55 демультиплексирования двух параллельных процессов и расширения функциональных возможностей за счет введения аппаратуры, позволяющей осуществлять самоконтроль, в него дополнительно введены индикатор дешифрации, блок управления сдвиговым регистром, блок управления дополнительным сдвиговым регистром, дополнительный сдвиговый регистр, индикатор триггера, блок формирования иси равности мультиплексора-демультиплексора, блок управления счетчиком, дешифратор, блок асинхронной передачи, два элемента И и элемент ИЛИ, выход которого соединен с входом индикатора триггера и счетным входом триггера, выход которого соединен с первыми входами блока управления сдвиговым регистром, блока управления счетчиком, блока управления дополнительным сдвиговым ре истром, дополнительного сдвигового регистра, блока асинхронной передачи, выход которого соединен со вторыми входами блока управления счетчиком и блока управления сдвиговым регистром, группа управляющих выходов которого соединена с группой управляющих входов сдвигового регистра, группа выходов которого соединена с группой входов блока управления сдвиговым регистром, первый выход которого является первым информационным выходом мультиплексора-демультиплексора, второй информационный выход которого соединен с первым выходом блока управления дополнительным сдвиговым регистром, второй выход которого соединен с первым инверсным входом первого злемента И, вторым входом блока асинхронной передачи и первым входом блока формирования исправности мультиплексора-демультиплексора, первый выход которого соединен с вь.ходом

"Микрокоманда выполнена" мультиплексора-демультиплексора, вход Микрокоманда выдана" которого соединен с вторым входом блока формирования исправности мультиплексора-демультиплексора, второй выход которого соединен с входом дешифратора, группа выходов которого соединена с первой группой входов блока формирования исправности мультиплексора-демультиплексора, вторая группа входов которого соединена с первой группой выходов счетчика, вторая группа выходов которого соединна с дешифрэтором, вход "Прием информации закончен" мультиплексора-демультиплексора соединен с третьим входом блока формирования исправности мультиплексора-демультиплексора, третий выход которого соединен с третьими входами блока управления счетчиком и блока асинхронной передачи, второй выход которого соединен с вторым входом блока управления дополнительным регистром сдвига и четвертым входом блока управления счетчиком, выход которого соединен с входом счетчика, вторая группа информационных входов мультиплексора-демультиплексора соединена с группой информационных sxoдов дополнительного сдвигового регистра, группа выходов которого соединена с первой группой входов блока управления дополнительным сдвиговым регистром, группа выходов которого соединена с группой управляющих входов дополнительного сдвигового регистра, выход которого соединен с третьим входом блока управления дополнительного сдвигового регистра, четвертый вход которого соединен с выходом первого элемента И и первым входом элемента ИЛИ, второй вход которого соединен с выходом второго элемента И и третьим входом блока управления сдвиговым регистром, четвертый вход которого соединен с выходом сдвигового регистра, первый входвыход "Информация выдана один" мультиплексора-демультиплексора соединен с первым входом-выходом блока асинхронной передачи и пятым входом блока управления регистром сдвига, шестой вход которого соединен с вторым входом-выходом блока асинхронной передачи, с пятым входом блока управления счетчиком и является вторым входом-выходом "Информация принята один" мультиплексора-демультиплексора, третий вход-выход "Информация выдана два" которого соединен с третьим входом-выходом блока асинхронной передачи и с пятым входом блока управления дополнительного сдвигового регистра, шестой вход которого соединен с четвертым входом-выходом блока асинхронной передачи и является четвертым входом-выходом

"Информация принята два" мультиплексора-демультиплексорэ. группа входов "Дешифрация закончена" которого соединена с группой входов индикатора дешифрации, выход которого соединен с первыми входами первого и второго элементов И. второй вход которого соединен с седьмыми входами блока управления сдвиговым регистром и блока. управления дополнительным сдвиговым регистром, с четвертым входом блока асинхронной передачи и шестым входом блока управления счетчиком и является входом "Передача информации вверх налево" мультиплексора-демультиплексора, вход

"Передача информации вниз направо" которого соединен с восьмыми входами блока управления сдвиговым регистром и блока управления дополнительным сдвиговым ре165Г)559

5

10 выходов регистра, установочный R-вход ко- 15 торого соединен с четвертым выходом бло45 третий вход которой соединен с вторым вхо- 50

55 гистром, с вторым входом второго элемента

И, пятым входом блока асинхронной передачи и седьмым входом блока управления счетчиком, восьмой вход которого соединен с четвертым входом-выходом блока асинхронной передачи, шестой вход которого соединен с четвертым входом блока формирования исправности, с выходом блока управления сдвиговым регистром и первым инверсным входом второго элемента И, второй инверсный вход которого соединен с вторым инверсным входом первого элемента и выходом индикатора триггера, группа входов которого соединена с группой ка формирования исправности, пятый вход которого соединен с девятым входом блока управления счетчиком, седьмым входом блока асинхронной передачи и входом "Начальная установка" мультиплексора-демультиплексора. причем информационный вход триггера соединен с шиной "Питание".

2. Мультиплексор-демул ьтиплексор по и, 1, отличающийся тем, что индикатор дешифрации содержит два элемента И, четыре элемента 2И-ИЛИ, элементы ИЛИ и

НЕ, выход элемента HE является выходом

"Дешифрация закончена" индикатора, первый вход группы входов "Дешифрация закончена", которого соединен с первыми входами первого элемента И и первого И первого элемента 2 И-ИЛИ, выход которого соединен с первым выходом элемента ИЛИ, .выход которого соединен с входом элемента

НЕ и с первым входом второго элемента И, выход которого соединен с вторым входом первого И первого элемента 2И-ИЛИ, с первыми входами второго И первого элемента

2И-ИЛИ, первого и второго И второго элемента 2И-.ИЛИ, первого и второго И третьего элемента 2И-ИЛИ, первого и второго И .четвертого элемента 2И-ИЛИ, выход которого соединен с вторым входом элемента

ИЛИ, третий вход которого соединен с выходом первого элемента И, второй вход ко-. горого соединен с вторым входом второго И первого элемента 2И-ИЛИ и вторым входом группы входов "Дешифрация закончена", дом первого И второго элемента 2И-ИЛИ и третьим входом первого элемента И, четвертый вход которого соединен с вторым входом второго И второго элемента 2И-ИЛИ и четвертым входом группы входов "Дешифрация закончена", пятый вход которой соединен с вторым входом первого И третьего элемента 2И-ИЛИ и пятым входом первого элемента И, шестой вход которого соединен с вторым входом второго И третьего элемен20

40 та 2И-ИЛИ и шестым входом группы входов

"Дешифрация закончена", седьмой вход которой соединен с вторым входом первого И четвертого элемента 2И.-ИЛИ и седьмым входом первого элемента И, восьмой вход которого соединен с вторым входом второго

И четвертого элемента 2И-ИЛИ и восьмым входом группы входов "Дешифрация закончена", вход "Начальная установка" соединен с вторым входом второго элемента И, выход второго элемента 2И-ИЛИ соединен с четвертым входом элемента ИЛИ, пятый вход которого соединен с выходом третьего элемента 2И-ИЛИ.

3. Мультиплексор-демультиплексор по и.1.отличающийся тем, чтоблок управления сдвиговым регистром и блок управления дополнительным сдвиговым регистром содержат индикатор работы сдвигового регистра, четыре элемента И, один элемент ИЛИ и магистральный элемент, Вход Выход KoTQpof 0 является инфор мационным входом-выходом блока и соединен с первым входом первого элемента И, выход которого является четвертым выходом "Последовательный режим" блока, первый выход "Сдвиг выполнен" которого соединен с выходом индикатора работы сдвигового регистра, группа входов которого соединена с группой управляющих Входов, второй выход "Параллельный режим" которого соединен с Выходом второго элемента И, инверсный вход которого соединен с первым входом третьего элемента и первым входом "Последовательный режим" блока, третий выход "Разрешение сдвига" соединен с выходом элемента ИЛИ, первый вход которого соединен с выходом третьего элемента И. второй вход которого является шестым Входом "Информация принята" блока, второй вход "Информация принята с триггера" которого соединен с первым входом четвертого элемента И, выход которого соединен с вторым входом элемента И, третий вход которого является третьим входом

"Передача последовательной информации" блока, четвертый информационный вход которого соединен с первым входом магистрального элемента, второй вход которого соединен с третьим входом третьего элемента И и входом второго элемента И и является восьмым входом "Передача информации вниз направо" блока, пятый вход "Информация выдана" которого соединен с вторым входом четвертого элемента И, третий вход которого соединен с вторым входом первого элемента И и является седьмым входом "Передача информации вверх налево", 1656559

4. Мультиплексор-демультиплексор по и. 1, отличающийся тем, что блок управления счетчиком содержит пять элементов И, два триггера, три элемента ИЛИ, выход первого триггера соединен с: —.эрвым входом первого элемента И, выход которого соединен с выходом "Счетчик" блока, первый вход "Последовательный режим" которого соединен с вторым входом первого элемента И, третий вход которого соединен с первым входом первого элемента ИЛИ и является третьим входом "Индикация счетчика", второй вход "Информация принята с второго триггера" соединен с первым входом второго элемента И, выход которого соединен с первым входом второ о элемента ИЛИ, выход которого соединен с импульсным входом первого триггера, установочный R-вход котор=;.: соединен с установочным R-входом второго триггера и выходом первого элемента ИЛИ, второй вход которого является девятым входом

"Начальная установка" блока, четвертый вход "Информация принята с первого триггера" соединен с первым входом третьего элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, выход которого соединен с импульсным входом второго триггера, выход которого соединен с четвертым входом первого элемента И, а информационный вход соединен с информационным входом первого триггера и с шиной "Питание", пятый вход "Информация принята один" блока управления счетчиком соединен с первым входом четвертого элемента И, выход которого соединен с вторым входом третьего элемента ИЛИ, шестой вход "Передача информации вверх налево" блока соединен с вторыми входами второго элемента И и четвертого элемента И, седьмой вход "Передача информации вниз направо" соединен с вторым входом третьего элемента И и первым входом пятого элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, восьмой вход "Информация принята два" блока соединен с вторым входом пятого элемента И, 5, Мультиплексзр-демультиплексор по и. 1, отличающийся тем, что блок асинхронной передачи содержит четыре триггера, восемь элементов И, четыре элемента ИЛИ, два индикатора триггера, четыре магистральных элемента, первый магистральный элемент соединен с первым входом-выходом "Информация выдана один" блока, второй вход-выход "Информация принята один" которого соединен с первым входом первого элемента И и с вход м-выходом второго магистрального ,элемента, первый вход которого соединен с

55 выходом первого триггера и является вторым выходом "Информация принята с первого триггера", первый выход "Информация принята с второго триггера" которого соединен с первым входом третьего магистрального элемента и выходом второго триггера, импульсный вход которого соединен с выходом третьего элемента И, первый вход которого соединен с первым входом четвертого элемента И и является шестым входом

"Сдвиг выполнен два" блока, третий входвыход "Информация выдана два" которого соединен с входом-выходом четвертого магистрального элемента, первый вход которого соединен с вторыми входами второго магистрального элемента и второго элемента И, с первыми входами пятого и шестого элементов И и является пятым входом Передача информации вниз направо" блока четвертый вход-выход "Информация принята два" которого соединен с первым входом второго элемента И и с входом-выхода.. третьего магистрального элемента, второй вход которого соединен с первыми входами первого магистрального элемента и седьмого элемента И, с вторыми входами первого и третьего элементов И и является четвертым входом "Передача информации вверх налево" блока, первый вход "Последовательный режим" которого соединен с первым входом восьмого элемента И, с вторым входом четвертого элемента И, выход которого соединен с импульсным входом третьего триггера, выход которого соединен с вторым входом четвертого магистрального элемента, второй вход "Сдвиг выполнен один" блока соединен с вторыми входами восьмого и шестого элементов И, выход которого соединен с импульсным входом первого триггера, установочный R-вход которого соединен с выходом первого элемента ИЛИ, первый выход которого соединен с первыми входами второго, третьего и четвертого элементов ИЛИ, выход которого соединен с установочным R-входом второго триггера, информационный вход которого соединен с информационными входами первого, третьего и четвертого триггеров и с шиной "Питание", третий вход "Индикация счетчика" блока соединен с инверсным входом пятого элемента И и вторым входом седьмого элемента И, выход которого соединен с вторым входом четвертого элемента

ИЛИ, причем выход восьмого элемента И соединен с импульным входом четвертого триггера, выход которого соединен с вторым входом первого магистрального элемента, установочный R-вход четвертого триггера соединен с выходом второго элемента ИЛИ, второй вход которого соединен

13

1556559

45

55 с выходом первого элемента И, группа выходов четвертого триггера соединена с группой входов первого индикатора триггера, выход которого соединен с третьим входом восьмого элемента И, группа выходов третьего триггера соединена с группой входов второго индикатора триггера, выход которого соединен с третьим входом четвертого элемента И, установочный R-вход третьего триггера соЕдинен с выходом третьего элемента ИЛИ, второй вход которого соединен с =-ыходом второго элемента И.

6. Мультиплексор-демультиплексор по и. 1. с т л и ч а ю шийся тем, что блок формирования исправности содержит три тр:".г - ;.р-"., индикатор счетчика, три элемента

И и два зле::.Hòà ИЛИ, четвертый выход

"Передача за,;ончена блока соединен с выходом fiF.,>âî à эл-..маята И и первым входом втс;:с! с элемента И, выход которого соединен с уст-.нсвсчным S- xopcv первого триггера, выход которого является первым вы,:,.1см "Микрокоманда выполнена" блока, второй выход которого "Строб дешифратора" является выходом третьего элемента

И, первый вход которого является третьим выходом "Индикация счетчика" блока и соединен с установсчнь,м 5-входом второго триггера и с выходом индикатора счетчика, группа входов которого является второй груг1 пой входов блока, первый вход "Первый импульс". из группы входов с дешифратора соединен с у-.тановсчным S-входом третьего триггера, выход которого соединен с первым вхсдом первого элемента И, второй вхоц ко-орого является вторым входом Седьмой импульс" из группы входов с дешифратора, третий вход "Сброс строба дешифратора" которой соединен с первым входом первого элемента ИЛИ, выход которого соединен с установочным R-входом второго триггера, выход которого соединен с вторым входом третьего элемента И, первый вход "Сдвиг выполнен два" блока соединен с вторым входом второго элемента И, третий вход которого является четвертым входом "Сдвиг выполнен один" блока формирования исправности, второй вход "Микрокоманда выдана" которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с установочным Rвходом первого триггера, третий вход

"Прием информации закончен" блока соединен с установочным R-входом третьего триггера и с вторым входом первого элемента ИЛИ, третий вход которого соединен с вторым входом второго элемента ИЛИ и является пятым входом "Начальная установка" блока.

7, Мультиплексор-демультиплексор по и. 1, отличающийся тем, что триггер содержит два элемента ЗИ-ИЛИ и два элемента 2И-ИЛИ, выход первого элемента ЗИИЛИ является прямым выходом основного триггера и соединен с первыми входами первого и второго И первого элемента 2ИИЛИ, выход которого является инверсным выходом основного триггера и соединен с первыми входами второго и третьего И первого элемента ЗИ-ИЛИ, второй вход третьего И которого соединен с выходом второго элемента 2И-ИЛИ, с входом первого И второго элемента ЗИ-ИЛИ и является инверсным выходом вспомогательного триггера, прямой выход которого соединен с выходом второго элемента ЗИ-ИЛИ, с вторым входом первого И первого элемента 2И-ИЛИ и с входом второго И второго элемента 2ИИЛИ, первый вход первого И которого соединен с вторыми входами вторых И первого элемента 2И-ИЛИ и первого элемента ЗИИЛИ, является импульсным входом триггера и соединен с первым входом второго И второго элемента ЗИ-ИЛИ, второй вход которого соединен с инверсным информационным входом триггера, прямой информационный вход которого соединен с вторым входом второго элемента 2И-ИЛИ, установочный R-вход триггера соединен с входами первого И и третьего И первого и второго элементов ЗИ-ИЛИ..

B. Мультиплексор-демультиплексор по и. 1, отличающийся тем, что индикатор триггера содержит три элемента И и один элемент 2И-ИЛИ, выход которого ссединен с первым входом первого элемента И, выход которого является выходом "Идикатор триггера" индикатора, импульсный вход которого соединен с первыми входами второго и третьего.элементов И, выход которого соединен с вторым входом первого элемента И, третий вход которого соединен с выходом второго элемента И, второй вход которого соединен с первым входом первого И элемента 2И-ИЛИ и является входам "Инверсный выход вспомогательного триггера", прямой выход которого соединен с первым входом второго И элемента 2И-ИЛИ и с вторым входом третьего элемента И, третий вход которого соединен с шиной "Питание", вторые входы первого и второго И элемента

2И-ИЛИ соединены с входами "Прямой и инверсный выходы основного триггера".

9. Мультиплексор-демультиплексор по и. 6, отличающийся тем, что индикатор счетчика содержит два элемента 2И-ИЛИ и один элемент И, выход которого является выходом "Индикация счетчика" индикатора, вход "Прямой выход основного первого

1656559

16 триггера" из группы входов "Счетчик" соединен с первым входом первого И первого элемента 2И-ИЛИ, выход которого соединен с первым входом элемента И, второй вход которого является выходом второго элемента 2И-ИЛИ, первые входы первого и второго И которого соединены с входами

"Прямой и инверсный выходы третьего вспомогательного триггера" группы входов

"Счетчик" соответственно, входы "Прямой и инверсный выходы третьего основного триггера" которой соединены с вторыми входами второго и первого И второго элемента 2И-ИЛИ соо1ветственна, вход "Инверсный выход первого вспомогательного триггера" группы входов "Счетчик" соеди5 .нен с вторым входом первого И первого элемента 2И-ИЛИ, первый вход второго И которого соединен с выходом "Прямой выход второго основного триггера" группы входов "Счетчик", вход "Инверсный выход

10 второго вспомогательного триггера" которой соединен с вторым входом первого элемента 2И-ИЛИ.

1656559

Ич

ЯЧ,2б

С8

РР сд8

1656559

ТгПр

CPA и" инд. E

1656559

Фиг. 7

1656559

Составитель B. Куленками

Редактор Т. Клюкина Техред M,Ìîðãåíòàë Корректор Т. Палий

Заказ 2309 Тираж 421 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 101

Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор Матричный мультиплексор-демультиплексор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для анализа стационарных эргодических процессов , в частности при определении глубины связанности процессов

Изобретение относится к контрольноизмерительной технике и может быть использовано при создании технических средств контроля сложных объектов

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам для обработки цифровых данных, и может быть использовано в системах экстремальною регулирования а также для цифровой фильтрации помех Анализатор содержит ключ 1

Изобретение относится к вычислительной технике и может быть использовано при статистической обработке данных, например для обработки изображений

Изобретение относится к вычислительной технике и может быть использовано при статистической обработке данных, например для обработки изображений

Изобретение относится к вычислительной технике и может быть использовано в амплитудных анализаторах например в ядерных спектрометрических исследованиях на автоматических необслуживаемых измерительных комплексах, к которым предъявляются требования высокой надежности

Изобретение относится к цифровой вычислительной технике и может быть использовано для решения одномерных задач математической физики Цель изобретения - повышение точности решения

Изобретение относится к специализированным цифровым вычислительным устройствам и может использоваться в декодирующих устройствах двоичных кодов, проверочные матрицы которых содержат элементы конечных полей GF(2m)

Изобретение относится к вычислительной технике и предназначено для построения коммутационных систем и многопроцессорных вычислительных систем с распределенным управлением

Изобретение относится к вычислительной технике и позволяет повысить производительность за счет разгрузки системной шины при работе со спусковыми функциями.Многопроцессорная система содержит п процессоров 1, п блоков 2 системных операций,п блоков 3 запуска, блок 4 общей памяти, арбитр 5 системной магистрали, 8- разрядный информационный вход-выход 6 устройства, 16-разрядный адресный вход-выход 7, вход-выход 8 Чтениезапись, вход-выход 9 Обращение к памяти, выход Обращение к внешнему устройству, первый и второй синхронизирующие входы 11, 12, вход-выход 13 захвата магистрали, вход-выход 14 готовности

Изобретение относится к вычислительной технике

Изобретение относится к цифровым системам связи, в частности к локальным сетям передачи данных, и может быть использовано для обмена данными в локальных информационновычислительных и управляющих сетях

Изобретение относится к вычислительной технике связи и может быть использовано при разработке и конструировании коммутационных систем

Изобретение относится к вычислительной технике и может быть использовано при формировании архитектуры кольцевой локальной сети ЭВМ, Цель изобретения - повышение скорости и надежности передачи информации в кольцевой локальной сети

Изобретение относится к вычислительной технике и может быть использовано для децентрализованного управления передачей информации между компонентами вычислительной системы

Изобретение относится к вычислительной технике и является усовершенствованием изобретения по авт

Изобретение относится к вычислительной технике и может быть использовано для создания многомашинных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине
Наверх