Устройство для преобразования последовательного кода в параллельный

 

Изобретение относится к вычислительной технике и может найти применение в системах передачи информации. Изобретение обеспечивает возможность преобразования последовательных кодов переменной длины, что расширяет область применения устройства. Устройство содержит элемент И 1, регистр сдвига 2, генератор тактовых импульсов 3, дешифратор 4, элемент НЕ 5. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5!)5 Н 03 M 9/00

ГОСУДАРСТВЕННЫИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР ) (! г

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1С 4

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4729926/24 (22) 03.07.89 (46) 15.04.92. Бюл. Иг 14 (72) Д.И.Злобин и А.И.Петренко (53) 681.325 (088.8) (56) Авторское свидетельство СССР

М 1305875, кл. H 03 M 9/00, 1985.

Авторское свидетельство СССР

N 1343554, кл. Н 03 M 9/00, 1987. (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ

Изобретение относится к вычислитель.ной технике и может найти применение в системах передачи информации.

Целью изобретения является расширение области применения устройства за счет обеспечения возможности преобразования кодов переменной длины.

На чертеже представлена функциональная схема устройства.

Устройство содержит элемент И 1, регистр 2 сдвига, генератор 3 тактовых импульсов, дешифратор 4 и элемент НЕ 5.

На чертеже позициями 6, 7, 8 обозначены соответственно информационный вход, вход стробирования и входы управления, позицией 9 обозначен выход сигнала ошибки.

Дешифратор 4 является двоичным дешифратором.

Устройство для преобразования последовательного кода в параллельный работает следующим образом, На входы 8 задания длины кодовой последовательности йодает„„ Ы„„1727200 А1 (57) Изобретение относитс к вычислительной технике и может найти применение в системах передачи информации. Изобретение обеспечивает возможность преобразования последовательных кодов переменной длины, что расширяет область применения устройства. Устройство содержит элемент И

1, регистр сдвига 2, генератор тактовых импульсов 3, дешифратор 4, элемент НЕ 5, 1 ил. ся параллельный код длины кодовой последовательности. При этом, с поступлением С импульса на стробирующий вход 7 устройства на i-м выходе дешифратора 4 появляется единичный уровень, а на всех других выходах — нулевой. Дешифратор 4 двоичного кода дешифрирует поступающий на его входы двоичный код в позиционный (унитарный) код, причем выход старшего разряда. дешифратора 4 соединен со входом 4 младшего разряда параллельной записи ре- ) гистра 2 сдвига, выход младшего разряда — {„) со входом старшего разряда, остальные вы- ( ходы дешифратора 4 соединены соответственно с остальными входами параллельной записи регистра 2 сдвига. евапЭ

Максимальная длина кодовой последовательности и определяется количеством информационных разрядов регистра 2 сдвига. При поступлении импульса на стробирующий вход 7 устройства регистр 2 сдвига переводится в режим параллельной записи и в его i-й разряд записывается "I ", а во все

1727200 д

Составитель Б.Ходов

Редактор В.Фельдман Техред М.Моргентал Корректор И. Муска

Заказ 1283 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 остальные (в том числе дополнительные) разряды — "0". Установка (и+2)-го разряда в

"0" обеспечивает через элемент НЕ 5 поступление "1" на второй вход элемента И 1, разрешая прохождение через него кодовой комбинации на вход регистра 2 сдвига и вход генератора 3 тактовых импульсов. По мере поступления кодовой комбинации на информационный вход 6 устройства регистр 2 сдвига осуществляет прием поступающей информации. В случае приема ожидаемых m разрядов кодовой последовательности без сбоя в(п+1)м и (n+2)-м разрядах регистра 2 сдвига окажется записанным код "10". Появление указанной комбинации свидетельствует об окончании преобразования последовательного кода длиной m в параллельный и сопровождается выдачей сигнала "Конец кодовой .комбинации" с (и+1)-ro. разряда регистра 2 сдвига, Если в процессе сдвига "1", предварительно записанной в i-й разряд регистра 2 сдвига, в последнем происходит сбой, комбинация "10" в (и+1)-м и (и+2)-м дополнительных разрядах появляется преждевременно и формирует ложный сигнал "Конец кодовой комбинации". При этом кодовая последовательность продолжает поступать на информационный вход 6 устройства, генератор 3 тактовых импульсов продолжает вырабатывать тактовые импульсы, которые осуществляют сдвиг информации в регистре 2 сдвига, и "1" появляется в (n+2)-м разряде регистра 2 сдвига, что является сигналом "Брак" на выходе 9 устройства. Одновременно эта же "1" поступает на вход элемента Н Е 5, где инвентируется, и "0" с выхода элемента НЕ 5 поступает на второй вход элемента И 1, запрещая прохождение через него кодовой последовательности.

5 Таким образом, предлагаемое устройство позволяет задавать длину преобразуемой кодовой последовательности в соответствии с сигналами от внешнего устройства.

10 Формула изобретения

Устройство для преобразования последовательного кода в параллельный, содержащее элемент И., выход которого соединен

15 непосредственно со входом последовательной записи регистра сдвига и через генератор тактовых импульсов с тактовым входом регистра сдвига, вход управления которого является входом стробирования устройст20 ва, первый вход элемента И является информационным входом устройства, о т л и ч а ющ е е с я тем, что, с целью расширения области применения устройства за счет обеспечения возможности преобразования

25 кодов переменной длины, в устройство введены дешифратор и элемент НЕ, выход которого соединен со вторым входом элемента И, выходы дешифратора соединены с соответствующими входами параллель30 ной записи регистра сдвига, выход старшего разряда которого соединен со входом элемента НЕ и является выходом сигнала ошибки устройства. синхровход де35 шифратора объединен со входом управления регистра сдвига, информационные входы дешифратора являются входами управления устройства.

Устройство для преобразования последовательного кода в параллельный Устройство для преобразования последовательного кода в параллельный 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации, использующих для обмена биполярный код

Изобретение относится к вычислительной технике и может найти применение в системах передачи данных по цифровым каналам, например для решения задач коммивояжера

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах передачи данных для преобразования параллельного кода в последовательный

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей с заданием определенной циклограммы последовательных кодов с многократным повторением как части, так и целого кода

Изобретение относится к вычислительной технике и может найти применение в системах передачи информации

Изобретение относится к вычислительной технике и может быть использовано при построении преобразователей , входящих в состав блоков сопря7Р0JS0 жения цифровых устройств с каналами связи

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей , входящих в состав блоков сопряжения каналов связи с цифровыми устройствами

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах телеуправления и передачи цифровой информации, иелью изобретения является повышение достоверности дешифратора

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх