Мультиплексор

 

Изобретение относится к импульсной технике и может быть использовано в устройствах передачи цифровой информации. Устройство содержит четыре элемента НЕ 1.1 - 1.4, два элемента ИЛИ 6, 7. четыре элемента и 3, 4, 5.1, 5.2, четыре шины 10.1 - 10.4 управления, четыре входные шины 9.1 - 9.4, выходную шину 8 и четыре элемента И-НЕ 2.1 - 2.4. В предлагаемом устройстве обеспечен режим приоритетного переключения каналов передачи информации. 1 табл., 1 ил.

СОЮЗ СОВЕТСКИХ

COl ИЛЛ И СТИЧ Е С КИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР .

ОПИСАНИЕ ИЗОБPETEНИЯ

К ABTOPCKOMY CBNQETEJlbCTBY (21) 4810686/21 (22) 05,04.90 (46) 07,05.92. Бюл. N 17 (71) Научно-исследовательский институт приборостроения (72) А. К. Новиков и Л. В. Моисеенко(53) 621.374.32(088.8) (56) Автоф:кое свидетельство СССР ¹ 1179893, кл. Н 03 К 19/094., 1984";

Потемкин И, С. Функциональные узлы на потенциальных элементах. — М.: Энергия,"

1976 (Библ. по автоматике, вып, 555, с, 47. рис. 37), „„ЯЦ „„1732461 А1 (54) МУЛЬТИПЛЕКСОР (57) Изобретение относится к импульсной технике и может быть использовано в устройствах передачи цифровой информации, Устройство содержит четыре элемента НЕ

1.1 — 1,4, два элемента ИЛИ 6, 7, четыре элемента и 3, 4, 5,1, 5.2, четыре шины 10.1—

t0 4 управления, четыре входные шины 9.1 — 9.4, выходную шину 8 и четыре элемента

И-НЕ 2.1 — 2.4, В предлагаемом устройстве обеспечен режим приоритетного переключения каналов передачи информации. 1 табл., 1 ил.

1732461

Изобретение относится к импульсной технике и может быть использовано в устройстве передачи цифровой информации, Целью изобретения является расширение функциональных возможностей.

Поставленная цель достигается путем введения новых конструктивных признаков, обеспечивающих режим приоритетного управления мультиплексором.

На чертеже изображена схема мультиплексора.

Мультиплексор содержит элементы НЕ

1.1 — 1.4, двухвходовые элементы И вЂ” НЕ 2.12.4, элементь1 И 3, 4, 5.1 и 5.2, элемент ИЛИ

6, многовходовый элемент ИЛИ 7; выходную шину 8, входные шины 9.1 — 9.4 и шины

10.1 — 10.4 управления.

Выход элемента ИЛИ 7 соединен с выходной шиной 8. входные шины 9,1 — 9.4 соединены с первыми входами соответственно элементов И-HE 2.1-2.4, выходы которых соединены с инверсными входами элемента

ИЛИ 7, шины 10.1-10.4 управления соединены соответственно с входами элементов

НЕ 1,1-1.4, выход элемента XE 1.1 соединен с первыми входами элементов И 3, 4, 5,1 и

5.2, выход элемента НЕ 1.2 соединен с вторыми входами элементов И 4, 5,1 и 5.2, выход элемента НЕ 1.3 соединен с третьими входами элементов И 5.1 и 5.2, выход элеменнта Н Е 1 .4 соединен с четвертым входом элемента И 5.2, шины 10.2 — 10,4 управления соединены соответственно с дополнитель ными входами элементов И 3, 4 и 5.1, шина

10,1 управления соединена с первым входом элемента ИЛИ 6, вторый вход которого соединен с выходом элемента И 5,2, выходы элемента ИЛИ 6 и элементов И 3, 4 и 5,1 соединены с вторыми входами соответственно элементов И-HE 2.1 — 2.4, Мультиплексор работает следующим образом;

В исходном состоянии на входах элементов HE 1,1-1.4 и первых входах элементов И-НЕ 2.1-2.4 присутствует. нулевой потенциал, Управляющим сигналам V>.„Vn по шинам 10.1-10.4 присвоены приоритеты.

Наивысшим приоритетом обладает сигнал

Ч1, а самым низшим — сигнал Vn, Управляющие сигналы определяют приоритет канала информации D1 Оп, Устройство работает в соответствии со следующей таблицей инс5 тинности. При значении сигнала К=1 происходит передача сигнала D независимо от значения других управляющих сигналов

Чр...Чп. Значение сигнала Ч2=1 при Ч1=0.и произвольном значении V3... Vn обеспечива10 ет передачу на выход сигнала с второй входной шины 9.2. Передача сигнала Оз осуществляется при Чз=1, Ч1=Ч2=0 и произвольных V4„,Vn. При значении сигнала Vn=1, как обладающего низшим приоритетом, и

15 V1.„Vn-1=0 передается сигнал Dn. В случае отсутствия на входе мультиплексора управляющих сигналов V>... Vn=0 на выходе получают сигнал канала информации D<.

20 Формула изобретения

Мультиплексор содержащий N входных шин, N шин управления, N двухвходовых элементов И-НЕ. многовходовый элемент

ИЛИ. выход которого соединен с выходной

25 шиной, N входных шин соединены с первыми входами соответствующих двухвходовых элементов И-НЕ. выходы которых соединены с инверсными входами многовходового элемента ИЛИ, отличающийся тем, 30 что, с целью расширения функциональных возможностей, в него введены N элементов

НЕ, элемент ИЛИ и Nэлементов И,,N шин управления, начиная с первой. соединены соответственно с входами N элементов НЕ, 35 начиная с первого, выход i ãî элемента НЕ, i=1.2...N соединен с i-ми входами элементов

И, начиная с i-ro элемента И, шины управления, начиная с второй no N-ю, соединены соответственно с дополнительными входа40 ми элементов И, начиная с первого по (N-1)й первая шина управления соединена с первым входом элемента ИЛИ, второй вход которого соединен с выходом N-ro элемента

И, выходы элемента ИЛИ и элементов И, 45 начиная с первого по (N-1)-й, соединены соответственно с вторыми входамидвухвходовых элементов И-НЕ, начиная с первого по Й-й, 1732461

Составитель Л. Ранов

Техред M.Mîðãåíòàë Корректор M. Кучерявая

Редактор С. Пекарь

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 1589 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Мультиплексор Мультиплексор Мультиплексор 

 

Похожие патенты:

Изобретение относится к интегральной микроэлектронике и может быть использовано при производстве схем оперативных запоминающих устройств и логических элементов

Изобретение относится к импульсной технике и может быть использовано для согласования уровней логических сигналов МДП-транзисторной P-канальной логики со схемами на биполярных транзисторах

Изобретение относится к вычислительной технике и предназначено для использования в полупроводниковых интегральных схемах в качестве формирователя импульсов и буферных каскадов дешифраторов

Изобретение относится к импульсной технике и может быть использовано в качестве передатчика импульсных сигналов через кабельную магистраль

Изобретение относится к вычислительной технике и предназначено для использования в полупроводниковых интегральных схемах с внутренним источником высокого напряжения в качестве статически непотребляющей мощность нагрузки высоковольтной схемы дешифрации

Изобретение относится к цифровой и вычислительной технике и может использоваться при обработке цифровых потоков

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к пересылке данных от микросхемы к микросхеме, которая использует метод токового режима вместо общепринятых методов дифференциальной передачи сигналов режима напряжения

Изобретение относится к электротехнике и предназначено для использования в логических устройствах на биполярных и комплементарных МДП-транзисторах, его целью является повышение быстродействия преобразователя уровня ЭСЛ-КМОП, которое достигается введением в устройство первого и второго элементов смещения 19, 20 и изменением связей компонентов, позволившим реализовать в устройстве метод форсированного управления активными p- и n-канальными МДП-транзисторами 13 - 116, при котором воздействие на транзисторы осуществляется одновременно по выходам истока и затвора

Изобретение относится к электротехнике, а именно к электрическим схемам логических элементов , и может быть использовано при разработке элементов ЭСЛ с защитой от воздействия дестабилизирующих фактов (ДФ)

Изобретение относится к интегральным микросхемам , построенным на базе комплементарных МОП-транзисторов (КМОП), а более конкретно к КМОП-преобразователям уровня напряжения Сущность изобретения преобразователь уровня напряжения содержит р-канальный МОП-транзистор 1 и n-канальный МОП-транзистор 2

Изобретение относится к технике связи и может быть использовано в схемах синхронизации для коррекции фазы процесса за счет добавления в корректируемую последовательность, имеющую высокие требования к положению переднего фронта и длительности импульсов, дополнительных (корректирующих) импульсов

Изобретение относится к интегральным схемам и может быть использовано для высокоскоростных входных приемных устройств
Наверх