Программное временное устройство

 

Изобретение относится к вычислительной технике и автоматике, в частности к устройствам автоматического управления, где требуется включение различных механизмов в определенной последовательности во времени, и может быть использовано для управления технологическими процессами . Целью изобретения являются расширение области применения за счет автономности при выдаче команд, времени их появления и формирования по длительности и повышение точности выдачи всех команд относительно сигнала начало работы . Устройство содержит генератор 1 импульсов , регистр 2 адреса, блок оперативной памяти 3, триггер 4 пуска, счетчик импульсов 5, элемент 6 сравнения, первую 7 и вторую 8 группу коммутаторов, элементы ИЛИ 9-13, формирователь 14 сигнала разрешение выборки, инвертор 15, элемент И 16, три элемента задержки 17,19, 20, триггер 18 блокировки выходной регистр 21 на D-триггерах, группу 221...22N элементов гальванической развязки, магистраль 23 адрес-данные, шины 24 команд управления. 9-2-10-14-11-3-8--21-22. 4- 1-5-6-16-17-20-13-18-16, 20-12-2-3. 4- 15-7-3, 17-19-21.4 ил. С

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

К ABTO PC I(0 MY СВИДЕТЕЛЬСТВУ (21) 4890813/24 (22) 11.11.90 (46) 15.09.92. Бюл, N 34 (71) Конструкторское бюро электроп риборостроения (72) Г.В.Комаров, В.В.Куванов и В.В.Андриенко (56) Авторское свидетельство СССР

N 532860; кл. G 06 Г У/00, G 05 В 19/18, 1974, Авторское свидетельство СССР

М 758154, кл. G 06 F 9/00, G 05 B 19/18, 1978.

Авторское свидетельство СССР

N 1173414, кл. G 06 F 9/00, 1983. (54) ПРОГРАММНОЕ ВРЕМЕННОЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и автоматике, в частности к устройствам автоматического управления, где требуется включение различных механизмов в определенной последовательности во времени, и может быть использовано

Изобретение относится к вычислительной технике и автоматике, в частности к устройствам автоматического управления, где требуется включение различных механизмов в определенной последовательнаощ цр рремени, И мо;кет быть использовано для управления тохнологичеекими процее=

ЯРМИ:

Известно программное временное устройство, содержащее генератор импульсов и последовательно соединенные счетчик импульсов, блок набора программ, дешифратор, элементы И. дополнительный эле. Ж „, 1762298 Al (51)5 G 05 В 19/18 для управления технологическими процессами. Целью изобретения являются расширение области применения за счет автономности при выдаче команд, времени их появления и формирования по длительности и повышение точности выдачи всех ко ланд относительно сигнала "начало работы". Устройство содержит генератор 1 импульсов, регистр 2 адреса, блок оперативной памяти 3, триггер 4 пуска, счетчик импульсов 5, элемент 6 сравнения, первую 7 и вторую 8 группу коммутаторов, элементы ИЛИ 9 — 13, формирователь 14 сигнала "разрешение выборки", инвертор 15, элемент И 16, три элемента задержки 17, 19, 20, триггер 18 блокировки., выходной регистр 21 на 0-триггерах, группу 22ь..22ы элементов гальванической развязки, магистраль 23 адрес-данные, шины 24 команд управления, 9 — 2 — 10 — 14 — 11 — 3 — 8-21 — 22. 4—

1 — 5 — 6 — 16 — 17-20 — 13 — 18 — 16, 20 — 12 — 2 — 3. 4—

15 — 7 — 3, 17 — 19 — 21. 4 ил. мент И, несимметричный триггер и исполнительные элементы, 3

В это устройство с целью повышения надежности и обеспечения возможности автоматической остановки устройства после отрдботки прогоаммц дрцолнительно ввв= дены злементь. ИХЦ4, второй элемент К, зр,датчик р6)кимов, формировитбль импульсов, симметричный триггер.

Недостатками этих устройств являются: постоянная длительность выдаваемых команд, недостаточная точность выдаваемых команд, низкий коэффициент использования обьема памяти, оперативной возможно1762298

50 сти изменять длительность, время выдачи и количество команд.

Из известных наиболее близким по технической сущности к заявляемому является программное устройство управления, содержащее генератор импульсов, счетчик, первый и второй дешифратор, блок памяти, первую и вторую группу дешифраторов, триггер, элемент И, регистр адреса, выходной регистр, элемент задержки, группу мультиплексоров, группу дешифраторов.

Недостатками известного устройства, выбранного в качестве прототипа, являются: — ограниченные функциональные возможности, в частности, оно не может обеспечить автономную выдачу более одной команды, коды которой записаны в блоке памяти, для выдачи всех команд дополнительно необходим блок управления; — блок управления только асинхронными командами может инициировать устройство к выдаче последующих команд; — выдаваемые команды имеют постоянную длительность, а время их выдачи должно. дополнительно определяться блоком управления; — блок управления асинхронно инициирует устройство к выдаче команд, что сниахает точность их выдачи относительно первоначального сигнала "признак начала . работы".

Целью изобретения является расширение функциональных возможностей за счет автономности при выдаче команд, времени их появления и формирования по длительности и повышение точности выдачи всех команд относительно сигнала "признак начала работы".

Поставленная цель достигается тем, что в программное временное устройство, содержащее генератор импульсов, регистр адреса, блок оперативной памяти (03Y), триггер пуска, счетчик импульсов, первую и вторую группу коммутаторов, первый элемент И, первый элемент задержки и выходной регистр, дополнительно введены элементсравнения,первый, второй, третий, четвертый и пятый элементы ИЛИ, формирователь сигнала "разрешение выборки", инвертор, триггер блокировки, второй и третий элементы задержки, выходной регистр выполнен на О-триггерах, а генератор импульсов представляет собой последовательно соединенные генератор опорной частоты, второй элемент И и делитель частоты, причем группа информационных ь, одов регистра адреса и группа информационных входов коммутаторов первой группы подключены к магистрали

35,".дрес-данные. Управляющий вход регистра .цреса соединен с шиной команд управления "запись адреса", выходы регистра адреса подключены к группе информационных входов блока оперативной памяти, группа выходов коммутаторов второй группы подключена к первой группе входов элемента сравнения, вторая группа входов которого соединена с разрядными выходами счетчика импульсов, счетный вход которого подключен к выходу делителя частоты генератора импульсов и к первому входу первого элемента ИЛИ, а установочный вход счетчика импульсов, первые входы второго и третьего элементов ИЛИ, входы сброс триггера пуска, делителя частоты и

D-триггеров выходного регистра подключены к шине команды управления "сброс", вход запись триггера пуска и вторые входы четвертого и третьего элемента ИЛИ подсоединены к шине команд управления "признак начала работы", а выход триггера пуска подключен к первому разрешающему входу первого элемента И, к управляющему входу блока оперативной памяти и ко второму входу коммутаторов второй группы и через инвертор к управляющему входу коммутаторов первой группы, выходы которых соединены с группой входов-выходов блока оперативной памяти коммутаторов второй группы информационных входов, первый вход второго элемента 4"ЧИ подсоединен к шине команд управления "конец обмена" его выход к входу сброс регистра адреса, выход элемента сравнения подключен к первому входу второго элемента И, выход которого через первый и второй элементы задержки соединен с первым входом третьего элемента ИЛИ, выход которого соединен с входом сброс триггера блокировки, инверсный выход которого соединен со вторым разрешающим входом первого элемента И, выход первого элемента задержки подключен ко входу запись триггера блокировки, ко второму входу четвертого элемента ИЛИ, а выход второго элемента задержки к тактовому входу Р-триггеров выходного регистра D входы 0-триггеров выходного регистра подключены к соответствующим разрядам магистрали выдачи данных, выходы 0-триггеров выходного регистра соединены через группу элементов гальванической развязки с группой информационных выходов устройства, выход второго элемента задержки соединен с третьим входом четвертого элемента ИЛИ, выход которого подключен к счетному входу регистра адреса, а через первый элемент ИЛИ, формирователь сигналов "разрешение выборки" и пятый элемент ИЛИ соединен уп5

1762298 равляющим блоком оператиaIIoé памяти cî вторым входом, второй вход пятого элемента ИЛИ подключен к шине команд управления "запись данных".

Положительный эффект при осуществлении изобретения закл1о1ающий1ся в расширении его функциональных возможностей достигается: — строгим поячеечным чередованием информации о времени. появления команды и значением кода команды, начала записи с первой ячейки и последсватель1iocTb зап ".си информации в ячейках ОЗУ от времени появления команды; — временем элемента сравнения позволяющего устройству определять время выдачи команды за счет сравнения кода времени хранимого в ОЗУ с текущим арсменным кодом со счетчика, что itoaaoляет оперативно перестраивать время начал". выдачи команд и их длительности предварительно изменял код 0 ячейка; 03V; — введение второго, третьего, четвертого и пятого элемента ИЛИ, формирователя сигнала "разрешение выборки", третьего элемента задержки, триггера блокировки и соответству1ощих связей позволяет осуществить модификаци10 содержимого регистра адреса и устрОйству автономно формировать остальные команды, воспринимать сигналы сравнения только от ячеек

ОЗУ, а которых хранится код времени, а введение второго элемента задержки с соответствующими связями заг1исывать безсбойно информацию позиционного кода команды в О.триггеры выходного регистра по тактовому входу; — позицион.1ая разводка магистрали в1,1дачи данных на соответству1ощие входы D

D-триггеров выходного регистра позволяет исключить применение дешифратора в устройстве; — применение генератора опорной частоты на четыре — шесть порядков превышающих тактовую частоту и делителя частоты, работающего в "ждущем" режиме повышает точность выдачи команд относительно "признака начала работы".

На фиг.1 представлена функциональнan схема устройства; на фиг.2 — функциональная схегла генератора импульсов; на фиг.За,б — алгоритм записи в ОЗУ кодов команд; на фиг.4 — време1гные диаграммы

"закачки" информации в блок оперативной памяти.

Устройство содержит генератор 1 импульсов, регистр 2 адреса, блок оперативной памяти 3 (ОЗУ), триггер 4 пуска. счетчик импульсов 5. элемент б сравнения, первую .7 и вторую 8 группу коммугаторов, элемен5

55 ты ИЛИ 9 — 13, формирователь 14 сигнала

"разрешение выб1орки", инвертор 15, первый элеме1гг 18 И, первый элемент 17 задержки, триггер 18 блокировки, второй элемент

19 задержкil, 1ретий элеме11т 20 задержки, BLIx0днсй рег;.Стр 21 на О-триггерах, I pynny

"2l...22ы элементов гальванической развязки, магистраль 23 адрес-дан11;.:.е, шины 24 команд управления, которые включают: шину 241 — "запись адреса", шину 242—

".,спец обмена", шину 24„" — "сброс", шину

24;1 — "признак начала работы, шину 245—

"запись данных", ши11у 25 — исполнение программ, LLILI;"ió 25 — тактовых импульсов, магистраль 27 выдачи данны:;, группу 28 инфсрма11ис11ных зыхо 10В.

Гснератср IIMIIy;ьсов 1 (фиг.2) представляет собой последовательно соединенные генер.-тор 29 c llopIOA 1астоты, элемент

30 И, второй делитель 31 частоты.

Устройс-: «-:о работает следующим обраЗОМ.

Имеется два рех<има работы: "закачки" информации из цифровой вычислительной машины (ЦВ1Л) в ОЗУ и формирование прибором кодированных команд по принятой в

ОЗУ информации. ЦВМ является инициатором "закачки" инфоомации и псревода устройства в aal онсмн 1й режим работы.

Пе рвь1 и режим работы устройства, На иходь, сброс тр-iri.åpà 4 пуска, делиT81IR 31 частоты cnBTI KB 5. 0-TpHI I epoa Bbl ходного 21 регистра, регистра 2 адреса триггера блс иipoBI:H пс шине 243 — команды уг савлени51 подае гся сигнал copoc . С иь1 верснсго выхода триггера 18 блокировки единичный по-,енциал подается на второй вход первого элемента 16 И, подготавливая его к работе. Нулевое состояние триггера 4 пуска запрещает работу генератора 1 импульсов, "закрывает" вторую группу коммутаторов 8, разрешает: запись информации в

ОЗУ и через инвертор 15 открывает перву10 группу коммутаторов 7. Устройство приведено в исходное состояние. ЦВМ организует обмен выдачи информации (ОБМВ) путем подачи по шинам 24 команд управления, управляющих "> информационных слов (УС и

ИС) по магистрали 23 адрес-данные.

УС (адрес информации) принимается и записывается на регистр адреса 2 a MoMeliT прихода сигнала по шине 241 "запись адреса" и "запоминается" до начала сигнала по шине 242 "конец обмена". Таким образом на первый вход ОЗУ 3 подается адрес ячейки, а в момент прихода данных ИС на четвертый вход/выход ОЗУ 3 пс шине 24ч подается сигнал "запись данных", разрешающий его (ИСа) прием, ОБВМ продолжаются до тех

1762298

10 пор, пока вся информация не будет записана в блок оперативной памяти.

Блок оперативной памяти имеет разрядность, превышающую или одинаковую с разрядностью счетчика и соответствующую или превышающую количество выходных разрядов. Для каждой команды в ОЗУ "закачиваются" время начала команды, позиционный код, которым выдается ко ланда; время конца команды и нулевой позиционный код. Следовательно, полная информация об одной команде записывается в четырех ячейках памяти.

Информация о каждой команде записывается в строгой последовательности по времени появления, Если начало нескольких команд совпадает, то позиционные коды этих команд складываются по ИЛИ и выдаются одной командой. При перекрытии команд по времени в новой дискрете по времени в которой выдается начало команды и существуют еще предыдущие команды) выдаются: код времени новой команды, а позиционные коды новых и существующих ранее команд складываются по ИЛИ и выдаются вновь, формируя новый позиционный код и "подтверждая" позиционные коды команд, которые еще существуют в данной дискрете по времени. Если существуют в данной дискрете по времени несколько команд и, при этом одна из них заканчивается, то выдается в этом случае код времени снятия команды, э позиционные коды продолжающих существовать команд складываются по ИЛИ и вновь выдаются после кода времени.

Позиционный код одной команды выдается сочетанием единиц в двух разрядах из

16, остальные нули, что позволяет получить

64 различных позиционных команд.

Данное обьяснение формирования ко. дов для "закачки" ОЗУ устройства поясняет алгоритм записи в ОЗУ кодов времени и позиционных кодов изображенных на фиг.ЗА,Б, После "закачки" блока оперативной памяти устройство готово к выдаче команд согласно заложенной программе

Второй режим работы устройства начинается с момента подачи по шине 24л сигнала "признак начала работы".

Сигнал "признак начала работы" "взводит" триггер 4 пуска, подтверждает "лучевое состояние" триггера 18 блокировки и через четвертый элемент 12 ИЛИ по счетному входу регистра 2 адреса записывается единица — адрес первой ячейки блока оперэтивлой памяти, через элемент 10, ИЛИ запускается формирователь 14 сигнала "разрешение выборки".

Триггер 4 пуска срабатывает и единичным значением: переводит ОЗУ по третьему входу в режим выдачи информации; открывается вторая группа 8 коммутаторов, а через инвертор 15 закрывается первая группа

7 коммутаторов; разрешается деление опорной частоты в генераторе 1 и выдачу тактовых импульсов относительно "признака начала работы" с точностью То/К (To— период тактовой частоты работы устройства, К вЂ” коэффициент деления опорной частоты генератора, который для устройств автоматического управления механизмами может быть более 40000).

Сигнал "разрешение выборки" подается через третий элемент 11 ИЛИ на второй входа блока 3, а адрес первой ячейки нэ первые входы и с четвертого входа/выхода содержимое первой ячейки ОЗУ 3 выдается на элемент 6, сравнения, на второй вход элемента 6 сравнения выдается код со счетчика 5.

При отсутствии сравнения следующий тактовый импульс изменяет код текущего времени в счетчике 5, а через второй элемент 10 ИЛИ, формирователь 14 сигнала

"разрешение выборки" и третий элемент 11

ИЛИ с блока 3 вновь выдается значение кода, записанного в первой ячейке. Такие операции будут проводиться до тех пор, пока с элемента 6 сравнения не выдается значение "равно" на первый вход первого элемента 16 И. Сигнал "равно" подается на первый элемент 17 задержки, который задерживает сигнал "равно" на время большей длительности, чем время сигнала

"разрешение выборки". Задержанный сигнал "равно" подается: через четвертый элемент 12 ИЛИ на счетный вход регистра 2 адреса модифицируя код адреса; через четвертый элемент 12 ИЛИ и BTQроА элемент 10 ИЛИ вновь запускается формирователь 14 сигнала "разрешение выборки"; — на вход запись триггера 18 блокировки, который блокирует работу первого элемента 16 И; — на второй 19 и третий 20 элемент задержки.

По сигналу формирователя 14 сигнала

"разрешение выборки" с четвертого входа(выхода ОЗУ 3 выдает содержимое второй ячейки и позиционно разводится поразрядно на соответствующие D входы

D-триггеров выходного регистра 21. На вторые входы D-триггеров синхронизации выходного регистра 21 подается задержанный вторым элементом 19 задержки сигнал "равно" и по нему записывается позиционный код данной команды.

1762298

" соответствующих выходов D-триггеров выходного регистра 21 разрешающие сигналы подаются на группу элементов гальванической развязки 221-22м. Таким образом, в начале данной дискреты времени устанавливается код (коды) команды (команд), которые с соответствующих выходов группы 221 — 22 элементов гальванической развязки подаются через группу 28 информационных выходов на исполнительные элементы.

Условием применения данного способа инициирования исполнительной команды является то, что время съема двух значений (2Твыд) с блока 3 и погрешность генератора тактовых импульсов (+ At) меньше допуска (+hL ) на точность выдачи (снятия) команды, т.е.

/2Твыд+ Лt/= .hz;., (1)

Чем меньше времени допуска Лт ., тем более жесткие условия предъявляются к быстродействию работы устройства и к стабильности работы генератора тактовых импульсов.

Задержанный на время, превышающее

Тв„д третьим элементо .. 20 задержки сигнал

"равно" подается: через пятый элемент 13

ИЛИ устанавливает триггер 18 блокировки в исходное нулевое состояние и с его инверсного выхода разрешающий потенциал

"подготавливает" первый элемент 16 И к работе; — через четвертый элемент 12 ИЛИ на счетный вход регистра 2 адреса модифицируя код адреса; — через четвертый элемент 12 ИЛИ и второй элемент 10 ИЛИ вновь запускается формирователь ",4 сигнала "разрешение выборки" и с четвертого входа-выхода ОЗУ 3 выдается содержание третьей ячейки.

Формирование команды в данной выборке времени закончилось и никаких Gonee операций в устройстве не происходит.

Следующий тактовый импульс изменяет текущий код времени в счетчики 5, а через второй элемент 10 ИЛИ, формирователь 14 сигнала "разрешение выборки", третий элемент 11 ИЛИ с блока 3 вновь выдается значение кода, записанного в третьей ячейке.

Такие операции будут проводиться до тех пор, пока в счетчике 5 код текущего времени не будет равен временному коду содержащегося в третьей ячейке ОЗУ 3, т.е, если будет происходить выдача новой команды или снятие ранее выдаваемой. Процесс выдачи новой команды в устройстве будет происходить аналогично вышеуказанным операциям при выдаче первой команды.

Процесс снятия ранее выдаваемой команды

55 будет отличаться тем, что в четной (четвертой) ячейке ОЗУ 3 (где записываются коды команды), будет нулевой код и, после выдачи сигнала "равно" выходной 21 регистр на

D-триггерах обнулится. Следовательно, закончиться формирование данной команды.

Особенность работы генератора 1 импульсов заключается в том, что генерация генератора 29 опорной частоты начинается с подачей питания, а по шинам 24 команд управления сигнал 24з "сброс" устанавливает делитель 31 частоты в исходное нулевое состояние. а по шине 25 исполнение программы подается запрещающий потенциал на первый вход второго элемента 30 И. После установки триггера 4 пуска в единичное состояние на выходе второго элемента 30 И появляются импульсы опорного генератора, а делитель 31 частоты начинает их деление, Таким образом, первый тактовый импульс появится на выходе через период тактовой частоты с ошибкой не более To/Ê.

Формула изобретения

Программное временное устройство, содержащее генератор импульсов, регистр адреса, блок оперативной памяти, триггер пуска, счетчик, первую и вторую группы коммутаторов, первый элемент И, первый элемент задержки и выходной регистр, о т л ич а ю щ е е с я тем, что с целью расширения области применения с одновременным повышением точности выдачи команд относительно признака начала работы, в него введены элемент сравненA:t, пятый элементов ИЛИ, формирователь сигнала "Разрешение выборки", инвертор, триггер блокировки, второй и третий элементы задержки, выходной регистр выполнен на Dтриггерах, а генератор импульсов представляет собой последовательно соединенные генератор опорной частоты, ВТо рой элемент И и делитель частоты, причем группа информационных входов регистра адреса и группа информационных входов коммутаторов первой группы подключена к магистрали адрес-данные, управляющий вход регистра адреса соединен с шиной команд управления "Запись адреса", выходы регистра адреса подключены к группе информационных входов блока оперативной памяти группа выходов коммутаторов второй группы подключена к первой группе входов элемента сравнения, вторая группа входов которого соединена с разрядными выходами счетчика импульсов, счетный вход которого подключен к выходу делителя частоты генератора импульсов и к первому входу первого элемента ИЛИ, а установочный вход счетчика импульсов, первые входы второго и третьего элементов

1762298

ИЛИ, входы "Сброс" триггера пуска, делителя частоты и D-триггеров выходного регистра подключены к шине команды управления

"Сброс"; вход "Запись" триггера пуска, первый вход четвертого и второй вход третьего 5 элементов ИЛИ подсоединены к шине команд управления "Признак начала работы", а выход триггера пуска подключен к первому разрешающему входу второго элемента

И, к управляющему входу блока оператив- 10 ной памяти, к второму входу коммутаторов второй группы и через инвертор к управляющему входу коммутаторов первой группы, выходы которых соединены с группой входов-выходов блока оперативной памяти и 15 группой информационных входов коммутаторов второй группы, второй вход второго элемента ИЛИ подсоединен к шине команд управления "Конец обмена", а его выход — к входу "Сброс" регистра адреса, выход эле- 20 мента сравнения подключен к первому входу первого. элемента И, выход которого через первый и второй элементы задержки соединен с вторым входом третьего элемента ИЛИ, выход которого соединен с входом 25

"Сброс" триггера блокировки, инверсный выход которого соединен с вторым разрешающим входом второго элемента И, выход первого элемента задержки подключен к входу запись триггера блокировки, к второму входу четвертого элемента ИЛИ, а выход третьего элемента задержки — к тактовому входу D-триггеров выходного регистра. 0входы D-триггера выходного регистра подключены к соответствующим разрядам магистрали выдачи данных, выходы D-триггеров выходного регистра соединены через группу элементов гальванической развязки с группой информационных выходов устройства, выход второго элемента задержки соединен с третьим входом четвертого элемента ИЛИ, выход которого подключен к счетному входу регистра адреса, а через первый элемент ИЛИ, формирователь сигналов "Разрешение выборки" и пятый элемент ИЛИ соединен со вторым управляющим входом блока оперативной памяти, второй вход пятого элемента ИЛИ подсоединен к шине команд управления

"Запись данных".

1762298

6 = п7о у 8=0 1р2,...

То- длительность периода

Р7Ус /сб РОВБ!зс иlкЩдьсО

К, — конец возии,ионной команды, К вЂ” аозиционнир команда

6 данной Временной

8ы Хор/"Š— колике стВо комо.кд суи(есп78уюж4 х 8 данной Ьреиенной

Юь дорКЕ; - 3anucpi8 екь|е зно се гйр ко8о8.

1762298

17б2298

24 ЖЖОИ"

Составитель И.Швец

Техред М.Моргентал

Корректор С,Лисина

Редактор A,Климова

Заказ 3260 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям. и открытиям при ГКНТ ССС

113035, Москва, Ж-35. Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101

Программное временное устройство Программное временное устройство Программное временное устройство Программное временное устройство Программное временное устройство Программное временное устройство Программное временное устройство Программное временное устройство Программное временное устройство 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники и автоматики и может быть использовано при построении программных управляющих систем с повышенной достоверностью функционирования на базе мо- Iдульных микропрограммных управляющих стройств.

Изобретение относится к автоматизированным системам и системам автоматического управления и может быть использовано при управлении сложными объектами преимущественно с дискретным характером технологического цикла, а также для решения задач распознавания и анализа данных объектов, ситуаций, процессов или явлений произвольной природы, описываемых конечными наборами признаков (симптомов , факторов)

Изобретение относится к автоматике и вычислительной технике и

Изобретение относится к автоматике и может быть использовано для программнологического управления объектами дискретного действия

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах управления технологическим оборудованием для управления циклическими процессами с последовательным возбуждением выходов исполнительного блока

Изобретение относится к автоматическому управлению и может быть использовано в системах управления металлорежущими станками для автоматического поворота заготовки

Изобретение относится к автоматике и вычислительной технике и может быть использовано для идентификации бинарных сигналов, поступающих от различных объектов управления, а также в средствах контроля , диагностирования и отладки систем

Изобретение относится к автоматизированным системам и системам автоматического управления и может быть использовано при управлении сложными объектами преимущественно с дискретным характером технологического цикла, а также для решения задач распознавания и анализа данных объектов, ситуаций, процессов или явлений произвольной природы, описываемых конечными наборами признаков (симптомов, факторов)

Изобретение относится к автоматизированным системам и системам автоматического управления и может быть использовано при управлении сложными объектами преимущественно с дискретным характером технологического цикла, а также для решения задач распознавания и анализа данных объектов, ситуаций, процессов или явлений произвольной природы, описываемых конечными наборами признаков (симптомов, факторов)

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении распределенных систем программного управления технологическими процессами

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к станкостроению, к области автоматического управления цикловыми программными системами и может быть использовано для управления технологическим оборудованием, в частности, автоматическими линиями, агрегатными станками и автоматами для механической обработки

Изобретение относится к устройствам управления и может применяться в системах автоматизации управления технологическими линиями и оборудованием

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении распределенных систем программного управления, а также подсистем логического управления многоуровневых АСУ

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, а также АСУТП

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, АСУТП, а также других систем, к которым предъявляются жесткие требования по надежности

Изобретение относится к электротехнике и может быть использовано в системах автоматического управления для регулирования частоты вращения электродвигателя постоянного тока
Наверх