Устройство приоритетного прерывания

 

Изобретение относится к вычислительной технике и может быт использовано для уп|йВ7га Я №ГГреЯН беть1б Обращения нескЬл ькШ абонентов к коллективно исполь« ч глекг 0/ .г v -„ О1, Р Ј . Л M, Э -Ь - , J 4f6r5 « AfjC4 ьос Ю и ., Rr lrO -tie-R C VS as-xy-js afat5Siw f. г H-9fts 3€r3 АВ fitwrn- feesw .Ґ Н АГивГвЗР t, smfTtuee ft oieraa Tsro ItvKl tO & isft#fa&Ј . 7/( pf T- eev jdoeaf жо«смз y Jg se awiit -- ®4иа®йР ч- Н Г f t;V f iiiJ-SI11 j. г I- Ct f „ .tw. о з &ООДЗП а. . Ј-ОЗ / ai, eaf§ i r«tt- . j 9 1 ЭЧ а{ 4 4««чй Ґ Й1й-«гтв { Д«5 - е -в5сь-з&Щ4С «sfetfi jxa i--п ч ,ец ейф|ва| зг «%аЭ2;}-чЗдй|г M fillip %oa0W W Aj -stSft X ftffT Srw 1 ч w. v « , i зуемому ресурсу Цель изобретения - расширение области применения устройства за счет организации вложенных циклов обслуживания запросов Устройство приоритетного прерывания содержит регистры 1-4, группы элементов И 5, 6, приоритетный шифратор 7, мультиплексор 8, элементы И 9-11, формирователи импульсов 12, 13, элемент задержки 14, блок сравнения 15, элемент ИЛИ 16 Устройство обеспечивает сравнение кода приоритета задания обслуживаемого в процессоре с требующим обслуживания и прерывает работу процессора, если новый запрос имеет высший приоритет После обслуживания данного запроса старое задание вновь поступает на обработку 2 ил 4 „Ул Ь t Ј.мf-Si . , f Wt.- a . - t. 4 vas J ic . - CO Os СЛ 00 hO X| J jresTSf- J; Ря-К tr -.-««tt «Ј. & Й-i.jf-svi |-чЯ14 Й1«-«наШ5йы51а 1|авч-(3,.«А -fesiyRtH к. ггшЁ &Јц&«&#г4;,.г. з м--э ЧГ ;- «С,7 3 ftttK 5 Od tdUJ - I f }J iei& ЪфИ&%& ,nSff i il

COIO3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„5U „„1765827 А1

@МФФЦЩФ - ФАЙЛ: .«МФ:.: .&Ù ß :::Ô: !!!Т3О»."ЮХ!,»,":

ГОСУДАРСТВЕ ЙЙЫЙ КОМИТЕТ

AQ ЙЗС!БРЕТЕЛГЯ6 и ОТКРЫТЙ Ф

:фф р», Д, (3ф4ф д фф» )Щу !:»!" Д р -Г y „. »» :у» » ° » ццщф@фффф%цнФфй-: хм 4мвжо! . а им уФжжй!!- -.Ф: -= .i

ОПИСАНИЕ ИЗОБ Р»

"ф@ЯфффЯ@Д;=. ффйфМ Ъ.В! ФХТР, ФФТФМЙО « .й К

К АВТ0 Р СКбМУ СВИДЕТЕЛЬСТВУ

<(s

«7QvR !и!АР 4@т

1гу

"ФмихЮЖиц то— ,; ..: @ г 1 б от фа:втьР >" ."» фу!эФfp$f ф - w ,. фр Щ Й МФФ ВЯя хйи бкиееяг1: 17 (*= » ..,т.д фй .= я: 9T4@5;:я фбйяп во@охм

» Ф .Ц хв

"-В@ФФ вйтоФщ, . =

,я. вддохФ..фвФР яь »Б,-» „.я". !.,!»!<Фй »:. и....:,. дФ-м: с: .. » " -; .. и

»

i > з -и- " Й@щв@ Ь -4д " ь яАФ9А4 и вдфх f».="- - оа И1ы4 Й ФФ !!в Рт йм" ы "q õé -

" " т !А"-щ "-ц"! =-"фт "Фй". -Я ф@! м ."»я " с Цвейг! ъфв > Ф ба - мт «Эмма".@ @Я -;яРэ!! - 3 - ".- - !*.!- -""." ,@ЯОтф ффШ Е @та@% — цффф ф @МЩУ)ХЕ - !фФ "« П="„--. -» . В ;. ;,*,- . З !ффЩ ф фЦтэ!Я ф -,» 1О- РЗ ": в.- " дф эвфа ффр ф мм Рьь|!- Фюж% 6 н@м:-. ь.-. =, !тт .ФЙФг! ."» жз»4иФ-.:.-!Фч4Вж4ъ Ф. % ъ4":-Ф%жмВ!Ф.== - ":

@)%фщВ ф:с Зфйфффк.-цу»:-...,»! . -: .,: .g- » д,:.: .:-:-! .; „-Ф!-!, ° ....,-:„" р «y»у...»»». р .р ». + : . ». »!!» -",у (21) 4891968/24 зуемому ресурсу, Цель изобретения — рас(22) 17.12.90 ширениеобласти применения устройства за (46) 30.09.92, Бюл. М 36 счет организации вложенных циклов обслу(71) Московский институт инженеров граж- живания запросов, Устройство приоритетдаНбкой авиации - — " ного прерывания содержит регистры 1-4, (72) С,Ж.Кишенский, Н.С.Вдовиченко, группы элементов И 5, 6, приоритетный

В.Э,Игнатьев и О.Ю.Кристенко шифратор 7, мультиплексор 8, элементы И (56) 1. Авторское свидетельство СССР 9-11, формирователи импульсов 12, 13, элеМ 855665, кл. G 06 F 9/46, 1978, мент задержки 14, блок сравнения 15, эле2. Авторское свидетельство СССР мент ИЛИ 16, Устройство обеспечивает

% 1495790, кл. G 06 F 9/46,,1986. сравнение кода приоритета задания обслу(54) УСТРОЙСТВО ПРИОРИТЕТНОГО ПРЕ- живаемого в процессоре с требующим обРЫВАНИЯ служивания и прерывает работу (57) Изобретение относится к вычислитель- процессора, если новый запрос имеет выной техйик»е»и может быть использовано для сший приоритет, После обслуживания дануйравлеййя очередностйб обращения не- ного запроса старое задание вновь сколькйх абонентов к коллективно исполь- поступает на обработку. 2 ил.

« =чъ f - о jpi Ð ô;яп) ив ц @ "=;а -,, в!= !о с в, (.; -,- :. ",,- =,"а о...,! &: !.3к -".::ъщ-:,!ото»Ф &а !й амФ ::-.. „ - а- . -. в»4йм) "мо»ох :1 (А!»!!!:-".= ("..".» э-"т !!!»»з !4! !" м1 t ») Yi «сц . -у, « !4» Фимоз,=." Айм ы), aa "-! . э и;- и (ф&@!»я:Ве

Я1

1765827

Устройство относится к вычислительной технике и может быть использовано для управления очередностью обращения нескольких абонентов к коллективно используемому ресурсу.

Известно устройство приоритетного прерывания (1), содержащее три регистра, группу элементов И, дешифратор и первый элемент ИЛИ, единичные входы первого регистра соединены с запросными входами устройства, информационные входы второго регистра соединены с выходами первого регистра, тактовый вход устройства соединен с тактовым входом второго регистра, информационные входы третьего регистра соединены с входами масок устройства, первые и вторые входы элементов И группы соединены соответственно с выходами второго и третьего регистров, выход дешифратора соединен с входом сброса соответствующего разряда первого регистра, Недостатками известного устройства являются сложность конструкции, низкое быстродействие и низкая достоверность работы, Наиболее близким по технической сущности к заявляемому является устройство (2), содержащее три регистра, группу элементов И, дешифратор, пять элементов

ИЛИ и четыре мультиплексора, причем единичные входы первого регистра соединены с запросными входами устройства, информационные входы второго регистра соединены с выходами первого регистра, информационные входы третьего регистра соединены с входами масок устройства, тактовый вход устройства соединен с синхровходом второго регистра, первые и вторые входы элементов И группы соединены соответственно с выходами второго и третьего регистров, каждый выход дешифратора соединен с нулевым соответствующим входом первого регистра, выходы элементов И группы соединены с соответствующими входами первого элемента ИЛИ, выход которого является соответствующим разрядным выходом устройства, и соединен с управляющим входом первого мультиплексора, информационные входы которого соединены с выходами элементов И группы, выходы первого мультиплексора, второго элемента ИЛИ, второго мультиплексора, третьего элемента ИЛИ, третьего мультиплексора, четвертого элемента ИЛИ, пятого мультиплексора и пятого элемента ИЛИ соединены с последовательно, тактовый вход третьего регистра соединен с входом записи устройства, группа выходов кода преры10

55 вания устройства соединена с выходами дешифратора.

Недостатками известного устройства, выбранного в качестве прототипа, являются сложность оборудования. Также прототип имеет узкую область применения.

Целью заявляемого устройства являет. ся расширение области применения за счет организации вложенных циклов обслуживания запросов.

Поставленная цель достигается тем, что в устройство приоритетного прерывания, содержащее три регистра, первую группу элементов И, элемент ИЛИ и мультиплексор, причем запросные входы устройства соединены с единичными входами разрядов первого регистра, выходы которого соединены с информационными входами второго регистра, информационные входы третьего регистра соединены с входами масок устройства, одноименные выходы второго и третьего регистров соединены соответственно с первыми и вторыми входами соответствующих элементов И первой группы, введены четвертый регистр, вторая группа элементов И, два формирователя импульсов, три элемента И, элемент задержки, блок сравнения и приоритетный шифратор, причем тактовый вход устройства соединен с синхровходом второго регистра, с первыми входами первого и второго элементов И, управляющим входом мультиплексора и входом элемента задержки, выход которого подключен к первому входу третьего элемента И, второй вход и выход которого соединены соответственно с выходом блока сравнения и входом второго формирователя импульсов, выход которого является сигнальным выходом устройства и соединен с первым входом элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом первого формирователя импульсов и синхровходом четвертого регистра, информационные входы которого соединены с выходами мультиплексора, первая и вторая группы информационных входов которого соединены соответственно с первой группой выходов преобразователя кодов и с информационными входами устройства, выходы четвертого регистра являются выходами кода прерывания устройства и соединены с первой группой блока сравнения, вторая группа входов ко-. торого соединена с выходами первой группы приоритетного шифратора, выходы второй группы которого соединены с первыми входами элементов И первой группы, выходы элементов И первой группы соединены с входами приоритетного шифратора, вторые входы элементов И второй группы

" "1 766827

- объединены и соединены с первйм «ответ-.. нымм входом устройства, выходы подкл юче.:.д Hhl к соо тв е тствую@ий- йулев ым- вход ам

-,=разрядов 0epB0I ре«гйстра; в«торой ответ,.:- йый вход устройства соединен с вторым вхо, дом в«тбр«о«гo эл емейта И, выход которого подк«лю«4ен К входу первого формирователя

- ймйул«ьсов, вход зэп«йсй устройства соедин Ъей«с вт««срым« "вхбдбм йервого элем«ейта И, - -выход кото«рог«о«подключен« к«синх« ровх«оду

< третьего регистр«а,,@ф На фиг. 1 приведена структурная схема .-, -устройства приоритетного прерывайия; на .: - фйг,"2 — структурная схема приоритетного

Г шифратора. - д Устройство приоритетного прерывания

-. содбржит регистры 1-4, группы элементов И

5, 6 приоритетный шифратор 7, мультиплек.; сор 8, элементы И 9-11, формирователи импульсбв«12, 13, элемент 14 задержки, блок

15 сравнения и элемент ИЛИ 16. Запросные . 17i-17 < входы устройства соединены с еди ничными входами соответствующйх разрядов блока 1. Тактовый 18 вход устройства соединен с в«ходами элементов 9, 10, 14, с сийхровходом" регистра 2 и с управляющим мультиплексора 8. Первый 19 ответный вход устройства соединен с входами 5hetviehtos

И 6 группы, Второй ответный 20 вход устройства соединен с входом элемента И 10.

Группа информационных входов 21 устройства соединена с первпй группой информационных вхбдов мультиплексора 8, Группа входов 22 масок устройства соединена с информационными входами регистра 3. Выходы кода прерывания 23 соединены с выходами регистра 4 и с первой группой входов блока сравнения 15. Сигнальный 24 выход устройства соединен с выходом формйрователя 13 и с входом элемента ИЛИ 16, Выходы 25 элементов И 6 группы соединены с соотве«т"-твую««щим«й йулевыми" в« х«одамй регистра 1. Выходы 26 элементов И 5 группы соединены с входами приоритетного-шифратора 27, выходы 27 которого подключены к второй группы информационных входов блоков 8 и 15. Вход 28 записи устройства соединен с входбм эле«мейта И 9.

Приоритетный шифратор 7 (фиг. 2) со держит груйпу элементов И 291-29к-1 (где К— число каналов запросов устройства), и шифратор 30.

Устройство работает следующим образ .

В исходном состоянии регистры 1 и 2 обнулен«ы:«в регистр 3 занесены значения масок (при единичном значении соответствующегр разряда кода масок дэнйый канал запросов участвует в обслуживании и имеет Свой приоритет, при нулевом — нет); чем больше номер канала запроса, тем выше его приорйт«ет. Первое занесение кода масок в регйстр 3 может производиться и при подаче Яа элемент И 9 сигнала записи, а на информационное входы — кода масок — с первым тактовым импульсом на входе 18.

Регистр 4 — также в нулевом состоянии. При отсутствий с«й1«нала йоложй1 ельнбго«потенциала с выхода формирователя 12 мультиплексор 8 коммутирует на свои выходы

10 с«йтналы с входов блока 7. Цепи начальной установки устройства не показаны на чертежах. "

Поступающие запросы записываются в

15 разряды регистры 1, устанавливая их в единичное состояние; Работа устройства осуществляется под управлением тактовых импульсов. Рассмотрим работу устройства в установившемся "режиме (как наиболее

20 сложном; кроме того, практически работа в любой ситуации не отличается QT описываембй ниже) С приходом тактового импульса первоначально опрашивается обслуживающее ус25 тройство на факт окончания обслуживания, Это производится следующим образом; тактовый импульс поступает на"элемент И 10, и, «если в дайНМй момент времени процессор закончил обслуживание некоторого запроса, он (процессор) выставляет на вход 20

30 сигнал окончания обслуживания (второй ответный вход), а на входы 21 — код запроса, который был прерван в обслуживании при такого прерванного запроса не было, процессор выставляет нулевой код на входах

21). При этом открывается элемент И 10, и тактовый импульС йро«ходит на его выхбд и запускает формирователь 12, формирующий положительный" импульс требуемой

"длительностй йэ"вх«од элемейта ИЛИ 16, при этом мультиплексор 8 подключает на свои выходы код с входов 21. Тактовый импульс

45 на формирователе 12 также задерживается (последовательно с блоком 12 может быть включен элемент задержки, не показанный на чертеже) с целью установления кода на выходах мультиплексора 8 и к моменту прихода положительного фронта с выхода формирователя 12, по которому код выходов 21 записывается в регйстр« "4. Длительность тактового имйульса выбирается таким обра50

55 зом, чтобы обесйечить запись кода в регистр 4 (может быть на управляющем входе блока 8 также включен формирователь не показанный на чертеже).

Таким образом, в регистр 4 записывается код йрерванйого« зайро«са. Если после окончания обслуживания очередного запроnpepi, ваний запросом, обслуживание кото35 рого в описываемый момент окончено (если

1765827

55 са процессор не имеет прерванного, в регистр 4 записывается нулевой код. В том случае, когда на данном тактовом импульсе окончания обслуживания запроса нет (нет сигнала на входе 20), формирователь 12 не вырабатывает импульса, а в регистре 4 остается код запроса, обрабатываемой в текущий момент времени процессором.

Одновременно с описанными процессами, тактовый импульс записывается совокупность пришедших (и уже содержащихся, но не обслуживаемых из-за низкой приоритетности) запросов из регистра 1 в регистр

2 и сигналом на синхровход регистра 2 (перепись происходит по положительному фронту тактового импульса); поступая на вход элемента И 9 тактовый импульс разрешает у (при необходимости) смену кода масок — если эта смена нужна, пользователь и выставляет на входы 22 новый код масок, а на вход 28 — сигнал записи).

Далее, записанные запросы в регистре

2, "прореживаются" кодом масок на элементах И группы 5, и поступают на входы приоритетного шифратора (фиг, 2); совокупность элементов И 29 преобразует коды запросов на входах 26 блока 7 в позиционный код разрядности "К", о где позиция единственной единицы определяется номером канала запроса, имеющего наивысший приоритет(максимальный номер канал), это обеспечивается закрытием сигналом запроса максимального приоритета элементов И всех запросов меньших приоритетов. В шифраторе 30 данный позиционный код преобразуется в двоичный, соответствующий номеру запроса на данном такте с наивысшим приоритетом, этот код поступает по выходам 27 в мультиплексор 8. а с окончанием управляющего импульса на управляющем входе мультиплексора 8 — и на его выходах. Длительность тактового импульса и интервал задержки элемента 14 выбираются таким образом, чтобы задержанный тактовый импульс появлялся на выходе элемента 11 после окончания тактового импульса на входе 18, На блоке сравнения производится сравнение приоритетов текущего запроса, выполняемого процессором, и максимального среди ожидающих (с выходов 27 блока 7).

Если ожидающий запрос максимального приоритета больше приоритета выполняемого запроса, на выходе блока сравнения 15 появляется положительный потенциал; задержанный тактовый импульс проходит через открытый этим потенциалом элемент И

11 на формирователь импульсов 13, на выходе которого формируется импульс требу25

50 емой длительности, отправляемый процессору с требованием прерывания; по.положительному фронту этого импульса в регистр 4 записывается максимальный приоритет (его код) из мультиплексора 8, который также поступает к процессору.

Процессор, принимая сигнал требования прерывания и код прерывания, прерывает выполнение текущего запроса (либо выходит из состояния останова при отсутствии выполняемого запроса), и выставляет на выходе 19 (первом ответном выходе) код подтверждения прерывания; по этому сигналу подтверждения прерывания срабатывает соответствующий элемент И группы 6 и сбрасывает в нулевое состояние соответствующий разряд регистра 1, фиксируя успешное прерывание работы процессора, Если же код с выходов 27 меньше или равен коду с вь|ходов регистра 4, прерывания быть не должно (иначе это означало бы прерывание заявкой низшего приоритета более высокоприоритетной заявки); при этом задержанный тактовый импульс не проходит через элемент И 11 и вышеупомянутые процессы не происходят.

Со следующим тактовым импульсом описанные процессы повторяются, Следует отметить некоторые специфические особенности заявляемого устройства (свойственные, естественно и прототипу, и, как правило, всем устройствам прерывания): — связь по информационным входам (выходам с процессором) обслуживающим устройством) и при реализации последнего с двунаправленной шиной данных — может быть реализована включением соответствующих шинных формирователей, работающих под управлением процессора, и обеспечивающих двунаправленную работу шины с попеременной передачей — в соответствии с тактовыми импульсами — сигналов по входам процессора 23 и выходам 21; для этой же цели могут быть использованы регистры-защелки с тремя состояниями выходных цепей, так это обычно реализуется в процессорах при их связи по двунаправленной шине данных с несколькими внешними устройетвами, Указанные цепи не показаны на чертежах;

1 — на выходах 17-20 устройства могут быть использованы формирователи импульсов, не показанные на чертеже с целью обеспечения длительности входных сигналов, требуемого при конкретной выбранной частоте тактовых импульсов, и временных параметрах обслуживающего устройства (процессора), и заявляемого устройства.

Т7 65827

Формула изобретения

Устройство приоритетного прерывания, содержащее трй регйстра, первую группу элемейтов И, элемент ИЛИ и мультиплексор", и"р й"че м з ап росные входы устройства соединены-с единичными входами разрядов первого регйстра; выходы которого соединены с йнформационными входами второго регистра, ийформационные входы третьего регйстра соедйнены с входами масок устройства, выходы одноименных разрядов второго и третьего регистров соединены соответствеййо с первыми вторыми входами соответствующих элементов И первой группы, о т л и"ч а ю "щ-е е с я тем, что, с целью расширения области применения устройства йутем организации вложенных циклов обслуживания запросов, в него введены четвертый регистр, вторая группа элементов И, два формирователя импульсов, три элемента И, блок сравнения, блок задержки и п риоритетный шифратор, причем тактовый вход устройства соединен с синхровходом второго региСтра, первыми входами первого и второго элементов И, управляющим входом мультиплексора и входом элемента задержки, выход которого подключен к первому входу третьего элемента И, второй вход и выход которого соединены соответственно с выходом блока сравнения и входом первого формирователя импульсов, -выход которого является сигнальным выходом устройства и соединен с первым входом элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом второго формирователя импульсов и синх5 ровходом четвертого регистра, информационные входы которого соединены с выходами мультиплексора, первая и вторая группы информационных входов которого соединены соответственно с первой груп10 пой выходов приоритетного шифратора и с группой информационных входов устройства, выходы четвертого регистра являются выходами кода прерывания устройства и соединены с первой группой входов блока

15 сравнения, вторая группа входов которого соединена с выходами первой группы приоритетного шифратора, выходы второй группы которого соединены с первыми входами элементов И второй группы, выходы

20 элементов И первой группы соединены с группой входов приоритетного шифратора, вторые входы элементов И второй группы соединены с первым ответным входом устройства, а выходы подключены к нулевым

25 входам соответствующих разрядов первого регистра, второй ответный вход устройства соединен с вторым входом второго элемента И, выход которого подключен к входу второго формирователя импульсов, вход за30 писи устройства соединен с вторым входом первого элемента И, выход которого подключен к синхровходу третьего регистра.

Устройство приоритетного прерывания Устройство приоритетного прерывания Устройство приоритетного прерывания Устройство приоритетного прерывания Устройство приоритетного прерывания 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в эле рЭДШШр ШГющйхмаШ-йнЬх-к-омму- - -IM S %- е г&amp;5ед

Изобретение относится к вычислительной технике и может быть использовано для управления очередностью обслуживания абонентов в порядке поступления их запросов

Изобретение относится к вычислительной технике и может быть использовано при организации обмена между периферийными устройствами и ЭВМ, а также для подключения к общему полю памяти регистров приема и выдачи информации в автоматизированных системах управления

Изобретение относится к автоматике и вычислительной технике и может быть использовано в высокопроизводительных многопроцессорных и многомашинных системах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных комплексов, многопроцессорных вычислительных устройств

Изобретение относится к вычислительной технике и может быть использовано в многоканальных системах с приоритетным обслуживанием

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных системах для оперативного распределений заданий процессорам

Изобретение относится к области вычислительной техники и связи и может быть использовано в локальных вычислительных сетях и многомашинных вычислительных системах для управления доступом к некоторому общему ресурсу С целью увеличения помехоустойчивости в устройство, содержащее каналы, в каждый из которых входят два триггера, элемент И, элемент задержки, введены одновибратор, генератор импульсов, три элемента И, триггер, счетчик, входной регистр, а в каждый канал - формирователь импульсов, триггер, выходной регистр, элемент НЕ, одновибратор, магистральный усилитель

Изобретение относится к автоматике и вычислительной технике, а точнее к приоритетной обработке данных, и предназначено для использования в мультипроцессорных системах, в локальных сетях и в системах распределенного управления

Изобретение относится к вычислительной технике и может быть использовано для организации доступа к коллективно используемому ресурсу

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к вычислительной технике и предназначено для использования в локальных вычислительных сетях с шинной топологией для управления передачей пакетов данных через общий канал

Изобретение относится к способам управления перегрузкой сообщениями элементарной программы в электронной системе коммутации

Изобретение относится к области вычислительной техники и может быть применено в системах обмена данными

Изобретение относится к отвечающей системе, то есть способной к работе в реальном масштабе времени и толерантной к ошибкам системе для обработки сигналов, с множеством блоков обработки данных, которые соединены друг с другом через блоки передачи данных

Изобретение относится к вычислительной технике и может найти применение в отказоустойчивых многопроцессорных системах для перераспределения нагрузки между процессорами во время отказов

Изобретение относится к вычислительной технике и может быть использовано в устройствах последовательно-параллельного обслуживания запросов абонентов с переменным распределением потоков информации по линиям связи
Наверх