Инфранизкочастотный фазометр

 

Использование: предлагаемое изобретение относится к информационно-преобразовательной и измерительной технике и может быть использовано в системах автоматического регулирования и фазового управления . Цель - упрощение устройства. Сущность изобретения заключается в новой организации функционального преобразования промежуточных цифровых результатов в напряжение постоянного тока, пропорциональное фазовому сдвигу. При этом в качестве преобразователей цифра-аналог используются преобразователи цифрового кода в ток. Положительный эффект: простота, надежность, экономичность в процессе изготовления и эксплуатации. 5 ил. .

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК Ы. 1775б83 А1 (я) G 01 R 25/08

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

Оп И САН И Е И ЗОБ РЕТЕ Н ИЯ " ;: а

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ тов в напряжение постоянного тока, пропорциональное фазовому сдвигу. При этом в качестве преобразователей цифра. аналог используются преобразователи циф5 ил. о (21) 4817552/21 (22) 23.01.90 (46) 15.11.92. Бюл. ¹ 42 (71) Ленинградский электротехнический институт им. В.И.Ульянова (Ленина) (72) К.В.Колесников, Г.И.Кулинич, В.Н.Приходько и Ю.П.Сайдов (56) Авторское свидетельство СССР № 1318929, кл. G 01 R 25/00, 1986.

Авторское свидетельство СССР

¹ 924614, кл, G 01 R 25/08, 1980, (54) ИНФРАНИЗКОЧАСТОТНЫИ ФАЗОМЕТР (57) Использование: предлагаемое изобретение относится к информационно-прео6Предлагаемое изобретение относится к информационно-преобразовательной и измерительной технике и может быть использовано в качестве вторичного преобразователя в системах фазового регулирования, а также в устройствах, измеряющих фазовый сдвиг двух периодических сигналов и формирующих результат измерения в виде аналогового сигнала, знак которого зависит от знака фазового сдвига.

Известен фазометр, содержащий усилители-ограничители, дифференциальную цепь, триггер, фильтр нижних частот, блок вычитаний, фильтр верхних частот, индикатор. Недостатком известного фазометра является низкая точность, обусловленная наличием аналоговых элементов.

Известен преобразователь фаза-напряжение, содержащий входные формирователи, два триггера, коммутатор, инвертор, переключатель, два интегратора и порогоразовательной и измерительной технике и может быть использовано в системах автоматического регулирования и фазового управления. Цель — упрощение устройства.

Сущность изобретения заключается в новой организации функционального преобразования промежуточных цифровых результарового кода в ток. Положительный эффект: простота, надежность, экономичность в. процессе изготовления и эксплуатации. гм

° а вое устройство. Недостатком известного преобразователя является низкое быстро-:. действие, обусловленное наличием временной задержки интеграторов.

Наиболее близким по достигаемому результату и технической сущности к предлагаемому изобретению является инфранизкочастотный фаэометр, содержащий пять формирователей, блок управлеI ния, блок знака, три резистора, сумматор, последовательно соединенные триггер, эле- Q0 мент совпадения, счетчик, первый блок па- Д мяти и первый преобрааоаатеяя цифрааналог, а также генератор импульсов, выходом подсоединенный к второму входу элемента совпадения, источник напряжения, ие который через коммутатор знака соединен с опорным входом первого преобразователя цифра-аналог, второй блок памяти. усилитель и второй преобразователь цифра-аналог, опорный вход которого сое1775683

35

К1 Ng живых 016 К2 т

55 динен с выходом усилителя, причем входы первого и второго формирователей являются входами фазометра, а их выходы соединены соответственно через третий и четвертый формирователи с соответствующими входами управления блока знака и соответственно с входами управления первого блока памяти, кроме того выходы первого и второго формирователей соединены через блок управления с соответствующими входами триггера, первый выход блока управления соединен также со входом управления счетчика, а второй выход блока управления — C третьим входом блока знака и входом пятого формирователя, выход которого соединен одновременно со входами управления первого и второго преобразователей цифра-аналог и со входом управления второго блока памяти, информационные входы которого соединены соответственно с выходами блока знака, а выход второго блока памяти — с управляющим входом коммутатора знака.

8 известном фазометре получение результата измерения, определяющего фазовый сдвиг и представленного в аналоговом виде,,осуществляется путем получения цифровых эквивалентов интервала времени . пропорционального сдвигу фаз и периода входных сигналов Т с последующим функциональным преобразованием в аналоговую величину, пропорциональную отношению /Т, то есть фазовому сдвигу. Основными элементами функционального преобразователя в данном фазометре являются два преобразователя цифра-аналог, три резистора. усилитель и сумматор, кроме этого для нормального функционирования известного фаэометра необходимо подключить с выхода счетчика к информационным.входам второго преобразователя цифра-аналог вполне определенное заранее рассчитанное число разрядов. Следовательно, недостатком известного фазометра является сложность его реализации.

Целью предлагаемого изобретения является упрощение устройства.

Достигаемый при этом положительный эффект заключается а повышении надежности, экономичности фазометра в процессе

eI o изготовления и эксплуатации.

Сущность предлагаемого изобретения заключается в том, что в инфранизкочастотном фазометре, содержащем пять формирователей, блок управления, блок знака. последовательно соединенные триггер, элемент совпадения, счетчик, первый блок памяти и первый преобразователь цифра-аналог, а также генератор импульсов, выходом подсоединенный к второму входу элемента совпадения, источник напряжения, который через коммутатор знака соединен с опорным входом первого преобразователя цифра-аналог, второй блок памяти, усилитель и второй преобразователь цифра-аналог, опорный вход которого соединен с выходом усилителя, причем входы первого и второго формирователей являются входами фаэометра, а их выходы соединены соответственно через третий и четвертый формирователи с соответствующими входами управления блока знака и соответственно со входами управления первого блока памяти, кроме того выходы первого и второго формирователей соединены через блок управления с соответствующими входами триггера, первый выход блока управления соединен также со входом управления счетчика, а второй выход блока управления — с третьим входом блока знака и входом пятого формирователя, выход которого соединен одновременно со входами управления первого и второго преобразователей цифра-аналог и со входом управления второго блока памяти, информационные входы которого соединены соответственно с выходами блока знака, а выход второго блока памяти — с управляющим входом коммутатора знака, преобразователи цифрааналог выполнены в виде преобразователей цифрового кода в ток, а их объединенные выходы соединены со входом усилителя, выход которого является выходом фазометра, а все информационные выходы счетчика соединены с информационными входами второго преобразователя цифра-аналог.

Таким образом, в предлагаемом фаэометре осуществлена новая организация функционального преобразования, состоящая в том, что после измерения интервала времени х, пропорционального сдвигу фаз, и периода Т входных сигналов формируется аналоговая величина, пропорциональная отношению t /Т, то есть фазовому сдвигу. и использующая лишь два преобразователя цифра-аналог и усилитель. При этом реализуется зависимость вида где Ussr — выходное напряжение фазометра, U>s — напряжение на выходе коммутатора знака, К1, К2 — масштабные коэффициенты, соответствующих преобразователей цифра-аналог, N - число импульсов, пропорциональное r, Мт — число импульсов, пропорциональное T.

1775683

На фиг, 1 изображена структурная схема предлагаемого фазометра; на фиг. 2 а представлена структурная схема триггера; на фиг. 2 б изображена структурная схема первого блока памяти; на фиг, 3 представлена временная диаграмма работы фазометра и его элементов; на фиг, 4. а изображена структурная схема блока управления; на фиг. 4 б представлена структурная схема блока знака; на фиг. 4 в приведена структурная схема второго блока памяти; на фиг.

4 с изображена структурная схема коммутатора знака; на фиг. 5 приведена принципиальная схема выходной части триггера, Входные сигналы (см. фиг. 1) поступают на входы первого и второго формирователей 1 и 2, выходы которых соединены с входами третьего и четвертого формирователей 3, 4 и одновременно подключены к соответствующим входам блока 5 управления, первый выход которого соединен со вторым выходом управления счетчика 6 и первым входом триггера 7, выход которого соединен с первым входом элемента 8 совпадения, второй вход которого соединен с выходом генератора 9 импульсов, выход элемента 8 совпадения соединен с первым входом счетчика 6, выход которого подключен к первому входу первого блока 10 памяти, второй и третий входы управления которого соединены соответственно с выходами третьего и четвертого формирователей 3, 4 и одновременно с соответствующими первым и вторым входами управления блока 11 знака, третий вход которого соединен с вторым выходом блока

5 управления, с вторым входом триггера 7 и с входом пятого формирователя 12, выход которого соединен одновременно с третьим и вторым входами управления соответственно первого и второго преобразователей

13, 14 цифра-аналог и с первым входом управления второго блока 15 памяти, второй и третий информационные входы которого соединены соответственно с первым и вторым выходами блока 11 знака, выход второго блока 15 памяти соединен со вторым управляющим входом коммутатора 16 знака, первый вход которого соединен с выходом источника 17 напряжения, выход коммутатора 16 знака соединен со вторым опорным входом первого преобразователя

13 цифра-аналог, первый вход которого подключен к выходу первого блоха 10 памяти, первый вход которого соединен с третьим входом (информационными входами) второго преобразователя 14 цифра-аналог, первый опорный вход которого является выходом устройства и подключен к выходу усилителя 18, вход которого соединен с вы5

55 ходами первого и второго преобразователей 13, 14 цифра-аналог.

На фиг. 2 а первый вход триггера 7 соединен с входом формирователя 19, 8Т0рой вход триггера 7 соединен с входом формирователя 20, выход формирователя

19 соединен с первым входом элемента

ИЛИ 21, второй вход которого соединен с выходом формирователя 20, а выход элемента ИЛИ 21 соединен с входом триггера

22, выход которого является выходом триггера 7, На фиг. 2 б второй вход управления блока 10 памяти соединен с первым входом элемента ИЛИ 23, третий вход управления блока 10 памяти соединен с вторым входом элемента ИЛИ 23, выход которого подключен к входу триггера 24, выход которого соединен с входом формирователя 25, выход которого соединен с первым входом управления регистра 26 памяти, второй вход которого является первым входом блока 10 памяти, выходом которого является выход регистра 26 памяти, На фиг. 4 а первый вход блока 5 управления соединен с первым входом элемента

ИЛИ 27 и с первым входом элемента И 28, второй вход элемента ИЛИ 27 соединен со вторым входом элемента И 28 и является вторым входом блока 5 управления, первый выход которого подключен к выходу момента ИЛИ 27, а второй выход — к выходу элемента И 28.

На фиг. 4 б первый вход управления блока 11 знака соединен с первым входом элемента И 29, второй вход управления блока 11 знака соединен с первым входом элемента И 30, второй вход которого является третьим входом блока 11 знака и соединен со вторым входом элемента И 29, выход которого соединен с R-входом триггера 31, S-вход которого подключен к выходу элемента И 30.

Прямой выходтриггера 31 является первым выходом блока 11 знака, второй выход которого соединен с инверсным выходом триггера 31.

На фиг. 4 в первый вход управления блока 15 памяти соединен с входом С синхронизации триггера 32, второй информационный вход блока 15 памяти соединен с

S-входом триггера 33, R-вход которого является третьим информационным входом блока 15 памяти, выходом которого является выход триггера 32, 0-вход которого соединен с выхпдом триггера 33.

На фиг. 4 r выход коммутатора 16 знака соединен с выходом операционного усилителя 34 и со входом резистора 35, выход которого соединен с инвертирующим вхо1775683 дом усилителя 34 «с выходам резистора

36, вход которого является вторь..м входом коммутатора 16 знака и соединен с входом резистора 37, выход которого подключен к неинвертирующему входу усилителя 34 и ко входу резистора 38, выход которого соединен с входом резистора 39 и входом ключа 40, выход которого соединен с выходом резистора 39 и подключен к общей точке. Вход управления ключа 40 является первым управляющим входом коммутатора 16 знака.

На фиг, 5 вход триггера 22 соединен с входом синхронизации С1 микросхемы

564ТМ2 (ТТ) ОСТ П 340.907.80, выход триггера 22 соединен с выходом 01 и входом D1 микросхемы ТТ, вход S1 микросхемы ТТ подключен к общей точке, а вход й1 микросхемы ТТ через резистор R;.oåäèíåí с общей точкой и одновременно через конденсатор С подключен к выходу источника питания +0пит.

Устройство работает следующим образом. В начальный момент времени t< при подаче питания триггеры 22 и 24 автоматически устанавливаются в нулевое положение. Одна из возможных схем реализации триггера 22 представлена на фиг. 5. В момент включения на вывод R". через конденсатор С поступает напряжен.те питания

+Un, устанавливающее м1";росхему ТТ в нулевое состояние. Время действия потенциала+0пит, определяется параметрами и и

С. После заряда конденсатора С потенциал

+0лит. снимается с вывода R1 и триггер 22 работает в режиме счетного триггера. В качестве микросхемы ТТ может быть использована микросхема серии 564ТМ2 ОСТ П

340.907-80. Триггер 24 выполнен аналогично триггеру 22.

Формирователи 1 и 2 вырабатывают

ИЗ ВХОДНЫХ СИГНаЛОВ 0»1 И Ue>Z ПОСЛЕДОвательности прямоугольных импульсов длительностью Т и период . -, повторения

2Т(Т вЂ” период входных сигналов). В качестве формирователей 1 и 2 могут быть использован ы усилители-формирователи, Выходные сигналы формирователей 1, 2 01 и 02 (см, фиг. 3) поступают на входы форми рователей 3, 4 и на входы блока 5 управления. Последний вырабатывает два сигнала, получаемых логическим слежением (см. фиг;

3, U ) и логическим умножением (фиг. 3, Ua), Формирователи 3, 4 технически могут быть реализованы на основе одной иэ известных схем. Блок 5 управления технически может быть реализован согласно схеме, представленной на фиг. 4, а. Элемент .1ЛI4 27 осуществляет логическое сложе!ие сигналов на входах блока 5 управления, а элемент

И 28 — их логическое умножение, Триггер 7 управляется положительным перепадом Ue и отрицательным перепадом сигнала 0 .

Длительность сигнала на выходе триггера 7 (фиг. 3, U7) равна Т и его начало синхронизировано с началом ранее появляющегося сигнала на выходах формирователей 1 или

2, При наличии импульса на выходе триггера

7 через элемент 8 совпадения от генератора

9 импульсов на счетчик 6 проходят импульсы с частотой Гол. При изменении состояния триггера 7 счетчик 6 останавливается и сохраняет свое состояние до момента, пока Ue не обратится в нуль. При этом происходит сброс счетчика 6. Технически счетчик 6 может быть реализован, например, на микросхемах 564ИЕ10, 564ИЕ14 ОСТ П

340.907-80. Триггер 7 технически может быть реализован, согласно схеме фиг. 2, а.

Формирователь 19 может быть реализован аналогично формирователям 3, 4, а формирователь 20 — на основе известной схемы.

Формирователь 19 вырабатывает короткий импульс в момент положительного перепада входного сигнала 0>, а формирователь 20 — в момент отрицательного перепада входного сигнала 0в., Полученные импульсы через элемент ИЛЙ21 поступают на вход триггера 22. Первый иэ двух поступивших импульсов переводит триггер 22 в единичное состояние, а второй — возвращает в исходное нулевое, Формирователи 3 и 4 вырабатывают короткие импульсы в моменты положительных перепадов сигналов 01 и U2, соответственно. Эти импульсы поступают на входы управления блока 11 знака. При изменении соотношения между моментами появления сигналов U1 и 02 изменяется состояние информационных выходов блока 11 знака, характеризующее знак разности фаэ входных сигналов устройства. Блок 11 знака технически может быть реализован согласно схеме фиг. 4, б. На вход блока 11 знака поступает сигнал UB со второго выхода блока 5 управления, а на входы управления — сигналы 0э, U4 (см. фиг. 3, 0з, 04, Ов). Если U»1 опережает Uea (как показано на фиг, 3), то на

8-входтриггера 31 через элемент И 30 будут проходить импульсы только с формирователя 4. Если Uex2 будет onepe>Karb Uex1, то на

R-вход триггера 31 через элемент И 29 будут поступать импульсы только с формирователя 3. Таким образом, в зависимости от знака фазы входных сигналов триггер 31 в рассмотренных случаях будет выдавать сигнал с прямого или инверсного своего выхода.

Одновременно импульсы с формирователей 3, 4 служат командой на введение в

1г /Ььы

14-, = Роп х ° йт-Роя T. блок 10 памяти числа, отсчитанного в данный момент счетчиком 6. При втором (из серии в два импульса) импульсе в блоке 10 памяти записывается число: где т- время между моментами начала сигналов 01 и 02, Fon — частота генератора 9 импульсов.

Технически блок 10 памяти может быть реализован согласно схеме, представленной на фиг. 2, б. Короткие импульсы через элемент ИЛИ 23 поступают на вход триггера

24. Первый из двух импульсов переводит триггер 24 в единичное состояние, а второй импульс возвращает в исходное нулевое состояние. Формирователь 25 па отрицательному перепаду сигнала с выхода триггера 24 вырабатывает импульс, по которому в регистре 26 памяти запоминается число, находящееся íà его втором входе в данный момент времени. Формирователь 25 может быть выполнен аналогично формирователю 20. Регистр 26 памяти может быть технически реализован на основе схемы, описанной в вышеназванной книге: Гутников В.С., с.

206-207, рис. 13-1.

Отрицательным перепадом сигнала Us запускается формирователь 12, вырабатывающий импульс Uiz команды перезаписи.

При этом в блок 15 памяти вводится сигнал с выходов блока 11 знака, являющийся информацией о знаке разности фаэ, одновременно из блока 10 памяти в память преобразователя 13 вводится число Ny, из счетчика 6 в память преобразователя 14 вводится число Йт, определяемое выражением

Формирователь 12 выполнен аналогично формирователям 20, 25, Блок 15 памяти может быть реализован согласно схеме фиг. 4, в. В зависимости от сигналов на входах триггера 33 последний устанавливается в единичное или нулевое состояние. которое по сигналу с формирователя 12, поданному на вход управления блока 15 памяти, запоминается триггером 32.

Сигнал на выходе блока 15 памяти управляет через коммутатор 16 знака знакам источника 17 напряжения, подключаемого к опорному входу преобразователя 13, В качестве преобразователей цифра-аналог могут быть использованы преобразователи . типа R-2R серии 572ПА2 6К0.348.528 ТУ, содержащие в себе регистры памяти. Коммутатор 16 знака может быть реализован согласно схеме фиг. 4, г. Напряжение на выходе коммутатора 16 знака при

5 разомкнутом ключе 40 описывается выражением

Umð— Un, .10 где 0л- постоянное напряжение на выходе источника 17 напряжения, R35 — R39 — сопротивление резисторов 35-39, соответственно.

15 При замкнутом ключе 40 напряжение на выходе коммутатора 16 знака описывается выражением

0 = В36ЯЗ8 835037

0 з= 0п.

Если принять. что R35 = R36 = R37 Й, R Ra

R38=, R39 «, 25 то

U1sp = K1sU 11 U1ss -K1sU17, <+ iz -1

30 гд К -д-+-,,= — .

Коэффициент усиления коммутатора 16 знака,а- число, определяемое выбранным зна-. чением Кы.

35 Таким образом, в зависимости от сигнала на управляющем входе коммутатора 16 знака, поступающего с выхода блока 15 памяти и определяющего знак разности фаз изменяется знак напряжения на выходе

40 коммутатора 16 знака, Величина выходного тока преобразователя 13 определяется выражением

45 l1 = — ), Al 2 — N, (1)

Uts " 0ы К1 2п t o где Uis- напряжение на выходе коммутатора 16 знака. R — выходное сопротивление

50 преобразователя типа R-2R, К1 = — — мас2п штабный коэффициент преобразователя 13, n — число его разрядов.

Выходной ток преобразователя 14 бу55 дет равен в — 1

Usvx y A 2f 0вых К2 N (2) 2 " i--о

1775683

12 где Овых — напряжение на выходе фазометра, K2 - — — масштабный коэффициент

2 преобразователя 14, m — число его разрядов.

Так как на входе усилителя имеет место соотношение I > + Ь - О, то с учетом (1) и (2) получим:

О16К1 „„„ОвыхK2 N «О

R " R

Отсюда

K1 N<

Овых = О16

К2 N1

= — О16 — — = — ui) К вЂ”, (З)

К1

K2T Т 20

Так как величина з пропорциональна фазовому сдвигу p, aT — пропорциональна 2 ж, то выражение (3) соответствует

Овых = — U16 K °

Следовательно, устройство измеряет разность фаз и формирует аналоговый сигнал, пропорциональный ее величине и имеющий соответствующий знак.

Таким образом, по сравнению с прототипом предлагаемый фазометр проще по технической реализации, так как исключа- 35 ются дополнительные три сопротивления и сумматор.

Формула изобретения

Инфранизкочастотный фазометр, содержащий пять формирователей, блок управления, блок знака. последовательно соединенные триггер, элемент совпадения, счетчик, первый блок памяти и первый преобразователь цифра-аналог, а также генератор импульсов, выходом подсоединенный к второму входу элемента совпадения, источник напряжения, который через коммутатор знака соединен с упорным входом первого преобразователя цифра-аналог, второй блок памяти, усилитель и второй преобразователь цифра-аналог, опорный вход которого соединен с выходом усилителя, причем входы первого и второго формирователей ,являются входами фазометра. а их выходы соединены соответственно через третий и четвертый формирователи с входами управления блока знака и соответственно с входами управления первого блока памяти, кроме того выходы первого и второго формирователей соединены через блок управления с соответствующими входами триггера, первый выход блока управления соединен также с входом управления счетчика, а второй выход блока управления — с третьим входом блока знака и входом пятого формирователя, выход которого соединен одновременно с входами управления первого и второго преобразователей цифра-аналог.и с входом управления второго блока памяти, информационные входы которого соединены соответственно с выходами блока знака, а выход второго блока памяти — с управляющим входом коммутатора знака, отличающийся тем, что. с целью упрощения устройства, в нем преобразователи цифра-аналог выполнены в виде преобразователей цифрового кода в ток, а их обьединенные выходы соединены с входом усилителя, выход которого является выходом фазометра, а все информационные выходы счетчика соединены с информационными входами второго преобразователя цифра-аналог.

1775683!

1775683

L! а) г) Составитель К.Колесников

Техред М.Моргентал - Корректор А.Козориз

Редактор

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Заказ 4032 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва. Ж-35, Раушская наб., 4/5

Инфранизкочастотный фазометр Инфранизкочастотный фазометр Инфранизкочастотный фазометр Инфранизкочастотный фазометр Инфранизкочастотный фазометр Инфранизкочастотный фазометр Инфранизкочастотный фазометр Инфранизкочастотный фазометр 

 

Похожие патенты:

Изобретение относится к измерительной технике и может быть использовано в радиотехнических устройствах различного назначения

Изобретение относится к радиоизмерительной технике и может быть использовано для измерения угла сдвига фаз между двумя периодическими электрическими сигналами

Изобретение относится к устройствам многоцикловых измерений сдвига фаз в условиях амплитудных и фазовых флуктуации между двумя периодическими сигналами

Изобретение относится к радиоизмерительной технике, в частности к устройствам измерения среднего значения сдвига фаз между двумя сигналами с использованием подсчета стандартных импульсов

Изобретение относится к устройствам измерения разности фаз двух сигналов в условиях амплитудных и фазовых флуктуаций

Изобретение относится к области электротехники и может быть использовано для контроля фазового угля при чередовании фаз питающих фидеров для стрелочных переводов на железнодорожном транспорте

Изобретение относится к радиотехнике, а именно к технике радиосвязи, и предназначено для использования в составе устройств цифровой обработки сигналов при обработке узкополосных сигналов с компенсацией помех при приеме сигналов с фазоразностной модуляцией

Изобретение относится к электротехнике и может быть использовано в устройствах релейной защиты в качестве реле направления мощности

Изобретение относится к устройствам измерений разности начальных фаз сигналов в присутствии переменной фазовой составляющей, имеющей периодический характер, в частности в системах связи, использующих ретранслятор, входящий в состав аппаратуры искусственного спутника Земли, размещенного на геостационарной орбите

Изобретение относится к области электротехники и может быть использовано в качестве реле направления мощности

Изобретение относится к области радиоизмерений и может быть использовано для измерения временного сдвига, возникающего в реальных четырехполюсниках, например в усилителях аудиосигналов, между выходным и входным сигналами, носящими как случайный характер, так и детерминированный моногармонический

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах программного управления, для автоматического ввода информации в электронно-вычислительную машину (ЭВМ)

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах программного управления для автоматического ввода информации в электронно-вычислительную машину (ЭВМ)

Изобретение относится к измерительной технике и может быть использовано в электромашиностроении, электроприводе и электроэнергетике при испытаниях и эксплуатации синхронных машин

Изобретение относится к области фазовых измерений и может быть использовано преимущественно при аттестации аттенюаторов как обычных, так и программно управляемых
Наверх