Устройство для обмена информацией между эвм

 

Изобретение относится к вычислительной технике и может быть использовано для сопряжения специализированных ЭВМ с универсальными ЭВМ. Цель изобретения - сокращение времени обмена информацией и сокращение аппаратных затрат устройства . Цель достигается тем, что в устройство, содержащее селектор адреса, коммутатор шины и два магистральных усилителя, введены триггер пуска, два элемента И-ИЛИ- НЕ, шесть элементов ИЛИ-НЕ, пять элементов И, блок синхронизации, арифметико-логическое устройство, счетчик адреса, коммутатор микроопераций, коммутатор адреса , триггер формирования синхросигнала , триггер ответа, два элемента И-НЕ и элемент ИЛИ. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (si)s Я 0,6 F 13/20

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (21) 4795964/24 (22) 26,02.90 (46) 30,12.92, Бюл. KL 48 (71) Конструкторское бюро электройриборостроения (72) В.П.Шапкин, B.Å,Ëåâêîâ и О.А.Лученко (56) Авторское свидетельство СССР

М 1262513, кл. 6 06 F 13/20, 1985.

Авторское свидетельство СССР

М 1251093, кл. G 06 F 13/20, 1986.,(54) УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ МЕЖДУ ЭВМ (57) Изобретение относится к вычислительной технике и может быть использовано для

Изобретение относится к области вычислительной техники и может быть использовано для сопряжения специализированных ЦВМ с универсальными, серийно выпускаемыми ЭВМ.

Известно устройство для обмена информацией между электронными вычислительн ыми машинами (1), содержащее дешифратор адреса, блок обработки запросов, таймер, коммутатор запросов приема, триггер прерывания, группы элементов И выходного коммутатора информации, группу элементов И, группу элементов И-ИЛИ входного коммутатора информации, усилитель-приемник блока передающих усилителей и соответствующие связи.

Недостатком устройства являются большие временные затраты на установление связи между ЭВМ, большие аппаратные затраты, сложный алгоритм обмена.

Наиболее близким из известных к предложенному является устройство для сопря Ы„„1784990 A 1

2 сопряжения специалиэйрованных ЭВМ с универсальными ЭВМ. Цель изобретения— сокращение времени обмена информацией и сокращение аппаратных затрат устройства. Цель достигается тем, что в устройство, содержащее селектор адреса, коммутатор шины и два магйстральных усилителя, введены триггер пуска, два,элемента И-ИЛИНЕ, шесть элементов ИЛИ-НЕ, пять элементов И, блок синхронизации, арифметико-логическое устройство, счетчик адреса, коммутатор микроопераций, коммутатор адреса, триггер формирования синхросигнала, триггер ответа, два элемента И-НЕ и элемент ИЛИ. 2 ил. жения двух электронных вычислительных машин (21, содержащее блок канальных приемопередатчиков (первый и второй магистральные элементы), дешифратор адреса, блок дешифрации управляющих сигналов

ЭВМ1 (селектор адреса), блок шифрации . сигналов интерфейса ЭВМ2, регистр состояния, мультиплексор (коммутатор шины), блок контроля четности, блок прерываний, блок связи.

Недостатком устройства является большое время обмена между ЦВМ, большие затраты оборудования, сложная процедура обмена, Это связано с тем, что процедурой обмена в значительной степени занимается, кроме устройства,. и одна из ЦВМ, То есть устройство перекладывает функции ввода-вывода информации из АЛУ одной из

ЦВМ на эту ЦВМ, что приводит с одной стороны к потере производительности

ЦВ М, с другой стороны к увеличению времени обмена, появлению дополнительных бло1784990 ков в устройстве. усложнению программи- первого элемента И-НЕ, второй вход которования обмена;: рого соединен со входом сброса триггера

Целью изобретения является сокраще- ответа, первым входом первого элемента яие времени обмена информацией и сокра- И-ИЛИ-НЕ, выходом элемента ИЛИ, перщение аппаратныхзатратустройства. 5 вым входом второго элемента И-НЕ и перПоставленная цель достигается тем, что вым входоМ третьего элемейта, И, второй в устройство для обмена информацией меж- вход которого соединен с синхровходом ду ЭВМ, содержащее селектор адреса,.ин- триггера ответа и инверсным выходом тригформационный вход которого подключен к гера формирования синхросигнала, синхвыходу первого магистрального усйлителя, 10 ровход и информационный вход "которого коммутатор -ши*йы, выход которого соеди- соединены соответственно . c выходом нен с Информационным"входом второго ма- первого элемента И-НЕ и,выходом третьего гистрального усилителя, причем выход, элемента И, прямой выход триггера формивторого и вход первого магистральных уси- рования синхросигнала соединен с первым лителей образуют вход-выход устройства 15 входом второго элемента И-ИЛИ-НЕ, втодля подключения к ийформационному вхо- рой вход которого соединен с первыми входу-выходу первой ЭВМ, группа управляю- дами четвертого и пятого элементов И и щих входов и выходов ответа селектора выходом второго элемента И-НЕ, второй адреса является соответственно группой . вход которого соединен с третьим входом входов и выходов устройства для подключе- 20 третьего элемента И, выходом ПРИ3НАК ния к группе управляющих шин к выходу РАБОТЫ блока синхронизации, вторыми ответа первой ЭВМ, введены блок синхро- входами первого и второго элементов И и низации, арифметико-логический узел, входом управления коммутатора адресов, счетчик адреса, коммутатор микроопера- информационный вход кбторого соединен с ций, коммутатор адреса, триггер формиро-- 25 выходом счетчика адреса, управляющий вания синхросигнала, триггер ответа, вход которого соединен со вторым входом триггер пуска, первый элемент И-.ИЛИ-НЕ,. пятого элемента ИЛИ-НЕ и выходом перво-. второй элемент И-ИЛИ-НЕ, первый элемент го элемента ИЛИ-НЕ, информационный

И, первый элемент И-НЕ, второй элемейт вход счетчика адреса соедйиен с выходом

И-НЕ, второй элемент И, третий элемент 30 первого магистрального элемента и первым

И, первый элемент ИЛИ-НЕ, второй элемент информацйонным входом коммутатора шиИЛИ-НЕ, третий элемент ИЛИ-НЕ, четвер - .ны. втор6й информационный вход которого тый элемент ИЛИ-НЕ, пятый элемент ИЛИ- соединен с входом арифметико-логического

НЕ, шестой элемент ИЛИ-НЕ. элемент ИЛИ, узла, вход управления которого соедйнен с четвертый элемент И, пятый элемент И, при- 35 выходом коммутатора микроопераций, такчем первый выход выборки селектора адре- тирующий вход арифметико-логического узса соединен с первым входом первого ла соединен с выходом второго элемента элемента ИЛИ-НЕ, втОрой вход которого . И-ИЛИ-НЕ, âûõîä коммутатора адресов сосоединен с первым входом второго злемен- единен с входом адресации арифметико-лота ИЛИ-НЕ, и выходом ЗАПИСЬ селектора 40 гического узла, информационный вход адреса, второй выход выборки. которого со-. которого соединен с выходом коммутатора единен с первйм входом первого элемента шины, вход управления второго магистральИ и вторым входом второго элемента WIN- ного элемента соединен с выходом третьего

НЕ, выход которого соединен спервым вхо- Элемента ИЛИ-НЕ, второй и третий входы дом элемента ИЛИ, второй вход которого 45 управления коммутатора шины соединены соединен с первым входом третьего элемен- соответственно с выходами четвертого и пята ИЛИ-НЕ, с первым входом управления того элементов И,.выход шестого элемента коммутатора шины и с выходом четвертого ИЛИ-НЕ соединен ссинхровходом триггера элемента ИЛИ-НЕ, первый. вход которого пуска, вход сброса, которогосоединенс соединен с первым входом второго элемен- 50 выходом первого элемента И-ИЛИ-НЕ, втота И и с третьим выходом выборки селекто- рой вход которого соединен с выходом синра адреса, выход ЧТЕНИЕ которого хросигнала блока синхронизации, выход соединен со вторым входом четвертого эле- триггера пуска соединен со входом пуска мента ИЛИ-НЕ, вход ответа селектора адре- блока синхронизации, информационные са соединен с выходом пятого элемента 55 входы триггера ответа, триггеров пуска и

ИЛИ-НЕ, первый вход которого соединен с группа режимных входов селектора адреса первым входом шестого элемента ИЛИ-НЕ соединены с шиной логической единицы., и прямым выходом триггера ответа, инвер- третий вход второго элемента И-ИЛИ-НЕ, сный выход которого соединен со входом третий вход первого элемента И-ИЛИ-НЕ, "+1" счетчика адреса и с первы входом соединенный с входами сброса блока синх1784990

5 6 ронизации,и триггера формирования синх- рой элеменг ИЛЬИНЕ 21, третий элемент . росигнала, второй вход шестого элемента ИЛИ-НЕ 24, четвертыйэлемент ИЛИ-НЕ22, ИЛИ-НЕ и третий вход первого элемента пятый элемент ИЛИ-HE 23, шестой элемент

И-НЕ, соединенный с тактовым входом ИЛИ-НЕ25,элемейтИЛИ26,четвертыйэлеблока синхронизации, являются соответст- 5 мент И 18, пятый элемент И 19, причем первующими входами устройствадля подклю- вый выход выборки селектора 1 адреса чения к выходам синхронизации, сброса, соединен с первым входом первого элепуска и тактов второй ЭВМ, выходы йервого мента 20 ИЛИ-НЕ, второй вход которого сои второго элементов И соединены с группой единен с первым входом второго элемента адресных входов коммутатора микроопера- 10 21 ИЛИ-НЕ, и выходом ЗАПИСЬ селектора ций, вторые входы четвертого и пятого зле- 1 адреса, второй выход выборки которого ментов И и первый информационный вход соединен с первйм входом первого элеменкоммутатора микроопераций образуют та 28 И и вторым входом второго элемента группу входов устройства для подключения 21 ИЛИ-НЕ, выход которого соединен с перк группе выходов микроопераций второй 15 вым входом элемента 26 ИЛИ, второй вход

ЭВМ, второй вход третьего элемента ИЛИ- . которого соединен с первым входом третьНЕ и третий-пятый информационные входы его элемента ИЛИ-НЕ 24, с первым входом коммутатора шины являются соответствуЮ- управления коммутатора 5 шины и с выхощими входом и группой входов устройства дом четвертого элемента ИЛИ-НЕ 22, пер.для подключения к выходу управлений "и 20 вый вход которого соединен с первым группе информационных выходов" второй входом второго элемента И 27 и с третьим

ЭВМ, выход синхросигнала блока синхро- выходомвыборкиселектора1адреса,выход

:низацииивходадресакоммутатора адресов ЧТЕНИЕ которого соединен со вторым вхоявляются соответствующими выходом и дом четвертого злемейта ИЛИ-НЕ 22, вход входом устройства для подключения к так- 25 ответа селектора адреса соединен с выхотовому входу и выходу заданий поля адре- дом пятого элемента ИЛИ-HE 23, первый сов второй ЭВМ, второй и третий вход которого соединен с первым входом информациойные входы коммутатора мик- шестого элемента ИЛИ-НЕ 25 и прямым выроопераций образуют группу входов уст- ходомтриггера11ответа,инверсный выход ройства для подключения к группе выходов 30 которого соединен со входом "+1" счетчика задания кодов микроопераций записйи чте- 4 адреса и с первым входом первого элеменния устройства, та И-НЕ 16, второй вход которого соединен

На фиг. 1 представлена функциОналь- со входом сброса триггера 11 ответа, перная схема устройства; на фиг. 2 — временная .вым входом первого элемента И-ИЛИ-НЕ диаграмма работы устройства, 35 13, выходом элемента 26 ИЛЙ, первым вхоУстройство содержит селектор 1 адре- дом второго элемента 17 И-НЕ и первым са,.информационный вход которого подклю- входом третьего элемента 15 И, второй вход чен к выходу первого магистрального которогосоединенссинхровходомтриггера усилителя 7, коммутатор 5 шины, выход ко- 11 ответа и инверсным выходом триггера 10 торого соединен с информационным вхо- 40 формирования синхросигнала, синхровход, дом второго магистрального усилителя 8, и информационный вход . которого соепричем выход второго и вход первого маги динен соответственно с выходом первого стральных усилителей 7 и 8 образуют вход- элемента 16 И-HE и выходом третьего элевыход 33 устройства для подключения к мента 15 И, прямой выход триггера 10 форинформационному входу-выходу первой 45 мирования синхросигнала соединен с

ЭВМ, группа управляющих входов и выхо- первым входомвторогоэлемента14И-ИЛИдов ответа селектора адреса являются соот- НЕ, второй вход которого соединен с первыветственно группой входов и выходов . ми входами четвертого и пятого элементов

29-32, 48, 49 устройства для подключения к И 18 и 19 и выходом второго элемента И-Н Е группе управляющих шин к выходу ответа 50 17, второй вход которого соединен с третьпервой ЭВМ, блок 2 синхронизации, ариф- им входом третьего элемента 3 И, выходом метико-логический узел 3;счетчик 4 адреса,. ПРИЗНАК РАБОТЫ блока 2 синхронизации, коммутатор 6 микроопераций, коммутатор 9 вторыми входами первого и второго элеменадреса, триггер 10 формирования синхро- тов И 28 и 27 и входом управления коммутасигнала,триггер11ответа,триггер12 пуска, 55 тора 9 адресов, информационный вход первый элемент И-ИЛИ-НЕТ 13, второй эле- . которого соединен с выходом счетчика 4 мент И-ИЛИ-НЕ 14, первый элемент И 28, адреса, управляющий вход которого соедипервый элемент И-НЕ 16, второй элемент нен со вторым входом пятого элемента 23

И-НЕ 17, второй элемент И 27, третий эле- ИЛИ-НЕ и выходом первого элемента 20 мент И 15, первый элемент ИЛИ-НЕ 20, вто- ИЛИ-НЕ, информационный вход счетчика

1784990

7 8 адреса соединен с выходом первого магист- чения к тактовому входу и выходу заданий рального элемента 7 и первым информаци- поля адресов второй ЭВМ, второй и третий онным входом коммутатора 5 шины, второй . информационные входы коммутатора микинформационный вход которого соединен с роопераций образуют группу входов уствыходом арифметико-логического узла 3, 5 ройства 39, 40 для подключения к группе вход управления которого соединен.с выхо- выходов задания кодов микроопераций задом коммутатора 6 микроопераций, такти- писи ичтения устройства. рующий вход аримфетйко-логйческого узла . Устройство работает следующим обра3 соединен с выходом второго элемента И- зом. После прихода на вход 44 сброса, а

ИЛИ-HE 2, выход коммутатора 9 адресов 10 затем на вход 45 пуска блока 2 синхрониэасоединен с входом адресации арифметико- ции формирует тактовую сетку (см. фиг. 2), логического узла 3, информационный вход состоящую из восьми тактов (И1-И8). При которого соединен с выходом коммутатора: этом на выходе "ПРИЗНАК РАБОТЫ". блока

5 шины, вход управления второго магист- 2 синхронизации низкий уровень сигнала, рального элемента соединен с выходом 15 который блокирует на входах элементов 15, третьего элемента 24 ИЛИ-Н Е, второй и тре- 16, 9, 27, 28 управляющие сигналы, которые тий входы управления коммутатора шины формируютсяселектором1адресаисчетчисоединены соответственно с выходами чет- ком 4 адреса и разрешает работу АЛУ 3 от вертого и пятого элементов 18 и 19 И, выход сигналов управления (входы 35-38, 43, 46), шестого элемента 25 1, ИЛИ-НЕ соединен 20 поступающих от устройства управления (на с синхровходом триггера 12 пуска, вход ." фиг. 1 не показано). Операнды на информасброса которого соединен с выходом перво- - ционный вход АЛУ 3 поступают через комго элемента 13 И-ИЛИ-НЕ, второй вход ко- мутатор 5 с входов 41, 42 устройства. торого соединен с выходом 47.1 По мере готовностй данных в регистрах синхросигнала блока 2 синхронизации, вы- 25 общего назначения (POH) или при необхоход триггера 12 пуска соедийен со входом димости записи в РОНЫ АЛУ новых данных ,пуска блока 2 синхронизации, информаци- или управляющей информации устройство онные входы триггера 11 ответа, триггеров управления формирует запрос на прерыва12 пуска и группа режимных входов селек- . ние программы внешней ЦВМ и выставляет тора 1 адреса соединены с шиной логиче- 30 вектор прерывайия после получения разреской единицы; третий вход второго: шения прерывания. При записи в счетчик 4 элемента 14 И-ИЛИ-НЕ, третий вход перво- адреса внешняя ЦВМ на вход-выход 33 выго элемента 13 И-ИЛИ-НЕ, соединенный с ставляет адрес устройства и стробирующий . входами сброса блока 2 синхронизации и импульс на синхровход 48 устройства; СА1 триггера 10 формйрования синхросигйала, 35 дешифрирует адрес и формирует низкий второй входшестого элемента 25ИЛИ-HE и уровень сигнала на первом выходе. После третий вход первого элемента 16 И-НЕ, со-" этого на вход 29 "ЗАПИСЬ" поступает имединенный с тактовым входом блока 2 син - пульс от внешней ЦВМ. На вход-выход 33 хронизации, являются соответствующими предварйтельно выставляется информация, входами 44, 34, 45 устройства для подклю- 40 СА1 формирует на выходе "ЗАПИСЬ" низчения к выходам синхронизации, сброса, пу- . кий уровень сигнала, который через первый ска и тактов второй 3ВМ, выходы первого и элемент 20 ИЛИ-НЕ производит запись инвторого элементов 28 и 27 И соединены с формации в счетчик 4 адреса, через пятый . группой адресных входов коммутатора 6 элемент 23 ИЛИ HE формирует низкий уромикроопераций, вторые входы четвертого и 45 вень сигйала на вход ".ОТВЕТ" селектора 1 пятого элементов 18 и 19 И и первый ийфор- адреса. После этого СА1 формирует на вымационный вход коммутатора 6 микроопе- ходе "ОТВЕТ" устройства низкий уровень раций образуют группу входов 36, 37, 38 сигнала, после чего устанавливается в исустройства для подключения к группе выхо- ходное состояние (высокий уровень) сигнал, дов микроопераций второй ЭВМ, второй 50 на входе 29 "ЗАПИСЬ" и далее на синхроввход третьего элемента 24 ИЛИ-HE и тре- ходе 48 устройства. Таким образом, при затий-пятый информационные входы комму- . писк в счетчик 4 адреса останова работы татора 5 шины являются соответствующими блока 2 синхронизации не происходит. АЛУ входом 46 и группой входов 41, 42, 50 уст- 3 работает по микропрограмме своего устройства для подключения к выходу управле- 55 ройства управления. ния и группе информационных выходов При записи в РОНЫ AllY на втором вывторой ЭВМ, выход синхросигнала блока 2 ходе СА1, а затем и на выходе "ЗАПИСЬ" синхронизации и вход адреса коммутатора формируЮтся сигналы низкого уровня и чеадресов являются соответствующими выхо- реэ второй элемент 21 ИЛИ-НЕ, элемент 26 дом 47 и входом 35 устройства для подклю- ИЛИ и первый элемент 13 И-ИЛИ-НЕ сраба1784990.10 тывает триггер 12 пуска. После останова динен с информационным входом второго. блока 2 синхронизации на выходе "ПРИ- магистрального усилителя, причем выход

ЗНАК РАБОТЫ" формируется высокий уро- второго и вход первого магистральных усивень сигнала, который. переключает лителей образуют вход-выход устройства коммутатор 9 на прием содеожимого реги- 5 для подключения к информационному вхостра4адреса, коммутаторбна приемзаши- ду-выходу первой ЭВМ, группа управляютой микрооперации записи данных в АЛУ3, щих входов и выходов ответа селектора блокирует входы 36 и 37 микрооперации адреса является соответственно группой управления, настраивая таким образом ком- входов и выходов устройства для подклюмутатор 5 на прием информации с входов- 10 чения к группе управляющихшин-и выходу выходов 33 в АЛУ 3, и разрешает ответа первой ЭВМ, о т л и ч а ю щ е е с я прохождение частоты со входа 45 частоты тем, что, с целью сокращения времени обдля установления триггера 10 формирова- мена информацией и аппаратных затратусния синхросигнала в единицу. После сброса тройства, в него введены блок триггера 10 взводится триггер 11 ответа и 15 синхронизации, арифметико-логический блокирует прохождение частоты на синх- узел,счетчик адреса,"коммутатбр"мйкрооперовход триггера 10 формирования синхро- раций, коммутатор адреса, триггер формисигнала. Таким образом на вход рования синхросигнала, триггер ответа, тактирования АЛУ 3 через второй элемент триггер пуска, первый и второй элементы

И-ИЛИ-НЕ 14 поступает сигнал, во время 20 И-ИЛИ-НЕ, первый элемент И, первый и которого и происходит запись информации второй элементы И-НЕ, второй и третий але- в выбранный РОН. Сигнал.с выхода тригге- менты И, с первого по шестой элементы ра 11 ответа через пятый элемент ИЛИ-HE ИЛИ-НЕ, элемент ИЛИ, четвертый и пятый

23 поступает на вход "ОТВЕТ" СА1, который элементы И, причем первый выход выборки формирует на выходе 32 "ОТВЕТ". сигнал, 25 селектора адреса соединен с первым вхосообщающий внешней ЦВМ об окончании . дом первого элемента ИЛИ-НЕ, второй вход

: записи. Установливается высокий < ypo- которого соединен с первым входом второго вень сигнала на входах 48, 29, первом выхо- элемента ИЛИ-HE и выходом "Запись" де СА1 и выходе "ЗАПИСЬ" СА1. В селектораадреса,второйвыходвыборкикорезультате на выходе элемента ИЛИ 26 по- 30 торого соединен с первым входом первого является низкий уровень сигнала,.который элемента И и вторым входом второго элесбрасываеттриггер11 ответа в "0", ксодер- мента ИЛИ-НЕ, выход которого соединен с жимомусчетчика4адресаприбавляется "1", первым входом элемента ИЛИ, второй вход на выходе шестого элемента ИЛИ-ЙЕ 25 которого соедйнен с первым входом третьпоявляется вйсокий фронт сигнала, кото- 35 егоэлемента ИЛИ-НЕ, с первым входом упрый устанавливает триггер 12 пуска s еди- равления коммутатора" шййы "и С выходом ничное состояние. Блок 2 синхронизации четвертого элемента WIN-НЕ, первый вход запускается. Формируется тактовая сетка, которого соединен с первйм входом второго продолжается выполнение прерванной элемента И и с третьим выходом выборки микропрограммы.. 40 селектора адреса, выход "Чтение" которого

В режиме чтения из POH АЛУ низкий соединен со вторым входом четвертого элеуровень сигнала формируется на третьем мента ИЛИ-НЕ, вход ответа селектора адревыходе СА1 и на выходе "ЧТЕНИЕ" СА1, са соединен с выходом пятого элемента которые аналогичным образом останавли- ИЛИ-НЕ, первый вход которого соединен с вают блок 2 синхронизации. Коммутатор 6 45 первым входом шестого элемента ИЛИ-НЕ микроопераций настраивается на "заши- и прямым выходом триггера ответа, инверстую" микрооперацию чтения содержимого ный выход которого соединен с входом "+1"

POH АЛУ 3. Высокий уровень сигнала на счетчикаадреса и с первым входом первого выходечетвертогоэлемента ИЛИ-НЕ22че- элемента И-НЕ, второй вход которого соерез третий элемент ИЛИ-НЕ 24 открывает 50 динен с входом сброса триггера ответа, второй магистральный усилитель 8 на выда- первым входом первого элемента И-ИЛ Ичу,содержимого АЛУ 3 через коммутатор 5 НЕ, выходом элемента ИЛИ, первыми вхошины. дами второго элемента И-НЕ и третьего элемента И, второй вход которого соединен

Ф о р м у л а и з о б р е т е н и я 55 с синхровходом триггера, - ответа и инУстройство для обмена информацией версным выходом триггера формирования между ЭВМ, содержащее селектор адреса, синхросигнала, синхровход и информациинформационный вход которого подключен онный вход которого соединены соответстк выходу первого магистрального усилите- венно с выходом первого элемента И-НЕ и ля, коммутатор шины. выход которого сое- выходом третьего элемента И, прямой вы1784990

12 ра пуска соединен с входом пуска блока синхронизации, информационные входы триггера ответа, триггеров пуска и группа режимных входов селектора адреса соединены с шиной логической единицы; третий ход триггера формирования синхросигнала соединен с первым входом второго элемента И-ИЛИ-НЕ, второй вход которого соединен с первыми входами четвертого и пятого элементов И и выходом второго элемента 5 ный с входами сброса блока синхронизации и дом признак работы блока синхронизации, триггера формирования синхросигнала, втовторыми входами первого и второго элементов И и входом управления коммутатора ад- 10 рой вход шестого элемента ИЛИ-НЕ и третий вход первого элемента И-НЕ, соединенный с тактовым входом блока сийхрониэации, реса, информационный вход кЬторого соединен с выходом счетчика адреса, управляющий вход которого соединен с вторым являются соответствующими входами уствходом пятого элемента ИЛИ-HE и выходом ррйства для подключения к выходам синхпервого элемента ИЛИ-НЕ, информацион- 15 ронизации, сброса, пуска и тактов второй ный вход счетчика адреса соединен с.вйхо - ЭВМ, выходы первого и второго элементов дом первого магистрального элемента и И соединены. с группой адресных входов первым информационным входом коммутэ- " коммутатора микфвпераций, вторые входы тора шины, второй информационный вход . четвертого и пятого элементов И и первый которого соединен с входом арифметико- 20 информационный вход коммутатора микрологического узла, вход управления которого операций образуют группу входов устройстсоединен с выходом !коммутатора мик- ва для подключения к группе выходов роопераций, тактирующий вход арифмети- микрооперацйй второй ЭВМ, второй вход ко-логического узла соединен с выходом третьего элемента ИЛЙ-НЕ и третий-пятый второго элемента И-ИЛИ-НЕ, выход комму- 25 информационные входы коммутатора шины татора адресов — с входом адресации ариф- являются соответствующими входом и метико-логического узла, информационный группой входов устройства для "подклюйе-. вход которого соединен с выходом коммута- . ". ния к выходу управления и группе информатора шины, вход управления второго маги- ционных выходов второй ЭВМ, выход стрального элемента соедйней с выходом 30 синхросигналэ блока синхронизации и вход третьего элемента ИЛИ-НЕ, второй и тре- адреса коммутатора адр6сОв являются сооттий входы управления коммутатора шины — ветствующимйвыходом и входом устройстсоответственнос выходамичетвертогоипя- ea для подключения к тактовому входу и того элементов И; выход шестого. элемента выходу заданий поля адресов второй 38М, ИЛИ-HE соединейс синхровходом триггера 35 второй и третий информационные входй пуска, вход сброса которого соедйнен с вы-: коммутатора микроопераций образуют ходом первого элемента И-ИЛИ-НЕ, второй группу входов устройства для подключения вход которого соединен с выходом синхро- к группе выходов задания кодов микроопесигнала блЬка сигнализации, выход тригге- раций записи и чтения устройства.

И-НЕ, второй вход которого соединен с вход второго элемента И-ИЛИ-НЕ, третий третьим входом третьего элемента И, выхо- вход первого элемента И-ИЛИ-НЕ, соединен1784990

Ф

ry Э .с Я

Составитель В. Шапкин

Редактор В,Фельдман Техред M.Mîðãåíòàë Корректор С. Лисина

Заказ 4366 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм Устройство для обмена информацией между эвм 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в системах обмена информацией

Изобретение относится к вычислительной технике и может быть использовано для сопряжения ЭВМ с другими ЭВМ и внешними устройствами

Изобретение относится к вычислительной технике, предназначено для приема информации в последовательном коде и преобразования его в параллельный, удобный для ввода в ЭВМ, а также для преобразования машинных слов в последовательный код с последующей выдачей его в линию связи

Изобретение относится к вычислительной технике и может быть использовано для электрического и алгоритмического согласования микроЭВМ с периферийными устройствами

Изобретение относится к вычислительной технике и может быть использовано в вычислительных комплексах

Изобретение относится к хщфровой вычислительнойтехнике, может быть использовано в системах, именядих несколько асинхронных источников информации , и является усовершенствованием известного устройства по а

Изобретение относится к вычислительной технике и может быть использовано для управления обменом информацией в режиме прямого доступа к памяти между ЭВМ и внешними устройствами

Изобретение относится к вычислительной технике и может быть использовано в высоконадежных отказоустойчивых системах цифрового управления технологическими процессами

Изобретение относится к области вычислительной техники и может быть использовано для сопряжения телеграфной линии связи с ЦВМ в системах обработки информации

Изобретение относится к вычислительной технике и может быть использовано в системах управления передачей информации от цифровых вычислительных машин к устройствам ввода-вывода

Изобретение относится к области цифровых систем и может быть использовано для определения состояния совместно используемого ресурса

Изобретение относится к области компьютерной техники

Изобретение относится к вычислительной технике

Изобретение относится к области электроники и микропроцессорной техники и может найти обширное применение при отладке, ремонте и эксплуатации широкого спектра микропроцессорных систем и устройств, как уже существующих, так и вновь разрабатываемых, а также при изучении и исследовании принципов работы подобных систем и устройств в практических разделах дисциплин учебных заведений, имеющих соответствующую направленность подготовки специалистов. Технический результат – повышение производительности и снижение трудоемкости процесса отладки цифровых микропроцессорных систем и устройств. В конструкцию отладочного устройства, использующего часть памяти внешнего инструментального компьютера для хранения программы целевой отлаживаемой микропроцессорной системы и имеющего в своем составе интерфейс LPT–порта принтера для передачи программ и данных в отлаживаемую микропроцессорную систему через тристабильный восьмиразрядный буферный шинный формирователь, а также устройство синхронизации, представляющее собой бистабильный RS-триггер с подключенными к его входам формирователями коротких импульсов, согласно изобретению, в зависимости от разрядности N микропроцессора отлаживаемой системы, введены дополнительно N/8 восьмиразрядных регистров-защелок с тристабильным выходом, входы которых объединяются поразрядно и подключаются через тристабильный восьмиразрядный буферный шинный формирователь соответственно к линиям данных интерфейса принтера, а выходы посредством многоштырьковых вилок соединяются через панельки ПЗУ отлаживаемого устройства с его шиной данных, а также двоичный счетчик и дешифратор, образующие демультиплексор–распределитель сигнала стробирования, направляющий каждый следующий сигнал подтверждения истинности выданных инструментальным компьютером данных на вход записи соответствующего регистра-защелки. Дополнительно введенные узлы формирования сигналов занятости и подтверждения приёма байта дают возможность устройству осуществлять взаимодействие с инструментальным компьютером через порт принтера по стандарту интерфейса ‘Centronics’. 2 ил.
Наверх