Цифровой частотный детектор

 

Использование - радиотехника для демодуляции частотномодулированных сигналов . Сущность изобретения: цифровой частотный детектор содержит формирователь 1 импульсов, блок 2 управления, генератор 3 импульсов, реверсивные счетчики 4, 5, блоки 6, 7 памяти, источник 8 опорного напряжения, цифроаналоговые преобразователи 9, 10, блок 11 вычитания, фильтр 12 нижних частот. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 Н 03 D 3/04

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4900313/09 (22) 08.01,91 (46) 15.07.93. Бюл. М 26 (71) Московский научно-исследовательский телевизионный институт (72) Е.П.Малахов (56) Патент Франции М 2236306, кл, Н 03 D

3/04, 1974. (54) ЦИФРОВОЙ ЧАСТОТНЫЙ ДЕТЕКТОР

„,5U„, 1827709 А1 (57) Использование — радиотехника для демодуляции частотномодулированных сигналов. Сущность изобретения: цифровой частотный детектор содержит формирователь 1 импульсов, блок 2 управления, генератор 3 импульсов, реверсивные счетчики 4, 5, блоки 6, 7 памяти, источник 8 опорного на п ряжения, цифроаналоговые и реобраэователи 9, 10, блок 11 вычитания, фильтр 12 нижних частот. 1 ил, СО

ЬЭ 4 4

О

1827709 (2) 0вых = 01 0 2 где 01 — выходное напряжение первого

ЦАП, а U2 — выходное напряжение второго

ЦАП 10, При этом

Изобретение относится к радиотехнике и может быть использовано для демодуляции частотномодулированных сигналов.

Цель изобретения — увеличение точности детектирования путем стабилизации нулевой точки дискриминационной характеристики.

На чертеже представлена электрическая структурная схема цифрового частотного детектора.

Цифровой частотный детектор содержит формирователь 1 импульсов, блок 2 управления, генератор 3 импульсов, первый 4 и второй 5 реверсивные счетчики, первый 6 и второй 7 блоки памяти, источник 8 опорного напряжения, первый 9 и второй 10 цифроаналоговые преобразователи (ЦАП), блок 11 вычитания, фильтр 12 нижних частот.

Цифровой частотный детектор работает следующим образом.

Входной сигнал поступает на вход формирователя 1, с выхода которого сформированные импульсы подаются на вход блока 2 управления, на другой вход которого поступают тактовые импульсы генератора 3, частота которых выбирается значительно выше частоты входного сигнала.

Блок 2 управления вырабатывает на своих выходах управляющие импульсы, под действием которых за время импульса, сформированного из периода входного сигнала производится запись содержимого первого 4 и второго 5 реверсивных счетчиков соответственно в первые 6 и второго 7 блоки памяти, а также установка первого 4 и второго.5 реверсивных счетчиков в исходное состояние, определяемое кодом на входах их предварительной установки. После этого производится прямой счет тактовых импульсов в первом реверсивном счетчике

4 и обратный счет тактовых импульсов во втором реверсивном счетчике 5. С приходом следующего сигнального импульса содержимое первого 4 и второго 5 реверсивных счетчиков, перепиаывается в первый 6 и второй 7 блоки памяти, сигналы с выходов которых поступают соответственно на входы первого 9 и второго 10 ЦАП, где преобразуется в аналоговую форму и подаются на соответствующие входы вычитателя. Аналоговый сигнал с вычитателя через фильтр нижних частот поступает на вход устройства.

Сигнал на выходе блока 1 вычитания определяется выражением

0оп < 0оп

2П 2п где N1 и N2 — числа в двоичном коде н; входах первого 9 и второго 10 ЦАП соответ ственно, Тогда

10 0вых = 01 02 = 1 — 2

0оп 0оп

2п 2п

Отсюда следует, что

0вых (N1 N2)

0оп

2п или

0ооп п2foп 2foп

0вых

fex fñð где foe — частота генератора 3; fcp средняя частота входного сигнала, f x — частота входного сигнала. Если частота входного сигнала равна средней ожидаемой частоте 4х =

=fcp то 0вых = 0.

То есть выходное напряжение детектора равно нулю, как до появления входного сигнала, так и при поступлении сигнала со средней ожидаемой частотой.

Формула изобретения

Цифровой частотный детектор, содержащий последовательно соединенные формирователь импульсов, вход которого является информационным входом цифрового частотного детектора, и блок управления, фильтр нижних частот, выход которого является выходом цифрового частотного детектора, последовательно соединенные первый реверсивный счетчик, входуправления и вход записи начальной информации которого соединены соответственно с первым и вторым выходами блока, первый блок памяти, управляющий вход которого соединен с третьим выходом блока управления, и первый цифроаналоговый преобразователь, источник опорного напряжения, выход которого соединен с входом опорного сигнала первого цифроаналогового преобразователя, а также генератор импульсов, выход которого соединен с тактовым входом блока управления и со счетным входом первого реверсивного счетчика, отличающийся тем, что, с целью увеличения точности детектирования путем стабилизации нулевой точки дискриминационной характеристики, 1827709

20

35

45

Составитель Э. Борисов

Гехред М.Моргентал Корректор Н. Гунько

Редактор В. Трубченко

Заказ 2361 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/=

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 введены последовательно соединенные второй реверсивный счетчик, счетный вход и вход управления счетом и вход записи начальной информации соединены cooTBGT ственно с выходом генератора импульсов и 5 с первым и вторым выходами блока управления, второй блок памяти, управляющий вход которого соединен с третьим выходом блока управления, второй цифроаналоговый преобразователь, вход опорного сигна- 10 ла которого соединен с выходом источника опорного напряжения, и блок вычитания, второй вход которого соединен с выходом первого цифроаналогового преобразователя, а выход — соединен с входом фильтра нижних частот, при этом входы кода предварительной установки и входы установки в

"0" первого и второго реверсивных счетчиков, а также входы установки в "0" первого и второго блоков памяти являются управляющими входами цифрового частотного детектора.

Цифровой частотный детектор Цифровой частотный детектор Цифровой частотный детектор 

 

Похожие патенты:

Изобретение относится к области радиотехники и может использоваться для демодуляции частотно-модулированных и частотно-манипулированных сигналов в радиоприемных и радиоизмерительных устройствах

Изобретение относится к радиотехнике и может быть использовано в системах частотной автоподстройки

Изобретение относится к технике связи и может использоваться в аппаратуре систем передачи данных Целью изобретения является повышение точности детектирования

Изобретение относится к измерительной технике и может быть использовано в устройствах фазовой автоподстройки частоты при синхронизации систем связи

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и может быть использовано для демодуляции.сигнапа комбинированной амшштудно-частотной модуляцией

Изобретение относится к радиотехнике

Изобретение относится к радиотехнике и может быть использовано для демодуляции частотно-модулированных сигналов и в системах слежения

Изобретение относится к устройствам демодуляции частотно-модулированных сигналов путем подсчета или интегрирования периодов колебаний

Изобретение относится к области электронной обработки сигналов и предназначено для использования в радиоприемных системах. Техническим результатом изобретения является обеспечение возможности обнаружения модуляции начальной фазы импульсов импульсной последовательности. Способ обнаружения модуляции начальной фазы импульсов периодической последовательности основан на двухканальной обработке импульсов входной последовательности, причем в каждом канале осуществляют умножение каждого импульса входной последовательности на соответствующий импульс опорной последовательности и интегрирование результата умножения, а также на сравнении выходных сигналов каналов, отличается тем, что опорную последовательность импульсов формируют путем задержки импульсов входной последовательности для первого канала на время t=T, а для второго канала на время t=0, где Т - период повторения импульсов входной последовательности, а решение о наличии модуляции начальной фазы импульсов периодической последовательности принимают при условии выполнения неравенства Uвых.1<Uвых.2, где Uвых.1, Uвых.2 - амплитуды выходных сигналов первого и второго каналов соответственно для любых двух импульсов последовательности. 1 ил.

Изобретение относится к области электронной обработки сигналов и предназначено для использования в радиоприемных системах. Достигаемый технический результат - обеспечение возможности однозначного обнаружения модуляции несущей частоты импульсов периодической последовательности. Способ обнаружения модуляции несущей частоты импульсов периодической последовательности характеризуется тем, что осуществляют двухканальную обработку импульсов входной последовательности, формируют импульсы опорной последовательности путем задержки импульсов входной последовательности на время t=T в первом канале и на время t=0 во втором канале, где Т - период повторения импульсов входной последовательности, умножают каждый импульс входной последовательности на соответствующий импульс опорной последовательности, интегрируют результат умножения, сравнивают выходные сигналы каналов для каждого импульса и принимают решение о наличии модуляции несущей частоты импульсов периодической последовательности при условии выполнения неравенства Uвых.1<Uвых.2, где Uвых.1 и Uвых.2 - амплитуды выходных сигналов первого и второго каналов соответственно для любых двух импульсов входной последовательности, при этом предварительно осуществляют квадратичное преобразование импульсов входной последовательности. 1 ил.

Изобретение относится к области радиосвязи и может применяться в демодуляторах спутниковых систем связи, использующих сигналы с шестнадцатипозиционной амплитудно-фазовой манипуляцией (АФМ16). Технический результат - повышение точности слежения за несущей частотой. Устройство восстановления несущей частоты демодулятора сигналов с шестнадцатипозиционной амплитудно-фазовой манипуляцией содержит квадратурный перемножитель, блок вынесения решения о принимаемых информационных символах, формирователь сигнала ошибки, фильтр петли, интегратор и формирователь отсчетов синуса и косинуса, блок оценки математического ожидания ошибки по фазе и сумматор. 1 з.п. ф-лы, 9 ил.

Изобретение относится к области техники кодирования, программируемого декодирования и может быть использовано в приемных устройствах для оптимального декодирования принятой кодовой комбинации. Достигаемый технический результат - повышение быстродействия с обеспечением наивысшей достоверности его работы до значения, близкого к предельно возможному пределу Клода Шеннона. Некогерентный демодулятор бинарного цифрового сигнала с мягким итеративным декодированием данных содержит фазовый детектор с выходным фильтром низкой частоты, вычислитель логарифмического отношения функций правдоподобия, последовательно соединенные элемент ИЛИ, частотомер и решающий блок, дискретизатор и последовательно соединенные генератор тактовых импульсов, реверсивный счетчик, цифроаналоговый преобразователь и блок сравнения. 2 ил.
Наверх