Реле частоты или фазы

 

Использование: в энергетике для измерения частоты или фазы напряжения в энергосистемах. Сущность: реле частоты или фазы содержит два формирователя прямоугольных импульсов, распределитель импульсов, задающий генератор, счетчик аналого-цифрового преобразователя (АЦП), регистр АЦП постоянное запоминающее устройство (ПЗУ), цифровой компаратор, D-триггер, счетчик адресов ПЗУ, счетчик разрядов уставок, регистр уставок ПЗУ, триггер блокировки, триггеры уставок срабатывания и возврата, счетчики импульсов срабатывания и возврата, выходной триггер, регистр состояния триггеров. 1 з.п. ф-лы, 1 ил.

Изобретение относится к автоматике. При подключении одного сигнала оно может быть использовано как реле частоты, при подключении двух сигналов одинаковой частоты - как реле разности фаз в устройствах автоматики, защиты и блокировок.

Известны цифровые реле частоты, в которых измерение частоты заменено измерением периода [1]. Они обладают высокой точностью и надежностью, однако имеют большие габариты и высокую стоимость. Задание уставок срабатывания и возврата, производимое с помощью переключателей или перепайкой диодов, не позволяет использовать большие интегральные схемы (БИС). Проверка исправности требует много времени.

Наиболее близким к изобретению по технической сущности является реле частоты [2], содержащее формирователь прямоугольных импульсов, распределитель импульсов, задающий генератор, счетчик аналого-цифрового преобразователя (АЦП), первые конъюнкторы уставок срабатывания и возврата, триггеры уставок срабатывания и возврата, вторые конъюнкторы уставок срабатывания и возврата, дизъюнкторы уставок срабатывания и возврата, счетчики импульсов срабатывания и возврата, дизъюнктор выходного триггера ступени и выходной триггер ступени. В этом реле частоты выбор уставок производится с помощью декадных переключателей, при использовании БИС требуется большое количество выводов. Разработка специализированных БИС и технической оснастки для изготовления имеют высокую стоимость и могут быть оправданы при изготовлении больших серий.

Целью изобретения является получение возможности изготовления реле частоты с использованием специализированных БИС, упрощение проверки его исправности и расширение его функциональных возможностей для увеличения тиража БИС.

Цель достигается тем, что в реле частоты или фазы содержащее первый формирователь прямоугольных импульсов, вход которого подключен к источнику сигнала контролируемой частоты, распределитель импульсов, задающий генератор, конъюнктор счетчика АЦП, счетчик АЦП, первый конъюнктор уставки срабатывания, первый конъюнктор уставки возврата, триггер уставки срабатывания, триггер уставки возврата, второй конъюнктор уставки срабатывания, второй конъюнктор уставки возврата, дизъюнктор уставки срабатывания, дизъюнктор уставки возврата, счетчик импульсов срабатывания, счетчик импульсов возврата, дизъюнктор выходного триггера ступени, выходной триггер ступени, блок контроля питания, причем выход первого формирователя прямоугольных импульсов подключен к первому входу распределителя импульсов, второй вход которого подключен к инверсному выходу задающего генератора, третий вход - к прямому выходу задающего генератора, третий вход - к прямому выходу задающего генератора, первый выход распределителя импульсов соединен с первым входом второго конъюнктора уставки срабатывания и с первым входом второго конъюнктора уставки возврата, второй выход - с входами "Установка 0" счетчика АЦП, триггера уставки срабатывания и триггера уставки возврата, выход первого конъюнктора уставки срабатывания подключен к входу "Установка 1" триггера уставки срабатывания, выход первого конъюнктора уставки возврата соединен с входом "Установка 1" триггера уставки возврата, прямой выход триггера уставки срабатывания подключен к второму входу второго конъюнктора уставки срабатывания, третий вход которого подключен к прямому выходу триггера уставки возврата, инверсные выходы триггеров уставок срабатывания и возврата соединены соответственно с вторым и третьим входами второго конъюнктора уставки возврата, выход второго конъюнктора уставки срабатывания соединен со счетным входом счетчика импульсов срабатывания, выход второго конъюнктора уставки возврата соединен со счетным входом счетчика импульсов возврата, входы дизъюнктора уставки срабатывания соединены с выходом блока контроля питания и с выходом второго конъюнктора уставки возврата, его выход соединен с входом "Установка 0" счетчика импульсов срабатывания, входы дизъюнктора уставки возврата соединены с выходом второго конъюнктора уставки срабатывания и с выходом блока контроля питания, его выход соединен с входом "Установка 0" счетчика импульсов возврата, вход "Установка 1" выходного триггера ступени соединен с выходом счетчика импульсов срабатывания, вход "Установка 0" выходного триггера ступени соединен с выходом дизъюнктора выходного триггера ступени, один вход которого соединен с выходом счетчика импульсов возврата, а другой - с выходом блока контроля питания, выход выходного триггера ступени подключен к выводу, предназначенному для подключения исполнительного органа, выход конъюнктора счетчика АЦП соединен со счетным входом счетчика АЦП, его входы соединены с прямым выходом задающего генератора и с инверсным выходом счетчика АЦП, введены регистр АЦП с выводом последовательного кода, предназначенного для передачи измеренного значения длительности периода во внешние цепи, постоянное запоминающее устройство (ПЗУ), счетчик адресов ПЗУ, конъюнктор регистра уставок, цифровой компаратор с входами А и В, дизъюнктор счетчика разрядов уставки, дизъюнктор регистра уставок, счетчик уставок счетчик разрядов уставки, конъюнктор триггера блокировки, дизъюнктор триггера блокировки, триггер блокировки, регистр состояния триггеров, конъюнктор регистра АЦП, причем параллельные выходы счетчика АЦП соединены с параллельными входами регистра АЦП, параллельные выходы которого соединены с параллельными входами А цифрового компаратора, вход записи параллельного кода регистра АЦП соединен с первым выходом распределителя импульсов, инверсный выход счетчика АЦП соединен с выводом, предназначенным для контроля входного сигнала контролируемой частоты, к входам В цифрового компаратора подключены выходы параллельного кода регистра уставок, первый вход которого соединен с выходом ПЗУ, его стробирующий вход соединен с выходом конъюнктора регистра уставок, его вход "Установка 0" соединен с выходом дизъюнктора регистра уставок, первый вход конъюнктора регистра уставок соединен с выходом дизъюнктора счетчика разрядов уставки, его второй вход соединен с инверсным выходом триггера блокировки, параллельные входы адресов ПЗУ подключены к выходам счетчика адресов ПЗУ, счетный вход счетчика адресов ПЗУ подключен к выходу конъюнктора регистра уставок, его вход "Установка 0" подключен к второму выходу распределителя импульсов, первый вход дизъюнктора регистра уставок подключен к второму выходу распределителя импульсов, его второй вход подключен к второму выходу счетчика разрядов уставки, стробирующие входы регистра АЦП и регистра состояния триггеров подключены к выходу конъюнктора регистра АЦП, первый вход которого подключен к четвертому выходу счетчика уставок, его второй вход подключен к выходу конъюнктора регистра уставок, первый вход дизъюнктора счетчика разрядов уставки подключен к прямому выходу задающего генератора, его второй вход подключен к третьему выходу счетчика уставок, счетный вход которого подключен к второму выходу счетчика разрядов уставок, вход "Установка 0" счетчика уставок подключен к второму выходу распределителя импульсов, счетный вход счетчика разрядов уставки подключен к выходу дизъюнктора счетчика разрядов уставки, его вход "Установка 0" подключен к выходу дизъюнктора триггера блокировки, первый выход счетчика разрядов уставки подключен к первому входу конъюнктора триггера блокировки, второй вход которого подключен к инверсному выходу задающего генератора, его выход подключен к входу "Установка 1" триггера блокировки, вход "Установка 0" которого подключено к выходу дизъюнктора триггера блокировки, первый вход которого подключен к второму выходу счетчика разрядов уставки, его второй вход подключен к второму выходу распределителя импульсов, инверсный выход цифрового компаратора подключен к первому входу первого конъюнктора уставки срабатывания и к первому входу первого конъюнктора уставки возврата, второй вход первого конъюнктора уставки срабатывания подключен к первому выходу счетчика уставок, второй вход первого конъюнктора уставки возврата подключен к второму выходу счетчика уставок, второй выход счетчика разряда уставки подключено к четвертому входу регистра состояния триггеров, к первому, второму и третьему входам параллельного кода которого подключены соответственно прямые выходы триггеров уставок срабатывания, триггеров уставок возврата и выходных триггеров ступеней, его выход предназначен для подключения к устройствам контроля состояния триггеров уставок и выходных триггеров ступеней.

С целью расширения функциональных возможностей, для использования реле частоты в качестве датчика фазы, в него введены второй формирователь прямоугольных импульсов, D-триггер, при этом информационный вход D-триггера подключен к источнику напряжения логической "1", его стробирующий вход подключен к выходу второго формирователя прямоугольных импульсов, вход которого подключен к источнику второго сигнала, инверсный выход D-триггера подключен к третьему входу конъюнктора счетчика АЦП и к выводу, предназначенному для выдачи аналогового значения фазы во внешние цепи, вход "Установка 0" D-триггера подключен к второму выходу первого распределителя импульсов.

На чертеже представлена блок-схема реле частоты или фазы.

Реле частоты или фазы содержит первый формирователь 1 прямоугольных импульсов, на вход которого подают сигнал контролируемой частоты, распределитель 2 импульсов, задающий генератор 3, конъюнктор 4 АЦП, счетчик 5 АЦП, инверсный выход которого соединен с выводом 39, предназначенный для контроля входного сигнала, первый конъюнктор 6 уставки срабатывания, первый конъюнктор 7 уставки возврата, триггер 8 уставки срабатывания, триггер 9 уставки возврата, второй конъюнктор 10 уставки срабатывания, второй конъюнктор 11 уставки возврата, дизъюнктор 12 уставки срабатывания, дизъюнктор 13 уставки возврата, счетчик 14 импульсов срабатывания, счетчик 15 импульсов возврата, дизъюнктор 16 выходного триггера 17 ступени, с выводом 36 блок 18 контроля питания, регистр 19 АЦП с выводом 27 последовательного кода, предназначенного для передачи измеренного значения длительности периода во внешние цепи, счетчик 20 адресов ПЗУ 21, конъюнктор 22 регистра 23 уставок, цифровой компаратор 24 с входами А и В, дизъюнктор 25 счетчика разрядов уставки, дизъюнктор 26 регистра уставок, счетчик 27 уставок, счетчик 28 разрядов уставки, конъюнктор 29 триггера блокировки, дизъюнктор 30 триггера блокировки, триггер 31 блокировки, регистр 32 состояния триггеров, второй формирователь 35 прямоугольных импульсов, на вход которого подают сигнал контролируемой фазы, конъюнктор 34 регистра АЦП, D-триггер 35.

На чертеже показана одна ступень реле повышения частоты, для увеличения числа ступеней необходимо добавить комплект из двенадцати элементов 6-17 на каждую ступень. Для получения реле понижения частоты необходимо поменять местами выход счетчика 14 импульсов срабатывания и выход счетчика 15 импульсов возврата.

Предлагаемое реле частоты или фазы работает следующим образом.

При работе в режиме реле частоты контролируемый сигнал подключается на вход первого формирователя 1 прямоугольных импульсов 1 и вход второго формирователя 33 прямоугольных импульсов. При подаче напряжения питания блок 18 контроля питания формирует импульс логической "1" длительностью 2-3 с, который поступает на входы установки нуля счетчика 14 импульсов срабатывания, счетчика 15 импульсов возврата и выходного триггера 17 ступени через дизъюнктор 16 выходного триггера ступени. Вся остальная часть схемы за это время входит в рабочий режим. Возбуждается задающий генератор 3. Первый формирователь 1 прямоугольных импульсов преобразует синусоидальный входной сигнал в прямоугольные импульсы той же частоты и скважности. Распределитель 2 импульсов в начале положительного полупериода входного сигнала, во время пауз на входе счетчика 5 АЦП, выдает два последовательных импульса, длительность которых равна паузе между импульсами задающего генератора. Первый импульс приходит на вход команды записи параллельного кода регистра 19 АЦП, на первый вход второго конъюнктора 10 уставки срабатывания и на первый вход второго конъюнктора 11 уставки возврата, при этом параллельный код счетчика 5 АЦП записывается в регистр 19 АЦП, информация триггера 8 уставки срабатывания и триггера 9 уставки возврата переносится в счетчик 14 импульсов срабатывания и в счетчик 15 импульсов возврата. Причем, если сработали оба триггера, то счетчик 14 импульсов срабатывания получает единицу на счетный вход, а счетчик 15 импульсов возврата устанавливается в нулевое состояние через дизъюнктор 13 уставки возврата. Если оба триггера не сработали, то содержимое счетчика 15 импульсов возврата увеличивается на единицу, а счетчик 14 импульсов срабатывания устанавливается в нулевое состояние через дизъюнктор 12 уставки срабатывания. Если сработал только один триггер 9 уставки возврата или триггер 8 уставки срабатывания, то состояние счетчика 14 импульсов срабатывания и счетчика 15 импульсов возврата не меняется. Выходной триггер 17 ступени срабатывает, когда в счетчик 14 импульсов срабатывания поступают три импульса и на выводе 36, предназначенным для подключения исполнительного органа, появляется единица, он возвращается в нулевое состояние, когда в счетчик 15 импульсов возврата поступают три импульса и единица с его выхода поступает на вход установки нуля выходного триггера 17 ступени через дизъюнктор 16 выходного триггера ступени. Входы установки нуля счетчика 14 импульсов срабатывания и счетчика 15 импульсов возврата имеют приоритет над другими сигналами, поэтому пока будет единичный сигнал с выхода блока 18 контроля питания эти счетчики и выходной триггер 17 ступени будут в нулевом состоянии.

Второй импульс распределителя 2 импульсов устанавливает в нулевое состояние счетчик 5 АЦП, триггер 8 уставки срабатывания, триггер 9 уставки возврата, счетчик 20 адресов ПЗУ, регистр 23 уставок через дизъюнктор 26 регистра уставок, счетчик 27 уставок, через дизъюнктор 30 устанавливаются в нулевое состояние счетчик 28 разрядов уставки и триггер 31 блокировки. Вся схема приходит в исходное нулевое состояние, кроме выходного триггера 17 ступени, счетчика 14 импульсов срабатывания и счетчика 15 импульсов возврата. Установленный в нулевое состояние счетчик 27 уставок снимает единицу с второго входа дизъюнктора 25 счетчика разрядов уставки, и импульсы задающего генератора 3 поступают в счетчик 28 разрядов уставки, а через конъюнктор 22 на стробирующий вход регистра 23 уставок и на счетный вход счетчика 20 адресов ПЗУ, согласно его параллельному коду, поступающему на входы выбора адресов ПЗУ 21, из ПЗУ 21 передается последовательный код первой уставки в регистр 23 уставок. На входах слова А цифрового компаратора 24 имеется полный код измеренного значения предыдущего периода, на его входы слова В поступает код первой уставки из регистра 23 уставок. Если код уставки больше или равен коду слова А, то на инверсном выходе цифрового компаратора 24 появляется единица, которая поступает на первый вход первого конъюнктора 6 уставки срабатывания, на второй вход которого поступает единица с первого выхода счетчика 27 уставок, так как он находится в нулевом состоянии единица с выхода первого конъюнктора 6 уставки срабатывания поступает на вход установки единицы триггера 8 уставки срабатывания и он срабатывает, если слово А остается больше слова В, то триггер 8 уставки срабатывания не срабатывает.

Когда в регистр 23 уставок поступает полный код первой уставки, на первом выходе счетчика 28 разрядов уставки появляется единица, которая поступает на один вход конъюнктора 29 триггера блокировки. На второй вход последнего поступает единица с инверсного выхода задающего генератора 3. Во время паузы между импульсами на счетном входе счетчика 20 адресов ПЗУ и на стробирующем входе регистра 23 уставок срабатывает триггер 31 блокировки и снимает единицу с одного входа конъюнктора 22 регистра уставок и импульсы задающего генератора 3 не поступают в счетчик 20 адресов ПЗУ и на стробирущюий вход регистра 23 уставок, пока триггер 31 блокировки не вернется в нулевое состояние. В счетчик 28 разрядов уставки импульсы задающего генератора поступают, и на его втором выходе появляется единица, которая устанавливает в нулевое состояние регистр 23 уставок. За это время триггер 8 уставки срабатывания срабатывает, если полный код уставки срабатывания больше кода измеренного значения периода. Единица с второго выхода счетчика 23 разрядов уставки поступает на счетный вход счетчика 27 уставок и единица появляется на его втором выходе, которая поступает на второй вход первого конъюнктора 7 уставки возврата. Первый вход конъюнктора 7 подключен к выходу цифрового компаратора 24, на котором имеется логический "0", так как регистр 23 уставок находится в нулевом состоянии и А больше В=0. В регистр 32 состояния триггеров записан параллельный код состояния триггера уставки срабатывания, триггера 7 уставки возврата и выходного триггера 17 ступени. Этот код обновляется после сравнения каждой уставки, но нужен только код после сравнения последней уставки. Через дизъюнктор 30 триггера блокировки единица с второго выхода счетчика 28 разрядов уставки и триггера 31 блокировки, который подает единицу на вход конъюнктора 22 регистра уставок, и код второй уставки передается из ПЗУ 21 в регистр 23 уставок. Так происходит сравнение всех уставок.

После сравнения всех уставок появляется единица на предпоследнем выходе счетчика 27 уставок, которая поступает на один вход конъюнктора 34 регистра АЦП, на второй вход которого поступают импульсы задающего генератора через дизъюнктор 25 счетчика разрядов уставки и конъюнктор 22 регистра уставок. Эти импульсы поступают с выхода конъюнктора 34 регистра АЦП на стробирующие входы регистра 19 АЦП и регистра 32 состояния триггеров. Последовательный код измеренного значения периода из регистра 19 АЦП через вывод 37, предназначенный для передачи этого кода во внешние цепи, передается во внешние цепи. Последовательный код состояния триггеров из регистра 32 состояния триггеров через вывод 38, предназначенный для подключения к устройствам контроля состояния триггеров уставок и выходных триггеров ступеней, передается в эти устройства. После передачи этих кодов счетчик 28 разрядов уставки заполняется и устанавливается в нулевое состояние. В счетчик 27 уставок поступает еще один импульс, появляется единица на его последнем выходе, которая поступает на вход дизъюнктора 25 счетчика разрядов уставки, импульсы задающего генератора через него не проходят и схема сравнения уставок останавливается до тех пор, пока счетчик 27 уставок не будет установлено в нулевое состояние в начале следующего периода импульсом с выхода распределителя 2 импульсов. После этого цикл сравнения уставок повторяется, и так каждый период.

При работе в режиме реле фазы второй сигнал подключается к входу второго формирователя 33 прямоугольных импульсов. Работа реле фазы от работы реле частоты отличается только тем, что импульсы задающего генератора 3 поступают на счетный вход счетчика 5 АЦП не весь период контролируемой частоты, а только в течение времени отставания второго сигнала от первого.

В начале положительного полупериода первого сигнала распределитель 2 импульсов формирует два импульса. По команде первого импульса параллельный код счетчика 5 АЦП записывается в регистр 19 АЦП, информация триггера 8 уставки срабатывания и триггера 9 уставки возврата передается в счетчик 14 импульсов срабатывания и в счетчик 15 импульсов возврата. Схема сравнения уставок приведена в исходное состояние вторым импульсом, т.е. установлены в нулевое состояние, счетчик 5 АЦП, триггер 8 уставки срабатывания, триггер 9 уставки возврата, счетчик 20 адресов ПЗУ, регистр 23 уставок, счетчик 27 уставок, счетчик 28 разрядов уставки, триггер 31 блокировки и D-триггер 35, стробирующий вход которого подключен к выходу второго формирователя 33 прямоугольных импульсов, на который в схеме реле частоты импульсы не поступают, D-триггер 35 не меняет своего состояния и импульсы задающего генератора 3 поступают на вход счетчика 5 АЦП через конъюнктор 4 счетчика АЦП в течение всего периода контролируемой частоты.

В схеме реле фазы на вход второго формирователя прямоугольных импульсов подключен второй сигнал. Единица на входе установки нуля D-триггера имеет приоритет, поэтому он установлен в нулевое состояние импульсом с выхода распределителя 2 импульсов и в том случае, когда на его других входах имеются логические "1". D-триггер срабатывает тогда, когда на его стробирующем входе сигнал меняется с логического "0" на логическую "1", т.е. по переднему фронту стробирующего импульса, если на входе установки нуля нет единицы. Это может быть только тогда, когда оба сигнала совпадают по фазе, так как длительность импульса установки нуля равна половине микросекунды.

В начале положительного периода второго сигнала появляется прямоугольный импульс на выходе второго формирователя 33 прямоугольных импульсов, по переднему фронту которого сработает D-триггер 35, который снимет единицу с первого входа конъюнктора 4 АЦП и он не пропускает импульсы задающего генератора 3 в счетчик 5 АЦП. Вся остальная часть схемы работает так же, как и в режиме реле частоты.

Формула изобретения

1. РЕЛЕ ЧАСТОТЫ ИЛИ ФАЗЫ, содержащее первый формирователь прямоугольных импульсов, на вход которого подключен к источнику сигнала контролируемой частоты распределитель импульсов, задающий генератор, конъюнктор счетчика аналого-цифрового преобразователя (АЦП), счетчик АЦП, первый конъюнктор уставки срабатывания, первый конъюнктор уставки возврата, триггер уставки срабатывания, триггер уставки возврата, второй конъюнктор уставки срабатывания, второй конъюнктор установки возврата, дизъюнктор уставки срабатывания, дизъюнктор уставки возврата, счетчик импульсов срабатывания, счетчик импульсов возврата, дизъюнктор выходного триггера ступени, выходной триггер ступени, блок контроля питания, причем выход первого формирователя прямоугольных импульсов подключен к первому входу распределителя импульсов, второй вход которого подключен к инверсному выходу задающего генератора, третий вход - к прямому выходу задающего генератора, первый выход распределителя импульсов соединен с первым входом второго конъюнктора уставки срабатывания и с первым входом второго конъюнктора уставки возврата, второй выход - с входами "Установка 0" счетчика АЦП, триггера уставки срабатывания и триггера уставки возврата, выход первого конъюнктора уставки срабатывания подключен к входу "Установка 1" триггера уставки срабатывания, выход первого конъюнктора уставки возврата соединен с входом "Установка 1" триггера уставки возврата, прямой выход триггера уставки срабатывания подключен к второму входу второго конъюнктора уставки срабатывания, третий вход которого подключен к прямому выходу триггера уставки возврата, инверсные выходы триггеров уставки срабатывания и возврата соединены соответственно с вторым и третьим входами второго конъюнктора уставки возврата, выход второго конъюнктора уставки срабатывания соединен со счетным входом счетчика импульсов срабатывания, выход второго конъюнктора уставки возврата - со счетным входом счетчика импульсов возврата, входы дизъюнктора уставки срабатывания соединены с выходами блока контроля питания и второго конъюнктора уставки возврата, его выход соединен с входом "Установка 0" счетчика импульсов срабатывания, входы дизъюнктора уставки возврата соединены с выходами второго конъюнктора уставки срабатывания и блока контроля питания, его выход соединен с входом "Установка 0" счетчика импульсов возврата, вход "Установка 1" выходного триггера ступени соединен с выходом счетчика импульсов срабатывания, вход "Установка 0" выходного триггера ступени соединен с выходом дизъюнктора выходного триггера ступени, один вход которого соединен с выходом счетчика импульсов возврата, а другой - с выходом блока контроля питания, выход выходного триггера ступени подключен к выводу, предназначенному для подключения исполнительного органа, выход конъюнктора счетчика АЦП соединен со счетным входом счетчика АЦП, его входы соединены с прямым выходом задающего генератора и с инверсным выходом счетчика АЦП, отличающееся тем, что в реле частоты дополнительно введены регистр АЦП с выводом последовательного кода, предназначенного для передачи измеренного значения длительности периода во внешние цепи, постоянное запоминающее устройство (ПЗУ), счетчик адресов ПЗУ, конъюнктор регистра уставок, регистр уставок, цифровой компаратор с входами A и B, дизъюнктор счетчика разрядов уставки, дизъюнктор регистра уставок, счетчик уставок, счетчик разрядов уставки, конъюнктор триггера блокировки, дизъюнктор триггера блокировки, триггер блокировки, регистр состояния триггеров, конъюнктор регистра АЦП, причем параллельные выходы счетчика АПЦ соединены с параллельными входами регистра АЦП, параллельные выходы которого соединены с параллельными входами A цирфорового компаратора, вход записи параллельного кода регистра АЦП соединен с первым выходом распределителя импульсов, инверсный выход счетчика АЦП - с выводом, предназначенным для контроля входного сигнала контролируемой частоты, к входам B цифрового компаратора подключены выходы параллельного кода регистра уставок, первый вход которого соединен с выходом ПЗУ, его стробирующий вход соединен с выходом конъюнктора регистра уставок, его вход "Установка 0" соединен с выходом дизъюнктора регистра уставок, первый вход конъюнктора регистра уставок соединен с выходом дизъюнктора счетчика разрядов уставки, его второй вход - с инверсным выходом триггера блокировки, параллельные входы адресов ПЗУ подключены к выходам счетчика адресов ПЗУ, счетный вход счетчика адресов ПЗУ - к выходу конъюнктора регистра уставок, его вход "Установка 0" - к второму выходу распределителя импульсов, первый вход дизъюнктора регистра уставок - к второму выходу распределителя импульсов, его второй вход - к второму выходу счетчика разрядов уставки, стробирующие входы регистра АЦП и регистра состояния триггеров подключены к выходу конъюнктора регистра АЦП, первый вход которого подключен к четвертому выходу счетчика уставок, его второй вход - к выходу конъюнктора регистра уставок, первый вход дизъюнктора счетчика разрядов уставки подключен к прямому выходу задающего генератора, его второй вход - к третьему выходу счетчика уставок, счетный вход которого подключен к второму выходу счетчика разрядов уставок, вход "Установка 0" счетчика уставок подключен к второму выходу распределителя импульсов, счетный вход счетчика разрядов уставки подключен к выходу дизъюнктора счетчика разрядов уставки, его вход "Установка 0" подключен к выходу дизъюнктора триггера блокировки, первый выход счетчика разрядов уставки подключен к первому входу конъюнктора триггера блокировки, второй вход которого подключен к инверсному выходу задающего генератора, его выход - к входу "Установка 1" триггера блокировки, вход "Установка 0" которого подключен к выходу дизъюнктора триггера блокировки, первый вход которого подключен к второму выходу счетчика разрядов уставки, его второй вход - к второму выходу распределителя импульсов, инверсный выход цифрового компаратора подключен к первым входам первого конъюнктора уставки срабатывания и первого конъюнктора уставки возврата, второй вход первого конъюнктора уставки срабатывания подключен к первому выходу счетчика уставок, второй вход - к второму выходу счетчика уставок, второй выход счетчика разрядов уставки подключен к четвертому входу регистра состояния триггеров, к первому - третьему входам параллельного кода которого подключены соответственно прямые выходы триггеров уставок срабатывания, триггеров уставок возврата и выходных триггеров ступеней, его выход предназначен для подключения к устройствам контроля состояния триггеров уставок и выходных триггеров ступеней.

2. Реле по п. 1, отличающееся тем, что в него дополнительно введены второй формирователь прямоугольных импульсов, D-триггер, при этом информационный вход D-триггера подключен к источнику напряжения логической единицы, его стробирующий вход - к выходу второго формирователя прямоугольных импульсов, вход которого подключен к источнику второго сигнала, инверсный выход D-триггера подключен к третьему входу конъюнктора счетчика АЦП и к выводу, предназначенному для выдачи аналогового значения фазы во внешние цепи, вход "Установка 0" D-триггера подключен к второму выходу первого распределителя импульсов.

РИСУНКИ

Рисунок 1



 

Похожие патенты:

Изобретение относится к электроэнергетике, в частности к автоматическому включению синхронных генераторов на параллельную работу с сетью

Изобретение относится к электронике

Изобретение относится к области электротехники , а именно к устройствам автоматики , и предназначено для срабатывания при понижениях частоты в системе электроснабжения , а также может быть использовано в комбинированных устройствах АВР при наличии синхронных электродвигателей

Изобретение относится к электротехнике

Изобретение относится к электротехнике

Изобретение относится к электротехнике и предназначено для автоматического контроля допустимого времени опережения синхронизатора

Изобретение относится к электротехнике, а именно к устройствам для проверки и настройки автосинхронизаторов

Изобретение относится к импульсной технике и может использоваться в системах автоматики, телемеханики связи
Наверх