Ранговый фильтр

 

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров. Техническим результатом изобретения является уменьшение аппаратурных затрат. Устройство содержит реляторы, каждый из которых состоит из компаратора, замыкающих и размыкающих ключей. 2 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Известны ранговые фильтры (см. например фиг.1 в описании изобретения к патенту РФ 2124754, кл. G 06 G 7/52, 1999 г.), которые обеспечивают выбор минимального, медианного или максимального из трех входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных ранговых фильтров, относится ограниченные функциональные возможности, обусловленные тем, что не допускается обработка четырех входных аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является, принятый за прототип, ранговый фильтр (фиг.1 в описании изобретения к патенту РФ 2171496, кл. G 06 G 7/52, 2001 г.), который содержит шесть реляторов и обеспечивает выбор минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты.

Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей прототипа.

Указанный технический результат при осуществлении изобретения достигается тем, что в ранговом фильтре, содержащем шесть реляторов, каждый из которых содержит компаратор, неинвертирующий и инвертирующий входы которого соединены соответственно с входом первого и входом второго ключей, выполненных соответственно замыкающим и размыкающим и подсоединенных выходами к выходу релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, в i-м ) реляторе выход компаратора подсоединен к первому входу булевого элемента “исключающее ИЛИ”, второй вход которого является входом управления i-го релятора, а выход соединен с управляющим входом первого и второго ключей, особенность заключается в том, что в j-й () релятор введены третий и четвертый ключи, выполненные соответственно замыкающим и размыкающим и подсоединенные выходами к дополнительному выходу j-го релятора, первый и второй входы которого соединены соответственно с входом четвертого и входом третьего ключей, подсоединенных управляющим входом к выходу компаратора и управляющему входу первого, второго ключей, первый, второй входы первого и первый, второй входы второго реляторов подключены соответственно к первому, второму и третьему, четвертому информационным входам рангового фильтра, выход и дополнительный выход первого релятора соединены соответственно с первым входом четвертого и первым входом третьего реляторов, выход и дополнительный выход второго релятора подключены соответственно к второму входу третьего и второму входу пятого реляторов, а выход и дополнительный выход третьего релятора соединены соответственно с вторым входом четвертого и первым входом пятого реляторов, выходы которых подключены соответственно к первому и второму входам шестого релятора, подсоединенного выходом к выходу рангового фильтра, первый - третий управляющие входы которого образованы соответственно входами управления четвертого - шестого реляторов.

На фиг.1 представлена схема предлагаемого рангового фильтра. На фиг.2 изображены схемы реляторов, использованных при построении указанного фильтра.

Ранговый фильтр содержит реляторы 11-16. Каждый релятор содержит компаратор 2, первый 31 и второй 32 ключи, выполненные соответственно замыкающим и размыкающим, релятор 1j (фиг.2а) () дополнительно содержит третий 33 и четвертый 34 ключи, выполненные соответственно замыкающим и размыкающим, а релятор 1i, (фиг.2б) () дополнительно содержит булевый элемент “исключающее ИЛИ” 4, причем в каждом реляторе неинвертирующий и инвертирующий входы компаратора 2 соединены соответственно с входами ключей 31 и 32, подсоединенных выходами к выходу релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора 2, в реляторе 1i, выход компаратора 2 подсоединен к первому входу элемента 4, второй вход которого является входом управления релятора i, а выход соединен с управляющим входом ключей 31, 32, в реляторе 1j выходы ключей 33 и 34 соединены с дополнительным выходом релятора 1j, первый и второй входы которого соединены соответственно с входами ключей 34 и 33, подсоединенных управляющим входом к выходу компаратора 2 и управляющему входу ключей 31, 32, первый, второй входы релятора 11 и первый, второй входы релятора 12 подключены соответственно к первому, второму и третьему, четвертому информационным входам рангового фильтра, выход и дополнительный выход релятора 11 соединены соответственно с первыми входами реляторов 14 и 13, выход и дополнительный выход релятора 1з подключены соответственно к вторым входам реляторов 13 и 15, а выход и дополнительный выход релятора 13 соединены соответственно с вторым входом релятора 14 и первым входом релятора 15, выходы реляторов 14 и 15 подключены соответственно к первому и второму входам релятора 16, подсоединенного выходом к выходу рангового фильтра, первый - третий управляющие входы которого образованы соответственно входами управления реляторов 14–16.

Работа предлагаемого рангового фильтра осуществляется следующим образом. На его первый - четвертый информационные входы подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) 1-4; на его первом, втором, третьем управляющих входах фиксируются соответственно необходимые управляющие сигналы 1, 2, 3 {0,1}. Если сигнал на первом входе релятора 1j () больше либо меньше сигнала на его втором входе, то ключи 31, 33 соответственно замкнуты либо разомкнуты, а ключи 32, 34 соответственно разомкнуты либо замкнуты. Следовательно, релятор 1j будет выделять на своих выходе и дополнительном выходе соответственно наибольший и наименьший из сигналов, действующих на его первом, втором входах. Если на входе управления релятора 1i, () присутствует логический “0” (логическая “1”) и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 31 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 32 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора 1i, присутствует лог. “0” (лог.“1”), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, операция, воспроизводимая предлагаемым фильтром, определяется выражением

где символами и обозначены соответственно операции mах и min. При этом ранговый фильтр (фиг.1) содержит 6 компараторов, 18 ключей и 3 булевых элемента “исключающее ИЛИ”. Отметим, что в состав прототипа входят 11 компараторов, 22 ключа и 11 булевых элементов “исключающее ИЛИ”.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый ранговый фильтр обеспечивает выбор минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов и обладает меньшими по сравнению с прототипом аппаратурными затратами.

Формула изобретения

Ранговый фильтр, содержащий шесть реляторов, каждый из которых содержит компаратор, неинвертирующий и инвертирующий входы которого соединены соответственно с входом первого и входом второго ключей, выполненных соответственно замыкающим и размыкающим и подсоединенных выходами к выходу релятора, первый и второй входы которого соединены соответственно с неинвертирующим и инвертирующим входами компаратора, в i-м () реляторе выход компаратора подсоединен к первому входу булевого элемента Исключающее ИЛИ, второй вход которого является входом управления i-го релятора, а выход соединен с управляющим входом первого и второго ключей, отличающийся тем, что в j-й () релятор введены третий и четвертый ключи, выполненные соответственно замыкающим и размыкающим и подсоединенные выходами к дополнительному выходу j-го релятора, первый и второй входы которого соединены соответственно с входом четвертого и входом третьего ключей, подсоединенных управляющим входом к выходу компаратора и управляющему входу первого, второго ключей, первый, второй входы первого и первый, второй входы второго реляторов подключены соответственно к первому, второму и третьему, четвертому информационным входам рангового фильтра, выход и дополнительный выход первого релятора соединены соответственно с первым входом четвертого и первым входом третьего реляторов, выход и дополнительный выход второго релятора подключены соответственно к второму входу третьего и второму входу пятого реляторов, а выход и дополнительный выход третьего релятора соединены соответственно с вторым входом четвертого и первым входом пятого реляторов, выходы которых подключены соответственно к первому и второму входам шестого релятора, подсоединенного выходом к выходу рангового фильтра, первый–третий управляющие входы которого образованы соответственно входами управления четвертого – шестого реляторов.

РИСУНКИ

Рисунок 1, Рисунок 2



 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано для моделирования экономических систем

Изобретение относится к области электронной техники и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для генерации линейно-изломных функций

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для выбора минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов

Изобретение относится к автоматике и аналоговой вычислительной технике

Изобретение относится к реляторной вычислительной и коммутационной технике и может быть использовано в аналоговых вычислительных машинах и коммутационных процессорах

Изобретение относится к аналоговой вычислительной технике, автоматике систем управления и коммутирования и может быть использовано для преобразования структуры данных, представленных в виде кортежей аналоговых сигналов, для реализаций различных перегруппировок информации, для построения коммутационных процессоров

Изобретение относится к области радиоизмерений и может быть использовано для контроля характеристик случайных процессов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления

Изобретение относится к автоматике и аналоговой вычислительной технике и может использоваться для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др

Изобретение относится к автоматике и аналоговой вычислительной технике и может использоваться для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др

Изобретение относится к автоматике и аналоговой вычислительной технике и может использоваться для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др
Наверх