Подложка активной матрицы и устройство отображения, имеющее такую подложку

Подложка активной матрицы включает в себя множество переключающих элементов, обеспеченных на изолирующей подложке; множество шин, обеспеченных на изолирующей подложке и подсоединенных к переключающим элементам; межслойную изолирующую пленку, покрывающую переключающие элементы и шины; множество пиксельных электродов, сформированных на межслойной изолирующей пленке, и множество выводов, отходящих от шин и расположенных с заранее определенным интервалом. По меньшей мере часть каждого из выводов не покрыта межслойной изолирующей пленкой. Отражающий слой, сконфигурированный для отражения света, обеспечен в области, которая является по меньшей мере частью каждого зазора между соседними выводами и включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки. Также подложка содержит полупроводниковый слой, частично перекрывающий межслойную изолирующую пленку, обеспеченный в области, соответствующей отражающему слою, и включающий в себя край межслойной изолирующей пленки. Технический результат - снижение возможности возникновения короткого замыкания между выводами из-за остатков материала пиксельных электродов. 2 н. и 11 з.п. ф-лы, 18 ил.

 

Область техники, к которой относится изобретение

Настоящее изобретение относится к подложке активной матрицы и устройству отображения, имеющему такую подложку.

Уровень техники

Общеизвестно, что подложка активной матрицы, имеющая множество переключающих элементов, таких как тонкопленочные транзисторы (TFT), сформированные на стеклянной подложке, используется для устройств отображения, таких как жидкокристаллическое устройство отображения, органическое электролюминесцентное (EL) устройство отображения и электрофорезное устройство отображения.

Обычно в устройствах отображения, имеющих подложку активной матрицы, пиксельные электроды формируют на самом верхнем слое подложки активной матрицы для увеличения относительного отверстия дисплейного экрана.

В частности, на стеклянной подложке подложки активной матрицы формируют множество транзисторов TFT, шин затворов, шин истоков и т.д., а также формируют межслойную изолирующую пленку, покрывающую указанные транзисторы TFT, шины и т.д. Затем на поверхности межслойной изолирующей пленки формируют пиксельные электроды.

При такой конфигурации на межслойной изолирующей пленке можно сформировать пиксельные электроды, развернутые прямо над шинами затворов и шинами истоков, что позволяет увеличить площадь пиксельных электродов. Также путем формирования толстой межслойной изолирующей пленки путем нанесения покрытия центрифугированием можно уменьшить паразитную емкость между пиксельными электродами и шинами затворов и истоков. Таким путем можно реализовать жидкокристаллическое устройство отображения, которое может подавить или ослабить перекрестные помехи и которое будет иметь большое относительное отверстие.

Конец межслойной изолирующей пленки находится в периферийной области подложки активной матрицы, а на концах упомянутых шин формируется множество выводов. К этим выводам, которые расположены на одной линии с заранее определенным интервалом, должны монтироваться возбудитель IC (интегральная схема) и внешняя схемная плата, например, гибкая печатная плата (FPC).

У конца межслойной изолирующей пленки на стеклянной подложке сформирован большой шаг. Таким образом, по соседству с концом межслойной изолирующей пленки фоторезист, предназначенный для формирования рисунка пиксельных электродов, скорее всего, не будет подвергаться достаточному оптическому экспонированию, что приведет к созданию остатков фоторезиста. В результате под указанными остатками фоторезиста могут сохраниться остатки материала пиксельных электродов, что может привести к короткому замыканию между соседними выводами.

Для решения вышеуказанной проблемы в патентном документе 1 раскрыт способ формирования рисунка на тонкой органической пленке между выводами. При сформированном таким образом рисунке на тонкой органической пленке участки из материала пиксельных электродов, находящиеся на этом рисунке, могут быть быстро вытравлены, и между выводами не останется остатков материала пиксельных электродов.

В Патентном документе 2 раскрыт способ формирования между выводами такой же изолирующей пленки, как межслойная изолирующая пленка. В Патентном документе 3 раскрыт способ, в котором для предотвращения короткого замыкания изолирующую пленку, покрывающую выводы, формируют вдоль края межслойной изолирующей пленки.

В Патентном документе 4 раскрыт способ, где при чрезмерном оптическом экспонировании фоторезиста, гарантирующем устранение остатков фоторезиста, уменьшается отражение света шинами после прохождения через фоторезист, что обеспечивает правильное формирование пиксельных электродов.

В Патентном документе 5 раскрыт способ, где на границе у края межслойной изолирующей пленки имеются ямки и выступы, если смотреть в направлении, перпендикулярном поверхности подложки, что позволяет обеспечить небольшой наклон на конце межслойной изолирующей пленки, а значит, подавить или уменьшить образование остатков фоторезиста.

В патентном документе 6 раскрыта подложка активной матрицы, которая, как показано на виде сверху по фиг.18, включает в себя: изолирующую пленку 101 затворов, сформированную на стеклянной подложке; множество выводов 102, расположенных на изолирующей пленке затворов с заранее определенным интервалом; и межслойную изолирующую пленку 103, сформированную на изолирующей пленке 101 затворов, для покрытия части выводов 102.

На краю межслойной изолирующей пленки 103 сформированы выступы 104, проходящие в зазоры между выводами 102. Угол наклона выступов 104 относительно поверхности стеклянной подложки меньше угла наклона участков без выступов на краю межслойной изолирующей пленки 103. При такой конфигурации ожидается, что будет обеспечено отсутствие остатков фоторезиста на выступах 104, что позволит предотвратить короткое замыкание между выводами 102 из-за остатков фоторезиста.

Список цитирования

Патентный документ

Патентный документ 1: опубликованный патент Японии №H09-90397

Патентный документ 2: опубликованный патент Японии №H10-153770

Патентный документ 3: опубликованный патент Японии №H10-20339

Патентный документ 4: опубликованный патент Японии №2000-2887

Патентный документ 5: опубликованный патент Японии №H11-153809

Патентный документ 6: опубликованный патент Японии №H11-24101

Сущность изобретения

Техническая проблема

В патентном документе 6, упомянутом выше, описаны примеры выступов 104: выступы, имеющие ширину 70 мкм и выступающую длину 50 мкм, и выступы, имеющие ширину 20 мкм и выступающую длину 30 мкм. Однако формирование выступов 104 с указанными размерами затрудняется при использовании подложки активной матрицы для малоразмерных устройств отображения, способных обеспечивать отображение высокой четкости (HD).

Например, на подложке активной матрицы, образующей жидкокристаллическое устройство отображения размером 16,4 дюйма, способное обеспечить полное HD отображение (разрешение: 1920×1080) и к которому монтируется схема FPC, шаг выводов истоков составляет 25 мкм, а интервал между выводами истоков составляет 13 мкм, что является очень малой величиной. Также на подложке активной матрицы, смонтированной на стекле (COG), которая образует жидкокристаллическое устройство отображения стандарта QVGA шириной 3 дюйма, шаг выводов затворов и выводов истоков составляет 17 мкм, а интервал между этими выводами составляет 13 мкм, что является очень малой величиной.

Также при монтаже схемы FPC к выводам выступы 104, которые являются сравнительно толстыми, могут воспрепятствовать монтажу, затрудняя вхождение в контакт выводов схемы FPC с выводами подложки.

В свете вышеописанных проблем целью настоящего изобретения является подавление или ослабление коротких замыканий между выводами и облегчение подсоединения внешней схемы к выводам.

Решение проблемы

Для достижения вышеуказанной цели подложка активной матрицы согласно настоящему изобретению включает в себя: изолирующую подложку; множество переключающих элементов, обеспеченных на изолирующей подложке; множество шин, обеспеченных на изолирующей подложке и подсоединенных переключающим элементам; межслойную изолирующую пленку, покрывающую множество переключающих элементов и множество шин; множество пиксельных электродов, сформированных на межслойной изолирующей пленке; и множество выводов, отходящих от множества шин и расположенных с заранее определенным интервалом, где по меньшей мере часть каждого из множества выводов не покрыта межслойной изолирующей пленкой, и в области, которая является по меньшей мере частью каждого зазора между соседними выводами и включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки, обеспечен отражающий слой, сконфигурированный для отражения света в направлении, противоположном изолирующей подложке.

Отражающий слой может быть размещен независимо в каждом зазоре между соседними выводами.

Отражающий слой может быть сформирован проходящим по обеим сторонам каждого из выводов в направлении ширины вывода.

Предпочтительно, чтобы отражающий слой был выполнен из металлического слоя.

К множеству выводов может быть подсоединена внешняя схема.

Устройство отображения согласно настоящему изобретению включает в себя: подложку активной матрицы; противолежащую подложку, расположенную напротив подложки активной матрицы; и слой носителя отображения, обеспеченный между подложкой активной матрицы и противолежащей подложкой, где подложка активной матрицы включает в себя изолирующую подложку, множество переключающих элементов, обеспеченных на изолирующей подложке, множество шин, обеспеченных на изолирующей подложке и подсоединенных к переключающим элементам, межслойную изолирующую пленку, покрывающую множество переключающих элементов и множество шин, множество пиксельных электродов, сформированных на межслойной изолирующей пленке, и множество выводов, отходящих от множества шин и расположенных с заранее определенным интервалом, где по меньшей мере часть каждого из множества выводов не покрыта межслойной изолирующей пленкой, и в области, которая является по меньшей мере частью каждого зазора между соседними выводами и включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки, обеспечен отражающий слой, сконфигурированный для отражения света в направлении, противоположном изолирующей подложке.

Отражающий слой может быть размещен независимо в каждом зазоре между соседними выводами.

Отражающий слой может быть сформирован проходящим по обеим сторонам каждого из выводов в направлении ширины вывода.

Предпочтительно, чтобы отражающий слой был выполнен из металлического слоя.

К множеству выводов может быть подсоединена внешняя схема.

Слой носителя отображения может представлять собой жидкокристаллический слой.

Функционирование

Далее описывается функционирование настоящего изобретения.

При изготовлении вышеописанной подложки активной матрицы сначала на изолирующей подложке формируют множество переключающих элементов и множество шин. Также на изолирующей подложке с заранее определенным интервалом размещают множество выводов, отходящих от шин.

Отражающий слой, который отражает свет, формируют в области, которая является частью каждого зазора между соседними выводами и которая включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки. Отражающий слой может быть выполнен, например, из металлического слоя. Указанный отражающий слой можно легко сделать более тонким, и тогда можно обеспечить заданную форму с высокой точностью посредством фотолитографии.

Затем на изолирующей подложке формируют межслойную изолирующую пленку, покрывающую переключающие элементы и шины. Формирование пленки выполняют так, чтобы по меньшей мере часть каждого из выводов была не покрыта межслойной изолирующей пленкой.

Пиксельные электроды можно сформировать на межслойной изолирующей пленке посредством фотолитографии. В этом случае материал пиксельного электрода формируют на изолирующей подложке равномерно, чтобы покрыть межслойную изолирующую пленку. Затем формируют фоторезист для покрытия материала пиксельного электрода и оптического экспонирования через фотомаску. Маску формируют из фоторезиста путем удаления экспонированных областей, причем маска имеет отверстия, соответствующие областям, в которых не были сформированы пиксельные электроды. Затем участки материала пиксельных электродов, экспонированные через маску, удаляют путем травления, и т.д., для формирования на межслойной изолирующей пленке пиксельных электродов заранее определенной формы.

Согласно настоящему изобретению фоторезист, который может иметь большую толщину в области рядом с краем межслойной изолирующей пленки, может быть подвергнут достаточному оптическому экспонированию при наличии отражающих слоев в этой области, поскольку отражающие слои отражают экспонирующий свет, прошедший через фоторезист.

Тонкие отражающие слои, имеющие ширину, не превышающую, например, несколько микрометров, могут быть сформированы, например, посредством фотолитографии. Следовательно, даже в том случае, когда интервал между выводами сравнительно мал, отражающие слои между выводами могут быть сформированы с высокой точностью. Кроме того, поскольку отражающие слои можно выполнить более тонкими, например, толщиной от 0,1 до 0,5 мкм, внешнюю схему при монтаже будет легко подсоединить к выводам, не нарушая отражающих слоев.

Таким образом, в тех областях, где обеспечены отражающие слои, предотвращается образование остатков фоторезиста и, следовательно, предотвращается образование остатков материала пиксельных электродов. В результате предотвращается или ослабляется короткое замыкание между выводами.

Преимущества изобретения

Согласно настоящему изобретению отражающий слой формируют в области, являющейся по меньшей мере частью каждого зазора между соседними выводами, причем отражающий слой включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки. Таким образом, при наличии указанных отражающих слоев можно предотвратить образование остатков фоторезиста, а значит можно предотвратить образование остатков материала пиксельных электродов рядом с краем межслойной изолирующей пленки. В результате можно предотвратить или ослабить короткое замыкание между выводами, а также можно облегчить подсоединение внешней схемы к выводам.

Краткое описание чертежей

Фиг.1 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по первому варианту;

фиг.2 - поперечное сечение по линии II-II на фиг.1;

фиг.3 - поперечное сечение по линии III-III на фиг.1;

фиг.4 - поперечное сечение, показывающее фоторезист, экспонируемый светом;

фиг.5 - поперечное сечение, показывающее схематическую структуру жидкокристаллического устройства отображения согласно первому варианту;

фиг.6 - схема подложки транзисторов TFT по первому варианту;

фиг.7 - вид сверху на материал электродных пикселей, находящийся над отражающим слоем;

фиг.8 - вид сверху в увеличенном масштабе части подложки TFT по второму варианту;

фиг.9 - поперечное сечение по линии IX-IX на фиг.8;

Фиг.10 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по третьему варианту;

фиг.11 - поперечное сечение по линии XI-XI на фиг.10;

фиг.12 - поперечное сечение по линии XII-XII на фиг.10;

Фиг.13 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по четвертому варианту;

Фиг.14 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по пятому варианту;

Фиг.15 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по шестому варианту;

Фиг.16 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по седьмому варианту;

Фиг.17 - вид сверху в увеличенном масштабе части подложки транзисторов TFT по восьмому варианту;

Фиг.18 - вид сверху в увеличенном масштабе части общепринятой подложки активной матрицы.

Описание вариантов осуществления изобретения

Далее со ссылками на чертежи описываются варианты настоящего изобретения. Однако заметим, что настоящее изобретение не ограничивается последующими вариантами.

(Первый вариант)

На фиг.1-7 показан первый вариант настоящего изобретения.

На фиг.1 представлен в увеличенном масштабе вид сверху на подложку транзисторов TFT по этому варианту. На фиг.2 представлено поперечное сечение по линии II-II на фиг.1. На фиг.3 представлено поперечное сечение по линии III-III на фиг.1. На фиг.4 представлено поперечное сечение, показывающее фоторезист, экспонируемый светом. На фиг.5 представлено поперечное сечение, раскрывающее схематическую структуру жидкокристаллического устройства отображения согласно первому варианту. На фиг.6 представлена схема подложки транзисторов TFT по первому варианту. На фиг.7 представлен вид сверху материала пиксельных электродов, находящегося над отражающим слоем.

В этом варианте в качестве примера устройства отображения согласно настоящему изобретению взято жидкокристаллическое устройство отображения.

Как показано на фиг.5, жидкокристаллическое устройство 1 отображения включает в себя: подложку 11 транзисторов TFT в качестве подложки активной матрицы; противолежащую подложку 12 находящуюся напротив подложки 11 транзисторов TFT; и жидкокристаллический слой 13 в качестве слоя носителя изображения, обеспеченного между подложкой 11 транзисторов TFT и противолежащей подложкой 12.

Противолежащая подложка 12 включает в себя цветовые фильтры, общий электрод, черную матрицу и т.д., хотя на фиг.5 эти элементы не показаны. Жидкокристаллический слой 13 герметизирован герметиком 23 в форме рамки, находящимся между подложкой 11 транзисторов TFT и противолежащей подложкой 12.

Подложка 11 транзисторов TFT включает в себя стеклянную подложку 10, являющуюся изолирующей подложкой, как показано на фиг.2 и 3, и имеет множество пикселей 16, скомпонованных в матрицу, как показано на фиг.6. На стеклянной подложке 10 для каждого из пикселей 16 сформирован тонкопленочный транзистор (TFT) 19, который является переключающим элементом. На стеклянной подложке 10 также сформировано множество шин 17 затворов и множество шин 18 истоков, соединенных с транзисторами TFT 19.

Шины 17 затворов проходят параллельно друг другу. На стеклянной подложке 10 также сформированы шины 20 конденсаторов, проходящие между шинами 17 затворов параллельно шинам 17 затворов, если смотреть под прямым углом к поверхности изолирующей подложки. Шины 17 затворов и шины 20 конденсаторов покрыты изолирующей пленкой 14 затворов.

Шины 18 истоков, сформированные на изолирующей пленке 14 затворов, проходят параллельно друг другу и пересекают шины 17 затворов. Другими словами, межкомпонентные соединения, включающие в себя шины 17 затворов и шины 18 истоков, образуют в целом форму в виде решетки. В области, имеющей вид решетки, сформированы пиксели 16. Транзисторы TFT 19 подсоединены к шинам 17 затворов и шинам 19 истоков.

На стеклянной подложке 10 также сформирована защитная пленка 26 и межслойная изолирующая пленка 25, которые покрывают шины 17 затворов, шины 18 истоков, шины 20 конденсаторов и транзисторы TFT 19. Защитная пленка 26 выполнена, например, из неорганической пленки, а межслойная изолирующая пленка 25, выполненная, например, из органической пленки, сформирована на поверхности защитной пленки 26 с относительно большой толщиной (например, от 1 до 4 мкм). Защитная пленка 26 не является обязательной.

На межслойной изолирующей пленке 25 сформировано множество пиксельных электродов 15, сконфигурированных для подачи напряжения на жидкокристаллический слой 13 для его возбуждения. Пиксельные электроды 15, обеспеченные для каждого пикселя 16, соединены с транзисторами TFT 19 через контактные отверстия, проходящие через межслойную изолирующую пленку 25. Пиксельные электроды 15 сформированы из прозрачной проводящей пленки, выполненной, например, из оксида индия и олова (ITO), оксида индия и цинка (IZO) и т.д. Пиксельные электроды 15 перекрывают межкомпонентные соединения (шины 17 затворов и шины 18 истоков), окружающие пиксельные электроды, если смотреть под прямым углом к поверхности изолирующей подложки.

Конденсаторные элементы 21, также называемые здесь накопительными конденсаторами, сформированы в областях, где пиксельные электроды проходят поверх конденсаторных шин 20. Конденсаторные элементы 21, обеспеченные для каждого пикселя 16, служат для поддержания постоянным напряжения отображения на пикселях 16.

Как показано на фиг.5, подложка 11 транзисторов TFT имеет область 51 отображения, где сформированы пиксели 16, и область 52, не связанная с отображением, вокруг области 51 отображения. Как показано на фиг.6, в области 52, не связанной с отображением, с заранее определенным интервалом размещено множество выводов 17а затворов, отходящих от шин 17 затворов, а также с заранее определенным интервалом размещено множество выводов 18а истоков, отходящих от шин 18 истоков.

Выводы 17а и 18а затворов и истоков могут быть сформированы из любого того же материала, что и шины 17 затворов и того же материала, что и шины 18 истоков.

Выходные выводы (не показаны) возбудителя истоков в виде внешней схемы соединены с выводами 18а истоков через анизотропную проводящую пенку (ACF), и аналогичным образом выходные выводы (не показаны) возбудителя затворов в виде внешней схемы подсоединены к выводам 17а затворов через пленку ACF.

По меньшей мере часть каждого из выводов 17а затворов и выводов 18а истоков не покрыта межслойной изолирующей пленкой 25. Другими словами, как показано на фиг.1-3, концы межслойной изолирующей пленки 25 пересекают выводы 17а затворов и выводы 18а истоков, если смотреть под прямым углом к поверхности стеклянной подложки 10. Также межслойная изолирующая пленка 25, являющаяся относительно толстой, образует шаг на стеклянной подложке 10.

Как показано на фиг.1 и 3, каждый из выводов 17а затворов включает в себя первую контактную площадку 31, сформированную на стеклянной подложке 10 и вторую контактную площадку 32, частично сформированную на первой контактной площадке 31.

Первая контактная площадка 31 выполнена из того же материала, что и шины 17 затворов, например, из металлического слоя, содержащего Ti, Al и TiN, уложенные в указанном порядке, причем металлический слой содержит Cr, или Mo и Al, или сплав, содержащий Al, расположенные в указанном порядке, либо однослойный металлический слой из Al или сплава, содержащего Al. Вторая контактная площадка 32 выполнена из того же материала, что и пиксельные электроды 15, например, из ITO.

Как показано на фиг.2 и 3, изолирующая пленка 14 затворов сформирована на стеклянной подложке 10 для покрытия первой контактной площадки 31. Изолирующая пленка 14 затворов имеет проходящую сквозь нее контактную щель 33, как показано на фиг.1, проходящую по первой контактной площадке 31 вдоль первой контактной площадки 31. Вторая контактная площадка 32, сформированная на изолирующей пленке 14 затворов, входит в контакт с первой контактной площадкой 31 через контактную щель 33.

Первый полупроводниковый слой 28 сформирован на изолирующей пленке 14 затворов в области, включающей в себя край межслойной изолирующей пленки 25. Часть защитной пленки 26 приподнята над изолирующей пленкой 14 затворов, выходя на поверхность первого полупроводникового слоя 28. Как показано на фиг.3, боковины защитной пленки 26 и межслойной изолирующей пленки 25 образуют в целом одну непрерывную боковину.

Вторая контактная площадка 32 приподнята на своем конце над первой контактной площадкой 31, выходя на первый полупроводниковый слой 28 на конце, противоположном тому концу, на котором находится защитная пленка 26. Интервал между второй контактной площадкой 32 и межслойной изолирующей пленкой 25 составляет примерно от нескольких микрометров до нескольких десятков микрометров.

Как показано на фиг.1 и 2, в области, которая является по меньшей мере частью каждого зазора между соседними выводами 17а затворов и включает в себя край межслойной изолирующей пленки (если смотреть под прямым углом к поверхности стеклянной подложки 10), в качестве отличительного признака настоящего изобретения обеспечен отражающий слой 40, который отражает свет в направлении, противоположном стеклянной подложке 10.

Отражающие области 40 в первом варианте выполнены из того же материала, что и шины 18 истоков, причем области 40 размещены независимо между соседними выводами 17а затворов. Другими словами, отражающие области 40 размещены так, чтобы они не перекрывают выводы 17а затворов. Указанные отражающие области 40, расположенные между выводами 17а затворов, описываются ниже.

Как показано на фиг.2, изолирующая пленка 14 затворов сформирована на стеклянной подложке 10 в областях между выводами 17а затворов и частично лежит под межслойной изолирующей пленкой 25. Каждый из отражающих слоев 40 включает в себя первый металлический слой 41, сформированный на поверхности изолирующей пленки 14 затворов, и второй металлический слой 42, сформированный на части поверхности первого металлического слоя 41. Первый металлический слой 41 выполнен, например, из слоя Ti, а второй металлический слой 42 выполнен, например, из слоя Al.

Второй металлический слой 42 сформирован на части поверхности первого металлического слоя 41, лежащего под межслойной изолирующей пленкой 25. Часть защитной пленки 26 приподнята над стеклянной подложкой 10, выходя на поверхность второго металлического слоя 42. Таким образом, как показано на фиг.2, боковины второго металлического слоя 42, защитной пленки 26 и межслойной изолирующей пленки 25 образуют в целом одну непрерывную боковину.

Второй металлический слой 42 не является обязательным, то есть достаточно обеспечить только первый металлический слой 41. Первый металлический слой 41 может представлять собой металлический слой, содержащий Cr или Mo и Al, или сплав, содержащий Al, уложенные в указанном порядке, либо однослойный металлический слой, выполненный из Al или сплава, содержащего Al. С точки зрения дополнительного улучшения отражательной способности отражательного слоя 40 предпочтительно разместить слой Al, имеющий высокую отражательную способность, на самом верху.

Таким образом, отражающие слои 40 отличаются по составу от слоя первых контактных площадок 31.

Способ изготовления

Далее описывается способ изготовления жидкокристаллического устройства 1 отображения, имеющего подложку 11 транзисторов TFT.

Жидкокристаллическое устройство 1 отображения изготавливают путем скрепления вместе подложки 11 транзисторов TFT и противолежащей подложки 12, которые изготавливают заранее, через жидкокристаллический слой 13 и герметик 23.

При изготовлении подложки 11 транзисторов TFT сначала на стеклянной подложке 10 посредством фотолитографии формируют транзисторы TFT 19 и шины 17, 18 и 20. В частности, на поверхности стеклянной подложки 10 с заранее определенным интервалом размещают шины 17 затворов и первые контактные площадки 31 выводов 17а затворов. Слои, например, Ti, Al и TiN помещают один над другим в указанном прядке для формирования шин 17 затворов и первых контактных площадок 31.

Затем на стеклянной подложке 10 формируют изолирующую пленку 14 затворов для покрытия шин 17 затворов и части каждой из первых контактных площадок 31. После этого, как показано на фиг.3, на концах частей изолирующей пленки 14 затворов, покрывающей первые контактные площадки 31, с помощью фотолитографии и травления формируют первые полупроводниковые слои 28.

Между тем, как показано на фиг.2, на частях изолирующей пленки 14 затворов, лежащих между соседними первыми контактными площадками 31, одновременно с шинами 18 истоков в одном и том же технологическом процессе формируют отражающие слои 40. Первые металлические слои 41 отражающих слоев 40 формируют в виде островков путем обработки слоя Ti, например, посредством фотолитографии или травления.

Затем на первых металлических слоях 41 формируют слои, например, из Al, образующие вторые металлические слои 42. Затем наносят неорганическую пленку, образующую защитную пленку 26, и органическую пленку, образующую межслойную изолирующую пленку 25, для покрытия слоев Al и первых полупроводниковых слоев 28. После этого посредством фотолитографии и травления формируют рисунки слоев Al, неорганической пленки и органической пленки.

Путем формирования рисунков формируют вторые металлические слои 42, защитную пленку 26 и межслойную изолирующую пленку 25. В результате, как показано на фиг.1, межслойная изолирующая пленка 25 имеет край, пересекающий выводы 17а затворов и первые контактные площадки 31, причем часть каждого из первых металлических слоев 41 и часть каждого из первых полупроводниковых слоев 28 не покрыты межслойной изолирующей пленкой 25. Таким путем отражающие слои 40 формируются в областях, расположенных между соседними первыми контактными площадками 31 (выводы 17а затворов), причем слои 40 включают в себя край межслойной изолирующей пленки 25.

После этого посредством фотолитографии и травления формируют пиксельные электроды 15. Сначала, как показано на фиг.4, на стеклянной подложке 10 равномерно формируют материал 35 пиксельных электродов, выполненный из ITO и т.д. для покрытия межслойной изолирующей пленки. Затем формируют фоторезист 36 для покрытия материала 35 пиксельных электродов, а затем он подвергается оптическому экспонированию через фотомаску (не показана). Экспонированные участки фоторезиста 36 затем удаляют для формирования маски фоторезиста 36 с отверстиями, соответствующими областям, где не формируются ни пиксельные электроды 15, ни вторые контактные площадки 32.

Затем выполняют травление участков материала 35 пиксельных электродов, экспонированных через маску фоторезиста 36, для формирования на поверхности межслойной изолирующей пленки 25 пиксельных электродов 15, имеющих заранее определенную форму, а также формирования вторых контактных площадок 32 на поверхностях первых контактных площадок 31.

В первом варианте рядом с краем межслойной изолирующей пленки 25 экспонирующий свет, прошедший через фоторезист 36, отражается отражающими слоями 40 в направлении, противоположном стеклянной подложке 10. Таким образом, участки фоторезиста 36, находящиеся над отражающими слоями 40, подвергаются достаточному оптическому экспонированию в отличие от других участков.

После этого формируют выравнивающую пленку (не показана) для покрытия пиксельных электродов 15 и межслойной изолирующей пленки 25, в результате чего обеспечивается изготовление подложки 11 транзисторов TFT.

Преимущества первого варианта

В первом варианте отражающие слои 40 обеспечены в областях, которые расположены между соседними выводами 17а и включают в себя край межслойной изолирующей пленки 25, если смотреть под прямым углом к поверхности стеклянной подложки 10. Следовательно, экспонирующий свет, прошедший через фоторезист 36 рядом с краем межслойной изолирующей пленки 25, отражается отражающими слоями 40 в направлении, противоположном стеклянной подложке 10, и поэтому фоторезист 36 может подвергаться достаточному оптическому экспонированию в тех областях, где сформированы отражающие слои 40. Таким путем можно предотвратить образование остатков фоторезиста 36 в тех областях, где сформированы отражающие слои 40.

Таким образом, как показано на фиг.7, если даже существуют остатки материала 35 пиксельных электродов в области, которая расположена между соседними выводами 17а и включает в себя край межслойной изолирующей пленки 25, фоторезист 36 можно надежно удалить в области, где сформирован отражающий слой 40, избежав образования остатков материала 35 пиксельных электродов в этой области. Следовательно, поскольку остатки материала 35 пиксельных электродов, существующие между выводами 17а, оказываются над отражающим слоем 40, можно подавить или ослабить короткое замыкание между соседними выводами около края межслойной изолирующей пленки 25.

Также, поскольку отражающие слои 40 без труда можно выполнить более тонкими, в отличие от случая формирования ответвлений от относительно толстой межслойной изолирующей пленки 25 между соседними выводами 17а, можно предотвратить возникновение взаимных помех между отражающими слоями 40 и внешней схемой, что облегчает выполнение соединения внешней схемы с выводами 17а.

Кроме того, поскольку отражающие слои 40 можно сформировать из металлического слоя и т.д., можно обеспечить заданную форму с высокой точностью посредством фотолитографии и т.д., даже в том случае, когда интервал между соседними выводами 17а относительно мал. Другими словами, можно подходящим образом подавить или ослабить короткое замыкание между выводами 17а, даже если речь идет о малоразмерном жидкокристаллическом устройстве 1 отображения, способном обеспечивать отображение высокой четкости, и подложке 11 транзисторов TFT, используемой для указанного устройства.

Также, поскольку отражающие слои формируются в слое, отличном от слоя первых контактных площадок 31, можно надежно предотвратить короткое замыкание между отражающими слоями 40 и первыми контактными площадками 31.

Следовательно, для подложки 11 транзисторов TFT, имеющей шины 17 и 18 и выводы 17а, расположенные с малым интервалом, также можно подавить или ослабить короткое замыкание между выводами 17а, и можно облегчить выполнение соединения внешней схемы с выводами 17а. Первый полупроводниковый слой 28 можно заменить другой пленкой с высоким сопротивлением, и в этом случае также можно получить аналогичные преимущества.

Поскольку отражающие слои 40 формируют на изолирующей пленке 14 затворов, шаг рядом с краем межслойной изолирующей пленки 25 можно сделать относительно небольшим, что позволит обеспечить более эффективное оптическое экспонирование фоторезиста 36 отражающими слоями 40.

Хотя вторые контактные площадки 32 не являются обязательными, формирование вторых контактных площадок 32 может подавить или ослабить коррозию первых контактных площадок 31.

При использовании интервала от нескольких микрометров до нескольких десятков микрометров между вторыми контактными площадками 32 и межслойной изолирующей пленкой 25, можно избежать появления отказа в виде утечки, которая может появиться, если проводящие частицы, имеющие размер порядка нескольких микрометров, оказываются расположенными в линию вдоль края межслойной изолирующей пленки 25 во время присоединения внешней схемы, такой как FPC, с выводами 17а. Таким образом, можно гарантировать соблюдение технических условий, отклонение от которых может возникнуть во время подсоединения внешней схемы, такой как FPC.

(Второй вариант)

На фиг.8 и 9 показан второй вариант настоящего изобретения.

На фиг.8 представлен в увеличенном масштабе вид сверху на подложку TFT по второму варианту, а на фиг.9 представлено поперечное сечение по линии IX-IX на фиг.8. Следует заметить, что в этом и последующих вариантах одинаковые компоненты, показанные на фиг.1-6, обозначены одинаковыми ссылочными позициями, и их подробное описание опущено.

Хотя отражающие слои 40 сформированы в первом варианте только между соседними выводами 17а, во втором варианте отражающие слои 40 сформированы также и над выводами 17а.

То есть, как показано на фиг.8, отражающие слои во втором варианте сформированы не только вдоль края межслойной изолирующей пленки 25, как в первом варианте, но также они проходят по обеим сторонам выводов 17а вдоль их ширины. Интервал между соседними отражающими слоями 40 предпочтительно составляет, например, 3 мкм или более. При такой компоновке можно гарантировать соблюдение технических условий, отклонение от которых может возникнуть во время подсоединения внешней схемы, такой как FPC.

Как и в первом варианте, первые контактные площадки 31 сформированы на поверхности стеклянной подложки 10 с заранее определенным интервалом, а изолирующая пленка 14 затворов сформирована для покрытия части каждой из первых контактных площадок 31. Изолирующая пленка 14 затворов имеет проходящую сквозь нее контактную щель 33, как показано на фиг.8, идущую по первой контактной площадке 31 вдоль первой контактной площадки 31. Вторая контактная площадка 32, сформированная на изолирующей пленке 14 затворов, через контактную щель 33 входит в контакт с первой контактной площадкой 31.

На изолирующей пленке 14 затворов сформирован первый полупроводниковый слой 28, который частично проходит под межслойной изолирующей пленкой 25.

Второй полупроводниковый слой 29 и первый металлический слой 41 расположены один над другим на поверхности первого полупроводникового слоя 28 и частично проходят под межслойной изолирующей пленкой 25. На поверхности части первого металлического слоя 41, лежащей под межслойной изолирующей пленкой 25, сформирован второй металлический слой 42.

Участок защитной пленки 26 приподнят над изолирующей пленкой 14 затворов, выходя на поверхность второго металлического слоя 42. Таким путем, как показано на фиг.9, боковины второго металлического слоя 42, защитной пленки 26 и межслойной изолирующей пленки 25 образуют в целом одну непрерывную боковину.

Вторая контактная площадка 32 приподнята на своем конце над первой контактной площадкой 31, выходя на первый полупроводниковый слой 28 на конце, противоположном концу, покрытому защитной пленкой 26.

При изготовлении подложки 11 транзисторов TFT по второму варианту после формирования на изолирующей пленке 14 затворов первых полупроводниковых слоев 28 и вторых полупроводниковых слоев 29 на вторых слоях 29 формируют первые металлические слои 41, выполненные, например, из слоя Ti. Затем на частях первых металлических слоев 41 формируют вторые металлические слои 42, выполненные из слоя Al. Как и в первом варианте, вторые металлические слои 42 формируют посредством фотолитографии и травления вместе с защитной пленкой 26 и межслойной изолирующей пленкой 25.

После этого, как и в первом варианте, равномерно наносят материал 35 пиксельных электродов, выполненный из ITO и т.д., и фоторезист 36 подвергают оптическому экспонированию. Во время экспонирования экспонирующий свет, проходящий через фоторезист 36, отражается отражающими слоями 40 рядом с краем межслойной изолирующей пленки 25. Таким образом, обеспечивается достаточное оптическое экспонирование тех участков фоторезиста 36, которые расположены над отражающими слоями 40, по сравнению с другими участками.

Таким образом, пиксельные электроды 15 формируют на межслойной изолирующей пленке 2, а вторые контактные площадки 32 формируют на первых контактных площадках 31, что обеспечивает изготовление подложки 11 транзисторов TFT.

Преимущества второго варианта

Во втором варианте отражающие слои 40 также частично расположены между соседними выводами 17а. Следовательно, как и в первом варианте, в областях рядом с краем межслойной изолирующей пленки 25, где предусмотрены отражающие слои 40, можно предотвратить образование остатков фоторезиста 36, а значит, остатков материала 35 пиксельных электродов. Следовательно, можно будет подавить или ослабить короткое замыкание между соседними выводами. Вдобавок, поскольку отражающие слои 40 можно легко выполнить более тонкими, появляется возможность облегчить выполнение соединения внешней схемы с выводами 17а.

(Третий вариант)

На фиг.10-12 показан третий вариант настоящего изобретения.

На фиг.10 представлен в увеличенном масштабе вид сверху на часть подложки TFT по третьему варианту. На фиг.11 представлено поперечное сечение по линии XI-XI, а на фиг.12 представлено поперечное сечение по линии XII-XII на фиг.10.

Хотя отражающие слои 40, выполненные из того же материала, что и шины 18 истоков, сформированы в первом варианте между соседними выводами 17а затворов, в третьем варианте отражающие слои 40, выполненные из того ж материала, что и шины 17 затворов, сформированы между соседними выводами 17а затворов.

Каждый из выводов 17а затворов имеет такую же конфигурацию, как в первом варианте, которая включает в себя, как показано на фиг.10 и 12, первую контактную площадку 31, сформированную на стеклянной подложке 10, и вторую контактную площадку 3, частично сформированную на поверхности первой контактной площадки 3. Первая контактная площадка 31 выполнена из того же материала, что и шины 17 затворов, а вторая контактная площадка 32 выполнена из того же материала, что и пиксельные электроды 15, например, из ITO. Вторая контактная площадка 21 входит в контакт с первой контактной площадкой 31 через контактную щель 33, проходящую сквозь изолирующую пленку 14 затворов.

Первый полупроводниковый слой 28 сформирован на изолирующей пленке 14 затворов в области, включающей в себя край межслойной изолирующей пленки 25. Толщина первого полупроводникового слоя 28 составляет, например, 0,2 мкм или менее. Часть защитной пленки 26 приподнимается над изолирующей пленкой 14 затворов, выходя на поверхность первого полупроводникового слоя 28. Межслойная изолирующая пленка 25, выполненная, например, из органической пленки, сформирована на поверхности защитной пленки 26 с относительно большой толщиной (например, от 1 до 4 мкм).

Вторая контактная площадка 32 приподнимается на своем конце над первой контактной площадкой 31, выходя на первый полупроводниковый слой 28 на конце, противоположном концу, покрытому защитной пленкой 26. Интервал между второй контактной площадкой 32 и межслойной изолирующей пленкой 25 составляет от нескольких микрометров до нескольких десятков микрометров.

Как показано на фиг.10 и 11, отражающий слой 40, который отражает свет, обеспечен в области, которая является по меньшей мере частью каждого зазора между соседними выводами 17а затворов и включает в себя край межслойной изолирующей пленки 25, если смотреть под прямым углом к поверхности стеклянной подложки 10.

Отражающие слои 40 в третьем варианте выполнены из того же материла, что и шины 17 затворов, и, как показано на фиг.11, они сформированы на поверхности стеклянной подложки 10 и покрыты изолирующей пленкой 14 затворов. Также отражающие слои 40 размещены независимо между соседними выводами 17а затворов так, что они не перекрывают выводы 17а затворов.

При изготовлении жидкокристаллического устройства 1 отображения, имеющего вышеописанную подложку 11 транзисторов TFT, металлический слой из, например, слоев Ti, Al и TiN, сформированный на стеклянной подложке 10, подвергается фотолитографии и травлению для образования шин 17 затворов, первых контактных площадок 31 и отражающих слоев 40 одновременно в едином технологическом процессе.

Металлический слой не ограничивается многослойной пленкой из Ti, Al и TiN, а может представлять собой металлический слой, содержащий Cr, или Mo и Al, или сплав, содержащий Al, уложенные в указанном порядке, или однослойный металлический слой, выполненный из Al или сплава, содержащего Al. С точки зрения дополнительного повышения отражательной способности отражающих слоев 40 предпочтительно в качестве самого верхнего слоя разместить слой алюминия с высокой отражательной способностью.

После этого формируют изолирующую пленку 14 затворов для покрытия шин 17 затворов, первых контактных площадок 31 и отражающих слоев 40. Затем на изолирующей пленке 14 затворов формируют полупроводниковые слои 28, и формируют контактные щели 33, проходящие через изолирующую пленку 14 затворов. Затем, как и в первом варианте, на изолирующей пленке 14 затворов формируют защитную пленку 26 и межслойную изолирующую пленку 25.

После этого формируют пиксельные электроды 15 посредством фотолитографии и травления. В частности, как и в первом варианте, материал 35 пиксельных электродов, выполненный из ITO и т.д., наносят на всю поверхность стеклянной подложки 10 для покрытия межслойной изолирующей пленки 25, после чего формируют фоторезист 36 для покрытия всего материала 35 пиксельных электродов (смотри фиг.4). Затем фоторезист 36 подвергают оптическому экспонированию через фотомаску (не показана) и проявляют для формирования маски фоторезиста 36.

После этого участки материала 35 пиксельных электродов, не покрытые маской фоторезиста 36, удаляют путем травления для образования пиксельных электродов 15 заранее определенной формы на поверхности межслойной изолирующей пленки 25, а также формирования вторых контактных площадок 32 на поверхности перовых контактных площадок 1.

В третьем варианте рядом с краем межслойной изолирующей пленки 25 экспонирующий свет, проходящий через фоторезист 36, первые полупроводниковые слои 28 и изолирующую пленку 14 затворов, отражается отражающими слоями 40. Таким образом, участки фоторезиста 36, расположенные над отражающими слоями 40, подвергаются достаточному оптическому экспонированию, в отличие от других участков. Таким путем изготавливают подложку 11 транзисторов TFT.

Преимущества третьего варианта

В третьем варианте также обеспечены отражающие слои 40 в областях, которые находятся между соседними выводами 17а и включают в себя край межслойной изолирующей пленки 25, если смотреть под прямым углом к поверхности стеклянной подложки 10. Следовательно, поскольку участки фоторезиста рядом с краем межслойной изолирующей пленки 25, где обеспечены отражающие слои 40, могут подвергаться достаточному экспонированию светом, отраженным отражающими слоями 40, можно достичь преимуществ, аналогичных первому варианту.

Вдобавок, поскольку все отражающие слои 40 покрыты изолирующей пленкой 14 затворов, можно предотвратить электрическое короткое замыкание через отражающие слои 40 даже в том случае, если другой элемент, такой как внешняя схема, входит в контакт с отражающими слоями 40.

(Четвертый вариант)

На фиг.13 показан четвертый вариант настоящего изобретения.

На фиг.13 представлен в увеличенном масштабе вид сверху на часть подложки транзисторов TFT по четвертому варианту. Заметим, что поперечное сечение по линии XI-XI на фиг.13 соответствует фиг.11, а поперечное сечение по линии XII-XII на фиг.13 соответствует фиг.12.

Хотя в третьем варианте отражающие слои 40 сформированы в виде островков между соседними выводами 17а, в четвертом варианте отражающие слои 40 сформированы как единое целое с выводами 17а затворов.

В частности, как показано на фиг.13, отражающие слои 40 сформированы как единой целое с первыми контактными площадками 31 и выступают с противоположных сторон выводов 17а затворов в направлении ширины, проходя по краю межслойной изолирующей пленки 25 в области, включающей в себя упомянутый край. Соседние отражающие слои 40 отделены друг от друга интервалами.

Преимущества четвертого варианта

В четвертом варианте, поскольку отражающие слои 40, целиком покрытые изолирующей пленкой 14 затворов, размещены между соседними выводами 17а затворов, можно достичь преимуществ, аналогичных третьему варианту.

(Пятый вариант)

На фиг.14 показан пятый вариант настоящего изобретения.

На фиг.14 представлен в увеличенном масштабе вид сверху на часть подложки TFT по пятому варианту. Заметим, что поперечное сечение по линии XI-XI на фиг.14 соответствует фиг.11, а поперечное сечение по линии XII-XII на фиг.14 соответствует фиг.12.

Хотя в четвертом варианте отражающие слои 40 сформированы выступающими с противоположных сторон выводов 17а затворов в направлении ширины, в пятом варианте отражающие слои 40 сформированы выступающими с одной стороны выводов 17а затворов в направлении ширины.

Преимущества пятого варианта

В пятом варианте, поскольку отражающие слои 40, целиком покрытые изолирующей пленкой 14 затворов, размещены между соседними выводами 17а затворов, можно достичь преимуществ, аналогичных третьему варианту.

(Шестой вариант)

На фиг.15 показан шестой вариант настоящего изобретения.

На фиг.15 представлен в увеличенном масштабе вид сверху на часть подложки транзисторов TFT по шестому варианту.

Хотя в первом варианте отражающие слои 40, выполненные из того же материала, что и шины 18 истоков, сформированы между соседними выводами 17а затворов, в шестом варианте отражающие слои 40, выполненные из того же материала, что и шины 17 затворов, сформированы между соседними выводами 18а истоков.

Как показано на фиг.15, подобно выводам 17а затворов каждый вывод 18а истоков включает в себя первую контактную площадку 61, сформированную на стеклянной подложке 10, и вторую контактную площадку 62, частично сформированную на первой контактной площадке 61.

Первая контактная площадка 61 выполнена из того же материала, что и шины 18 истоков, такого как металлический слой Al и т.д. Вторая контактная площадка 62 выполнена из того же материала, что и пиксельные электроды 15, такого как ITO, причем вторая контактная площадка проходит вдоль первой контактной площадки 61.

Над стеклянной подложкой 10 сформирована изолирующая пленка затворов (не показана) для покрытия первой контактной площадки 61. Изолирующая пленка затворов имеет проходящую сквозь нее контактную щель, идущую по первой контактной площадке 31 вдоль первой контактной площадки 31. Вторая контактная площадка 62, сформированная на изолирующей пленке затворов, входит в контакт с первой контактной площадкой 61 через указанную контактную щель.

Как и в первом варианте, первый полупроводниковый слой (не показан) сформирован на изолирующей пленке затворов в области, включающей в себя край межслойной изолирующей пленки 25. Часть защитной пленки (не показана) приподнимается над изолирующей пленкой затворов, выходя на поверхность первого полупроводникового слоя. Вторая контактная площадка 62 приподнимается у своего конца над первой контактной площадкой 61, выходя на поверхность первого полупроводникового слоя на конце, противоположном концу, покрытому защитной пленкой.

Как показано на фиг.15, отражающий слой 40, который отражает свет, обеспечен в области, которая представляет собой по меньшей мере часть каждого зазора между соседними выводами 18а истоков и включает в себя край межслойной изолирующей пленки 25, если смотреть под прямым углом к поверхности изолирующей стеклянной подложки 10.

Как и в третьем варианте, отражающие слои 40 в шестом варианте выполнены из того же материала, что и шины 17 затворов, и сформированы на поверхности стеклянной подложки 10. Отражающие слои 40 также покрыты изолирующей пленкой затворов. Кроме того, отражающие слои 40 размещены независимо между соседними выводами 18а истоков, так чтобы не перекрывались выводы 18а истоков.

При изготовлении жидкокристаллического устройства 1 отображения, имеющего вышеописанную подложку 11 транзисторов TFT, как и в третьем варианте, шины 17 затворов и отражающие слои 40 формируют одновременно в едином технологическом процессе. После этого формируют изолирующую пленку затворов для покрытия шин 17 затворов и отражающих слоев 40. Затем на изолирующей пленке затворов формируют первые полупроводниковые слои, и формируют контактные щели, проходящие через изолирующую пленку затворов. Затем, как и в первом варианте, на изолирующей пленке затворов формируют защитную пленку и межслойную изолирующую пленку 25.

После этого, как в третьем варианте формируют пиксельные электроды 15 посредством фотолитографии и травления. В частности, материал 35 пиксельных электродов и фоторезист 36 наносят в указанном порядке на всю поверхность стеклянной подложки 10, а затем фоторезист 36 подвергают оптическому экспонированию и проявлению для формирования фотомаски.

Во время вышеуказанного оптического экспонирования рядом с краем межслойной изолирующей пленки 25 экспонирующий свет, проходящий через фоторезист 36, и т.д., отражается отражающими слоями 40. Таким образом, участки фоторезиста 36, расположенные над отражающими слоями 40, подвергаются достаточному оптическому экспонированию в отличие от других участков.

Преимущества шестого варианта

В шестом варианте отражающие слои 40 расположены в областях, находящихся между соседними выводами 18а истоков и включающих в себя край межслойной изолирующей пленки 25, если смотреть под прямым углом к поверхности стеклянной подложи 10. Таким образом, поскольку участки фоторезиста 36 вблизи края межслойной изолирующей пленки 25, где обеспечены отражающие слои 40, могут быть подвергнуты достаточному экспонированию с помощью света, отраженного отражающими слоями 40, можно достичь преимуществ, аналогичных преимуществам, достигаемым в первом варианте.

Вдобавок, поскольку все отражающие слои 40 покрыты изолирующей пленкой затворов, можно предотвратить электрическое короткое замыкание через отражающие слои 40 даже в том случае, если другой элемент, такой как внешняя схема, входит в контакт с отражающими слоями 40.

(Седьмой вариант)

На фиг.16 показан седьмой вариант настоящего изобретения.

На фиг.16 представлен в увеличенном масштабе вид сверху на часть подложки TFT по седьмому варианту.

Хотя в шестом варианте отражающие слои 40 сформированы в виде островков между соседними выводами 18а истоков, отражающие слои 40 в виде островков в седьмом варианте сформированы проходящими под первыми контактными площадками 61.

В частности, как показано на фиг.16, отражающие слои 40 расположены вдоль края межслойной изолирующей пленки 25 с заранее определенным интервалом. Каждый из отражающих слоев 40 пересекает первую контактную площадку 61 соответствующего вывода 18а истоков. Таким образом, отражающие слои 40 сформированы выступающими с противоположных сторон выводов 18а истоков в направлении ширины, если смотреть под прямым углом к стеклянной подложке 10.

Преимущества седьмого варианта

В седьмом варианте, отражающие слои 40 также расположены в областях, которые находятся между соседними выводами 18а истоков и включают в себя край межслойной изолирующей пленки 25, если смотреть под прямым углом к поверхности стеклянной подложки 10. Таким образом, поскольку участки фоторезиста 36 вблизи края межслойной изолирующей пленки 25 могут быть подвергнуты достаточному оптическому экспонированию светом, отраженным отражающими слоями 40, можно достичь преимуществ, аналогичных преимуществам первого варианта.

Вдобавок, поскольку все отражающие слои 40 покрыты изолирующей пленкой затворов, можно предотвратить электрическое короткое замыкание даже в том случае, если другой элемент, такой как внешняя схема, входит в контакт с отражающими слоями 40.

(Восьмой вариант)

На фиг.17 показан восьмой вариант настоящего изобретения.

На фиг.17 представлен в увеличенном масштабе вид сверху на часть подложки TFT по восьмому варианту.

Хотя в седьмом варианте отражающие слои 40 расположены выступающими от противоположных сторон выводов 18а истоков в направлении ширины, отражающие слои 40 в восьмом варианте расположены выступающими с одной стороны выводов 18а источников в направлении ширины.

В частности, как показано на фиг.17, отражающие слои 40 расположены вдоль края межслойной изолирующей пленки 25 с заранее определенным интервалом. Каждый из отражающих слоев 40 частично проходит под соответствующей первой контактной площадкой 61 и выступает со стороны первой контактной площадки 61 в направлении вдоль края межслойной изолирующей пленки 25. Между выступающим концом отражающего слоя 40 и соседним выводом 18а истоков задается заранее определенный интервал.

Преимущества восьмого варианта

В восьмом варианте, поскольку отражающие слои 40, целиком покрытые изолирующей пленкой 14 затворов, размещены между соседними выводами 18а истоков, можно достичь преимуществ, аналогичных седьмому варианту.

(Другие варианты)

В вышеописанных вариантах в качестве примера была описана подложка 11 транзисторов TFT, имеющая множество транзисторов TFT. Настоящее изобретение этим не ограничивается, а может быть использована, например, подложка активной матрицы, имеющая другие переключающие элементы, такие как тонкопленочный диод (TFD).

В вышеописанных вариантах были описаны выводы, к которым следует подсоединять внешнюю схему. В качестве альтернативного варианта настоящее изобретение можно также применить к другим выводам, таким как выводы для ввода тестовых сигналов.

Внешняя схема не ограничивается схемой для подачи сигналов, а может представлять собой схему для считывания сигналов, то есть могут быть использованы такие схемы, как рентгеновский датчик и сенсорная панель.

Выводы, упомянутые в настоящем изобретении, не ограничиваются выводами затворов и выводами истоков, а могут представлять собой выводы для ввода сигнала счетчика на общий электрод противолежащей подложки 12, выводы для ввода сигнала источника питания в схему возбуждения, монолитно сформированную на подложке активной матрицы и т.д. В вышеуказанных вариантах отражающий слой 40 был обеспечен в каждом зазоре между соседними выводами. Настоящее изобретение этим не ограничивается, то есть отражающий слой может быть обеспечен по меньшей мере в одном зазоре между соседними выводами. Однако с точки зрения надежного предотвращения короткого замыкания между выводами предпочтительно обеспечить отражающий слой 40 в каждом зазоре между соседними выводами.

В вышеописанных вариантах с шестого по восьмой отражающие слои 40, выполненные из того же материала, что и шины 17 затворов, расположены между соседними выводами 18а истоков. В альтернативном варианте между соседними выводами 18а истоков могут быть расположены отражающие слои 40, выполненные из того же материала, что и шины 18 истоков. В этом случае также можно достичь преимуществ, аналогичных преимуществам первого варианта.

В вышеописанных вариантах с третьего по восьмой все отражающие слои 40 покрыты изолирующей пленкой 14 затворов. Настоящее изобретение этим не ограничивается, и все отражающие слои 40 могут быть покрыты другой изолирующей пленкой.

В вышеописанных вариантах в качестве примера было описано жидкокристаллическое устройство 1 отображения. В альтернативном варианте настоящее изобретение можно также применить к другим устройствам отображения, таким как органическое электролюминесцентное устройство отображения, чей слой носителя отображения представляет собой светоизлучающий слой.

Промышленная применимость

Как было описано выше, настоящее изобретение может найти применение в подложке активной матрицы и устройстве отображения, имеющим такую подложку.

Описание ссылочных позиций

1 - жидкокристаллическое устройство отображения

10 - стеклянная подложка (изолирующая подложка)

11 - подложка транзисторов TFT (подложка активной матрицы)

12 - противолежащая подложка

13 - жидкокристаллический слой (слой носителя отображения)

14 - изолирующая пленка затворов (изолирующая пленка)

15 - пиксельный электрод

17 - шина затворов

17а - вывод затворов

18 - шина истоков

18а - вывод истоков

19 - транзистор TFT (переключающий элемент)

25 - межслойная изолирующая пленка

28 - первый полупроводниковый слой

29 - второй полупроводниковый слой

31 - первая контактная площадка (вывод)

32 - вторая контактная площадка (вывод)

35 - материал пиксельного электрода

36 - фоторезист

40 - отражающий слой

41 - первый металлический слой (отражающий слой)

42 - второй металлический слой (отражающий слой)

1. Подложка активной матрицы, содержащая:
изолирующую подложку;
множество переключающих элементов, обеспеченных на изолирующей подложке;
множество шин, обеспеченных на изолирующей подложке и подсоединенных к переключающим элементам;
межслойную изолирующую пленку, покрывающую множество переключающих элементов и множество шин;
множество пиксельных электродов, сформированных на межслойной изолирующей пленке; и
множество выводов, отходящих от множества шин и расположенных с заранее определенным интервалом, при этом
по меньшей мере часть каждого из множества выводов не покрыта межслойной изолирующей пленкой, и
отражающий слой, сконфигурированный для отражения света в направлении, противоположном изолирующей подложке, обеспечен в области, которая является по меньшей мере частью каждого зазора между соседними выводами и включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки, и
полупроводниковый слой, частично перекрывающий межслойную изолирующую пленку, обеспеченный в области, соответствующей отражающему слою, и включающий в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки.

2. Подложка активной матрицы по п.1, в которой отражающий слой размещен независимо в каждом зазоре между соседними выводами.

3. Подложка активной матрицы по п.1, в которой отражающий слой сформирован проходящим по обеим сторонам каждого из выводов в направлении ширины вывода.

4. Подложка активной матрицы по любому из пп.1-3, в которой отражающий слой выполнен из металлического слоя.

5. Подложка активной матрицы по любому из пп.1-3, в которой к множеству выводов подсоединена внешняя схема.

6. Подложка активной матрицы по любому из пп.1-3, в которой весь отражающий слой покрыт изолирующей пленкой.

7. Устройство отображения, содержащее:
подложку активной матрицы;
противолежащую подложку, расположенную напротив подложки активной матрицы; и
слой носителя отображения, обеспеченный между подложкой активной матрицы и противолежащей подложкой, при этом
подложка активной матрицы включает в себя изолирующую подложку, множество переключающих элементов, обеспеченных на изолирующей подложке, множество шин, обеспеченных на изолирующей подложке и подсоединенных к переключающим элементам, межслойную изолирующую пленку, покрывающую множество переключающих элементов и множество шин, множество пиксельпых электродов, сформированных на межслойной изолирующей пленке, и множество выводов, отходящих от множества шин и расположенных с заранее определенным интервалом,
по меньшей мере часть каждого из множества выводов не покрыта межслойной изолирующей пленкой,
отражающий слой, сконфигурированный для отражения света в направлении, противоположном изолирующей подложке, обеспечен в области, которая является по меньшей мере частью каждого зазора между соседними выводами и включает в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки, и
полупроводниковый слой, частично перекрывающий межслойную изолирующую пленку, обеспеченный в области, соответствующей отражающему слою, и включающий в себя край межслойной изолирующей пленки, если смотреть под прямым углом к поверхности изолирующей подложки.

8. Устройство отображения по п.7, в котором отражающий слой размещен независимо в каждом зазоре между соседними выводами.

9. Устройство отображения по п.7, в котором отражающий слой сформирован проходящим по обеим сторонам каждого из выводов в направлении ширины вывода.

10. Устройство отображения по любому из пп.7-9, в котором отражающий слой выполнен из металлического слоя.

11. Устройство отображения по любому из пп.7-9, в котором к множеству выводов подсоединена внешняя схема.

12. Устройство отображения по любому из пп.7-9, в котором весь отражающий слой покрыт изолирующей пленкой.

13. Устройство отображения по любому из пп.7-9, в котором слоем носителя отображения является жидкокристаллический слой.



 

Похожие патенты:

Изобретение относится к подложке активной матрицы, включающей в себя множество электродов пикселя, и к жидкокристаллическому устройству отображения, в котором используется подложка активной матрицы.

Изобретение относится к устройству жидкокристаллического дисплея, которое имеет структуру управления выравниванием жидкого кристалла в пикселе. .

Изобретение относится к подложке активной матрицы, включающей в себя множество электродов пикселя в области пикселя, и к устройству жидкокристаллического дисплея (режим разделения пикселя), в котором она используется.

Изобретение относится к жидкокристаллическому дисплейному устройству и, в частности, к дисплейному устройству, которое можно соответствующим образом использовать для жидкокристаллического дисплейного устройства в режиме Transverse Bend Alignment (TBA) (с ориентацией поперечного изгиба).

Изобретение относится к устройствам индикации на жидких кристаллах. .

Устройство включает жидкокристаллический слой между подложкой матрицы тонкопленочных транзисторов и противоположной подложкой и, по меньшей мере, один электрод. Подложка матрицы тонкопленочных транзисторов включает прозрачную подложку; линии истока и линии затвора; проводящую часть в пикселе, заданную линиями истока и линиями затвора; и изолирующую пленку, покрывающую данную проводящую часть и обеспеченную контактным отверстием, электрически соединяющим электрод на подложке матрицы тонкопленочных транзисторов среди, по меньшей мере, одного электрода и проводящую часть через изолирующую пленку. Противоположная подложка содержит выступ, распространяющийся от одного конца до другого конца пиксела. По меньшей мере, один электрод обеспечен, по меньшей мере, одной щелью между контактным отверстием и границей пиксела. Технический результат - повышение эффективности индикации. 2 н. и 6 з.п. ф-лы, 6 ил.

Устройство включает в себя первую и вторую подложки с жидкокристаллическим слоем между ними. Первая подложка включает в себя сигнальную линию, линию сканирования, изолирующую пленку, первый электрод, в который предоставляется сигнал изображения через сигнальную линию, и второй электрод. Первый электрод включает в себя первую зубчато-гребенчатую часть. Второй электрод включает в себя вторую зубчато-гребенчатую часть и стержневую часть, соединенную со второй зубчато-гребенчатой частью, причем первая зубчато-гребенчатая часть и вторая зубчато-гребенчатая часть располагаются в плоскости так, что они обращены друг к другу в пикселе. Вторая подложка имеет третий электрод, покрывающий, по меньшей мере, область отображения. Стержневая часть располагается таким образом, чтобы перекрывать сигнальную линию и линию сканирования в позиции ближе к жидкокристаллическому слою, чем сигнальная линия и линия сканирования. Изолирующая пленка размещается между стержневой частью и каждой из линий. Технический результат - повышение коэффициента пропускания и качества отображения. 6 з.п. ф-лы, 6 ил.

В жидкокристаллическом устройстве отображения общий электрод (45) включает в себя первый общий электрод (45a) и второй общий электрод (45b). При этом пиксельный электрод (60) включает в себя участок первой магистральной линии (61a), участок второй магистральной линии (61b), множество участков первой ветви (62a), простирающихся в первом направлении, множество участков второй ветви (62b), простирающихся во втором направлении, множество участков третьей ветви (62c), простирающихся в третьем направлении, и множество участков четвертой ветви (62d), простирающихся в четвертом направлении. Когда пиксель рассматривается со стороны направления, перпендикулярного плоскости подложки TFT, граница между первым общим электродом (45a) и вторым общим электродом (45b) простирается над участком первой магистральной линии (61a) пиксельного электрода (60) в том же направлении, что и направление участка первой магистральной линии (61a). Технический результат - повышение светимости и качества отображения. 14 з.п. ф-лы, 15 ил.

Панель содержит первую и вторую изолирующие подложки и жидкокристаллический слой, расположенный между ними. Одна из подложек имеет на стороне, контактирующей с жидкокристаллическим слоем, общий электрод с выступами и/или вырезами, а другая - линии сигнала сканирования, линии сигнала данных и электроды элементов изображения. Каждый из электродов элементов изображения имеет секцию выреза и выступающую секцию, электроды элементов изображения электрически подключены к соответствующим электродам стока активных элементов, которые обеспечены для управления электродами элементов изображения, через соответствующие сквозные отверстия, обеспеченные в изолирующем слое. Электроды элементов изображения другой подложки расположены ближе к жидкокристаллическому слою, чем изолирующий слой. По меньшей мере часть выступающей секции электрода элемента изображения совпадает со сквозным отверстием. Элементы изображения идентичны друг другу в ориентационной структуре молекул жидкого кристалла, ориентированных в разных направлениях в жидкокристаллическом слое. Технический результат - повышение качества изображения. 2 н.з. и 9 з. п. ф-лы, 12 ил.

Жидкокристаллическое устройство отображения содержит жидкокристаллический слой и пару подложек, между которыми вставлен жидкокристаллический слой. По меньшей мере одна из пары подложек включает в себя электрод, который прикладывает напряжение к жидкокристаллическому слою. Электрод, который прикладывает напряжение к жидкокристаллическому слою, включает в себя два или более линейных участков. Подложка, содержащая электрод, который прикладывает напряжение к жидкокристаллическому слою, из числа пары подложек, включает в себя плавающий электрод, который перекрывает по меньшей мере два из двух или более линейных участков через изолирующую пленку. Ширина плавающего электрода является большей, чем ширина каждого из двух или более линейных участков. Технический результат - предотвращение возникновения дефекта пикселя. 2 н.з. и 30 з. п. ф-лы, 76 ил.
Устройство включает пару подложек и жидкокристаллический слой, помещенный между парой подложек. Одна из пары подложек включает в себя линии сканирования, сигнальные линии, линии накопительного конденсатора, тонкопленочные транзисторы, подключенные к линиям сканирования и сигнальным линиям, и электроды пикселей, подключенные к тонкопленочным транзисторам, а другая - противоэлектрод. Линия сканирования и электрод пикселя образуют емкость затвор-сток, причем емкость затвор-сток, образованная электродом пикселя с большей емкостью пикселя среди электродов пикселей, размещенных в одном пикселе, больше емкости затвор-сток, образованной электродом пикселя с меньшей емкостью пикселя среди электродов пикселей, размещенных в одном пикселе. Перекрывающаяся область каждого из электродов пикселей, перекрытого линией сканирования, сначала увеличивается в направлении распространения сигнала линии сканирования, но скорость увеличения впоследствии уменьшается в каждом из электродов пикселей, соответственно размещенных для одноцветных элементов изображения, причем скорости увеличения отличаются среди электродов пикселей с разными емкостями пикселей. Технический результат - улучшение качества изображения. 8 з.п. ф-лы, 73 ил., 10 табл.

Изобретение относится к технологиям производства дисплеев. В дисплейном устройстве каждый из веерных проводников включает первые металлические полосы в определенном количестве на стеклянной подложке, которая расположена в направлении прохождения веерного проводника и отделена; изолирующий слой, покрывающий каждую из частей первой металлической полосы и снабженный первым сквозным отверстием и вторым сквозным отверстием; и вторую металлическую полосу, расположенную на изолирующем слое и контактирующую с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие. При этом длины первых металлических полос веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы, так что импедансы веерных проводников остаются неизменными. Технический результат – устранение неравномерности отображения. 3 н. и 11 з.п. ф-лы, 6 ил.

Изобретение относится к области изготовления дисплеев и, в частности, к подложке матрицы и панели жидкокристаллического дисплея. Подложка матрицы включает первые линии развертки (ПЛР), расположенные строками, вторые линии развертки (ВЛР), расположенные строками, линии данных (ЛД), пиксельные блоки, расположенные строками, и общий электрод (ОЭ), используемый для подвода общего напряжения. Каждый пиксельный блок включает первый электрод (Э1), второй электрод (Э2), третий электрод (Э3), первый переключатель (П1), второй переключатель (П2), третий переключатель (П3) и управляющую схему (УС). П1 соединен с ПЛР и ЛД, соответствующей этому пикселю, через первый переключатель. Э2 соединен с ПЛР и ЛД, соответствующей этому пикселю, через второй переключатель. Э3 соединен с Э2 и ВЛР, соответствующей этому пикселю, через третий переключатель. УС является четвертый переключатель, включающий управляющий вывод, первый контакт и второй контакт. Управляющий вывод четвертого переключателя соединен с ПЛР, соответствующей этому пикселю. Первый контакт четвертого переключателя соединен с Э2, а второй контакт четвертого переключателя соединен с ОЭ. Четвертый переключатель включается, чтобы изменить напряжение Э2 пикселя, когда ПЛР подает сигнал развертки, который управляет разницей напряжений между Э2 пикселя и ОЭ, чтобы она не равнялась нулю в течение времени включения. В режиме 2D ПЛР подает сигнал развертки для управления первым переключателем, вторым переключателем и четвертым переключателем. На Э1 пикселя и Э2 пикселя поступает сигнал данных с ЛД, чтобы быть в состоянии отображать изображение, соответствующее 2D изображению. Э2 пикселя соединяется с ОЭ, когда четвертый переключатель включен, так что сначала изменяется напряжение Э2 пикселя, и затем ПЛР отключает первый переключатель и второй переключатель. ВЛР подает сигнал развертки, чтобы включить третий переключатель, так что Э2 пикселя электрически соединяется с Э3 пикселя. На Э3 пикселя поступает сигнал данных с Э2 пикселя, чтобы быть в состоянии отображать изображение, соответствующее 2D изображению, так что напряжение Э2 пикселя после первого изменения изменяется во второй раз через Э3 пикселя. Третий переключатель регулирует разницу напряжений между Э2 пикселя и Э3 пикселя, чтобы она не равнялась нулю в течение времени включения. При этом при сканировании ПЛР, соответствующей строке пикселей, сканируется ВЛР, соответствующая предыдущей строке пикселей, которая сканируется позже примыкающей к этой строке пикселей. В режиме 3D ВЛР отключает третий переключатель, а ПЛР подает сигнал развертки, чтобы включить первый переключатель и второй переключатель. На Э1 пикселя и Э2 пикселя поступает сигнал данных с ЛД, чтобы быть в состоянии отображать изображение, соответствующее 3D изображению. УС влияет на Э2 пикселя, чтобы изменить напряжение Э2 пикселя. Э3 пикселя находится в состоянии отображения изображения, соответствующего темному экрану, когда третий переключатель отключен. Технический результат заключается в уменьшении искажения цвета в режиме 2D и 3D, улучшении формата окна в режиме 2D и уменьшении перекрестных искажений сигналов для двух глаз в режиме 3D. 3 н. и 16 з.п. ф-лы, 6 ил.

Использование: для создания жидкокристаллических панелей. Сущность изобретения заключается в том, что подложка матрицы включает по меньшей мере одну линию данных, по меньшей мере одну линию сканирования и пиксель, определяемый этими линией данных и линией сканирования, пиксель включает тонкую пленку ITO и по меньшей мере один металлический слой ниже тонкой пленки ITO, тонкая пленка ITO электрически соединяется с металлическим слоем через сквозное отверстие, тонкая пленка ITO включает прорезь, расположенную между тонкой пленкой ITO и сквозным отверстием и расположенную так, чтобы избежать возникновения линий дисклинации для улучшения эксплуатационных характеристик дисплея, причем длина и ширина прорези больше чем 2,5 мкм, причем пиксель включает тонкопленочный транзистор. Технический результат: обеспечение возможности улучшения эксплуатационных характеристик. 1 з.п. ф-лы, 5 ил.
Наверх