Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом



Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом
H03M1/36 - Кодирование, декодирование или преобразование кода вообще (с использованием гидравлических или пневматических средств F15C 4/00; оптические аналого-цифровые преобразователи G02F 7/00; кодирование, декодирование или преобразование кода, специально предназначенное для особых случаев применения, см. в соответствующих подклассах, например G01D,G01R,G06F,G06T, G09G,G10L,G11B,G11C;H04B, H04L,H04M, H04N; шифрование или дешифрование для тайнописи или других целей, связанных с секретной перепиской, G09C)

Владельцы патента RU 2523960:

Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") (RU)

Изобретение относится к области измерительной и вычислительной техники, радиотехники, связи. Технический результатом является расширение в несколько раз предельного частотного диапазона обрабатываемых сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений ко входам компараторов напряжения. Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом содержит N идентичных по архитектуре секций. Каждая из секций включает компаратор напряжения (1), первый (2) вход которого соединен с первым (3) источником входного напряжения через первый (4) эталонный резистор, а второй (5) вход компаратора напряжения (1) подключен ко второму (6) источнику входного противофазного напряжения через второй (7) эталонный резистор, причем первый (2) вход компаратора напряжения (1) связан с первым (8) источником опорного тока и первым (9) паразитным конденсатором, второй (5) вход компаратора напряжения (1) связан со вторым (10) источником опорного тока и вторым (11) паразитным конденсатором. Первый (3) источник входного напряжения подключен к базе первого (12) дополнительного транзистора, коллектор которого соединен с шиной первого (13) источника питания, а эмиттер подключен к шине второго (14) источника питания через первый (15) токостабилизирующий двухполюсник и через первый (16) корректирующий конденсатор связан с первым (2) входом компаратора напряжения 1. 1 з.п., ф-лы, 8 ил.

 

Предлагаемое изобретение относится к области измерительной и вычислительной техники, радиотехники, связи и может использоваться в структуре различных устройств обработки аналоговой информации, измерительных приборах, системах телекоммуникаций и т.п.

В современной технике широкое применение находят параллельные аналого-цифровые преобразователи (АЦП), обеспечивающие наибольшую скорость преобразования аналоговых сигналов (uвх) в цифровые сигналы [1-27]. С повышением частоты входного напряжения uвх в таких микроэлектронных АЦП возникают существенные погрешности преобразования, обусловленные влиянием паразитных конденсаторов, образуемых емкостями на подложку активных и пассивных компонентов [28-29]. Дальнейшее повышение быстродействия параллельных АЦП - одна из проблем современной информационно-измерительной техники, решение которой позволит осуществить практическую реализацию новых систем связи и телекоммуникаций с более высокими качественными показателями.

Наиболее близким по технической сущности к заявляемому устройству является параллельный АЦП, описанный в патенте US 7.394.420, fig.3, fig.4. Анализу его предельного частотного диапазона (fв.max), а также попыткам увеличения fв.max за счет оптимизации абсолютных значений R эталонных резисторов, посвящены статьи [28-29], в том числе соавтора настоящей заявки [29].

АЦП-прототип, фиг.1 содержит N идентичных по архитектуре секций (фиг.2, фиг.3). Каждая из секций включает компаратор напряжения 1, первый 2 вход которого соединен с первым 3 источником входного напряжения через первый 4 эталонный резистор, а второй 5 вход компаратора напряжения 1 подключен ко второму 6 источнику входного противофазного напряжения через второй 7 эталонный резистор, причем первый 2 вход компаратора напряжения 1 связан с первым 8 источником опорного тока и первым 9 паразитным конденсатором, второй 5 вход компаратора напряжения 1 связан со вторым 10 источником опорного тока и вторым 11 паразитным конденсатором.

Существенный недостаток АЦП-прототипа (фиг.1), одна из аналоговых секций которого показана также на чертежах фиг.2 и фиг.3, состоит в том, что его предельный частотный диапазон преобразования входных аналоговых сигналов в цифру (даже при реализации на сверхвысокочастотных транзисторах с fmax=200 ГГц техпроцесса SGB25H1, IHP, Германия [28, 29]) ограничен из-за уменьшения на высоких частотах коэффициента передачи от источников входных напряжений 3 и 6 до входов компараторов напряжения 1.

Основная задача предлагаемого изобретения состоит в расширении в несколько раз предельного частотного диапазона обрабатываемых сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений (источники 3, 6) ко входам компараторов напряжения 1.

Поставленная задача достигается тем, что в параллельном аналого-цифровом преобразователе с дифференциальным входом (фиг.1, фиг.2, фиг.3), каждая из N-секций которого (фиг.3) содержит компаратор напряжения 1, первый 2 вход которого соединен с первым 3 источником входного напряжения через первый 4 эталонный резистор, а второй 5 вход компаратора напряжения 1 подключен ко второму 6 источнику входного противофазного напряжения через второй 7 эталонный резистор, причем первый 2 вход компаратора напряжения 1 связан с первым 8 источником опорного тока и первым 9 паразитным конденсатором, второй 5 вход компаратора напряжения 1 связан со вторым 10 источником опорного тока и вторым 11 паразитным конденсатором, предусмотрены новые элементы и связи - первый 3 источник входного напряжения подключен к базе первого 12 дополнительного транзистора, коллектор которого соединен с шиной первого 13 источника питания, а эмиттер подключен к шине второго 14 источника питания через первый 15 токостабилизирующий двухполюсник и через первый 16 корректирующий конденсатор связан с первым 2 входом компаратора напряжения 1.

На чертеже фиг.1 приведена схема АЦП-прототипа, который содержит N-параллельно включенных секций с одинаковой архитектурой, но разными абсолютными значениями сопротивлений эталонных резисторов 4 (7) и токов I8 (I10) источников опорных токов 8 (10).

На чертеже фиг.2 представлена схема фиг.1, в которой в каждой из N идентичных по архитектуре секций показаны выходные транзисторы источников опорного тока 8 и 10, имеющие емкость на подложку (Сп) и емкость коллектор-база (Ск). Таким образом, паразитные емкости 9 и 11 в схемах фиг.2 и фиг.3 определяются выходной емкостью транзисторов источников опорного тока 8 и 10 и входными емкостями компаратора напряжения 1.

На чертеже фиг.3 приведена эквивалентная схема одной из аналоговых секции АЦП-прототипа фиг.2.

На чертеже фиг.4 показана схема аналоговой секции предлагаемого АЦП, соответствующая пп.1, 2 формулы изобретения.

На чертеже фиг.5 представлена схема заявляемого АЦП в среде Cadence на моделях интегральных транзисторов (транзисторы SiGe: npn 200-п; техпроцесса SG25H1, IHP, Iк.max=4 мА, A high-performance 0.25 µm technology with npn-HBTs up to fT/fmax=180/220 GHz). При этом в схеме фиг.5 учитываются:

- емкость на подложку эталонных резисторов 4 и 7, а также паразитные емкости транзисторов 12, 17;

- паразитные входные емкости компараторов напряжения 1 (реальных дифференциальных каскадов с учетом паразитных емкостей их транзисторов).

Паразитные емкости токостабилизирующих двухполюсников 15, 8, 10, 18 в данном эксперименте со схемой фиг.5 не учитываются.

На чертеже фиг.6 показана логарифмическая амплитудно-частотная характеристика коэффициента передачи по напряжению от источников напряжения 3 и 6 АЦП фиг.5 к дифференциальному входу компаратора №2 (каналы: 32, 48) при разных значениях емкости первого 16 (С 16) и второго 19 (С 19) корректирующих конденсаторов (С16=С19=Ск=0÷100 фФ). Из данных графиков следует, что предельная частота (по уровню -1 дБ) предлагаемой аналоговой секции АЦП повышается с 13,8 ГГц до 84,8 ГГц.

На чертеже фиг.7 приведена схема заявляемого АЦП в среде Cadence на моделях интегральных транзисторов (Транзисторы SiGe: npn 200-n; техпроцесса SG25H1, IHP, Iк.max=4 мА (A high-performance 0.25 µm technology with npn-HBTs up to fT/fmax=180/220 GHz.). При этом в данном эксперименте со схемой фиг.7 учитываются:

- емкости на подложку эталонных резисторов 4 и 7, а также паразитные емкости транзисторов 12, 17;

- паразитные входные емкости компараторов 1 (реальных дифференциальных каскадов с учетом паразитных емкостей их транзисторов).

Кроме этого токостабилизирующие двухполюсники 15, 18 в схеме фиг.7 реализованы на основе резисторов, обеспечивающих ток 1 мА, с учетом паразитных емкостей на подложку. Реальные паразитные емкости токостабилизирующих двухполюсников 8 и 10 в схеме фиг.7 моделировались подключением параллельно этим идеальным двухполюсником специальных закрытых n-p-n транзисторов с учетом их паразитных емкостей коллектор-база и емкостей на подложку.

На чертеже фиг.8 приведена логарифмическая амплитудно-частотная характеристика коэффициента передачи по напряжению со входов АЦП 3 и 6 (фиг.4, фиг.7) к дифференциальному входу компаратора №2 (каналы: 32, 48) при разных значениях емкости первого 16 (С 16) и второго 19 (С 19) корректирующих конденсаторов С16=С19=Ск=0÷300 фФ. Из данных графиков следует, что предельная частота аналоговой секции предлагаемого АЦП повышается с 10,4 ГГц до 51,7 ГГц.

Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом содержит N идентичных по архитектуре секций (фиг.4). Каждая из секций включает компаратор напряжения 1, первый 2 вход которого соединен с первым 3 источником входного напряжения через первый 4 эталонный резистор, а второй 5 вход компаратора напряжения 1 подключен ко второму 6 источнику входного противофазного напряжения через второй 7 эталонный резистор, причем первый 2 вход компаратора напряжения 1 связан с первым 8 источником опорного тока и первым 9 паразитным конденсатором, второй 5 вход компаратора напряжения 1 связан со вторым 10 источником опорного тока и вторым 11 паразитным конденсатором. Первый 3 источник входного напряжения подключен к базе первого 12 дополнительного транзистора, коллектор которого соединен с шиной первого 13 источника питания, а эмиттер подключен к шине второго 14 источника питания через первый 15 токостабилизирующий двухполюсник и через первый 16 корректирующий конденсатор связан с первым 2 входом компаратора напряжения 1.

На чертеже фиг.4, в соответствии с п.2 формулы изобретения, второй 6 источник входного противофазного напряжения подключен к базе второго 17 дополнительного транзистора, коллектор которого соединен с шиной первого 13 источника питания, а эмиттер подключен к шине второго 14 источника питания через второй 18 токостабилизирующий двухполюсник и через второй 19 корректирующий конденсатор связан со вторым 5 входом компаратора напряжения 1.

Рассмотрим работу одной из аналоговых секций заявляемого АЦП (фиг.4), включающей эталонные резисторы 4, 7 и источники опорного тока 8, 10.

В АЦП-прототипе фиг.1-фиг.3 быстродействие аналоговой части (ее предельный частотный диапазон fв.max) определяется емкостями паразитных конденсаторов 9 и 11. Практически предельная верхняя граничная частота (по уровню -1 дБ) аналоговой секции АЦП-прототипа не превышает 13-14 ГГц (фиг.6, C16=C19=Cк=0), в то время как быстродействие компаратора 1, реализованного на СВЧ SiGe транзисторах [28, 29] с fт=200 ГГц, позволяет работать в более широком частотном диапазоне (20÷50 ГГц).

В заявляемом устройстве за счет введения корректирующих конденсаторов 16 и 19 диапазон рабочих частот аналоговой секции АЦП расширяется в 5-6 раз (фиг.7, фиг.8). Это позволяет обеспечить аналого-цифровое преобразование более высокочастотных сигналов.

Введение последовательно с корректирующими конденсаторами 16 и 19 корректирующих резисторов (фиг.5, фиг.7) позволяет оптимизировать неравномерность амплитудно-частотной характеристики аналоговой секции заявляемого АЦП, что создает условия для дальнейшего расширения предельного частотного диапазона.

Таким образом, заявляемое устройство характеризуется существенными преимуществами в сравнении с прототипом по предельному частотному диапазону обрабатываемых сигналов.

БИБЛИОГРАФИЧЕСКИЙ СПИСОК

1. Патент US 6.437.724 fig.4

2. Патент US 6.882.294

3. Патент US 4.229.729 fig.1

4. Патент US 4.058.806 fig.2a

5. Патент US 4.831.379 fig.8

6. Патент US 5.598.161 fig.9

7. Патентная заявка US 2010/0231430 fig.11

8. Патент US 4.912.469 fig.5, fig.6

9. Патент US 6.437.724 fig.4

10. Патент US 5.175.550 fig.2

11. Патент US 6.847.320 fig.2

12. Патент US 6.882.294 fig.3

13. Патент DE 2009/002062 fig.3

14. Патент US 5.307.067 fig.1

15. Патент US 4.745.393 fig.1

16. Патент US 5.204.679 fig.1

17. Патент US 4.719.447 fig.1

18. Патент US 4.774.498 fig.13

19. Патент US 4.768.016 fig.1

20. Патент US 7.196.649 fig.1

21. Патент US 4.752.766 fig.5

22. Патент DE 2009/002062 fig.1

23. Патент US 5.231.399 fig.2

24. Патент US 4.578.715 fig.4

25. Патент US 4.831.379 fig.4

26. Патентная заявка US 2008/036536

27. Патент US 4.763.106 fig.1

28. Y. Borokhovych. 4-bit, 16 GS/s ADC with new Parallel Reference Network / Y. Borokhovych, H. Gustat, C. Scheytt // COMCAS 2009 - 2009 IEEE International Conference on Microwaves, Communications, Antennas and Electronic Systems

29. Серебряков А.И. Метод повышения быстродействия параллельных АЦП / А.И. Серебряков, Е.Б. Борохович // Твердотельная электроника. Сложные функциональные блоки РЭА: Материалы научно-технической конференции. - М.: МНТОРЭС им. А.С. Попова, 2012. - С.150-155.

1. Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом, каждая из N секций которого содержит компаратор напряжения (1), первый (2) вход которого соединен с первым (3) источником входного напряжения через первый (4) эталонный резистор, а второй (5) вход компаратора напряжения (1) подключен ко второму (6) источнику входного противофазного напряжения через второй (7) эталонный резистор, причем первый (2) вход компаратора напряжения (1) связан с первым (8) источником опорного тока и первым (9) паразитным конденсатором, второй (5) вход компаратора напряжения (1) связан со вторым (10) источником опорного тока и вторым (11) паразитным конденсатором, отличающийся тем, что первый (3) источник входного напряжения подключен к базе первого (12) дополнительного транзистора, коллектор которого соединен с шиной первого (13) источника питания, а эмиттер подключен к шине второго (14) источника питания через первый (15) токостабилизирующий двухполюсник и через первый (16) корректирующий конденсатор связан с первым (2) входом компаратора напряжения 1.

2. Сверхбыстродействующий параллельный аналого-цифровой преобразователь с дифференциальным входом по п.1, отличающийся тем, что второй (6) источник входного противофазного напряжения подключен к базе второго (17) дополнительного транзистора, коллектор которого соединен с шиной первого (13) источника питания, а эмиттер подключен к шине второго (14) источника питания через второй (18) токостабилизирующий двухполюсник и через второй (19) корректирующий конденсатор связан со вторым (5) входом компаратора напряжения (1).



 

Похожие патенты:

Изобретение относится к области измерительной и вычислительной техники, радиотехники, связи и может использоваться в структуре различных устройств обработки информации, измерительных приборах, системах телекоммуникаций.

Источник стабильного тока относится к автоматике и вычислительной технике и может использоваться в составе систем автоматического управления, работающих в экстремальных условиях и полях ионизирующего излучения.

Изобретение относится к области аналого-цифровых преобразователей. Техническим результатом является повышение точности и скорости преобразования.

Изобретение относится к электронике и может быть использовано в системах обработки аналоговых сигналов и, в частности, в быстродействующих аналого-цифровых преобразователях (АЦП).

Изобретение относится к электронике и может быть использовано при разработке быстродействующих аналого-цифровых преобразователей (АЦП). Технический результат - повышение точности калибровки N-разрядного комбинированного АЦП путем уменьшения погрешности преобразования АЦП за счет снижения влияния рассогласования параметров элементов с помощью калибровки.

Изобретение относится к вычислительной технике и может быть использовано в качестве входного устройства цифровых вычислительных комплексов для регистрации быстропротекающих электрических процессов.

Изобретение относится к области измерительной и вычислительной техники, радиотехники и связи. Технический результат: расширение в несколько раз частотного диапазона обрабатываемых сигналов АЦП за счет снижения погрешности передачи входных дифференциальных напряжений от источников входных напряжений ко входам компараторов напряжения.

Изобретение относится к области автоматики и вычислительной техники, а именно к элементам систем цифрового управления, представляющим в виде двоичного кода точную информацию о текущем угловом положении подвижной части объекта регулирования.

Изобретение относится к радиотехнике. Техническим результатом является расширение полосы анализа сигналов и возможность проведения анализа в режиме реального времени.

Изобретение относится к области автоматики и робототехники и может быть использовано в следящих приводах с цифровыми датчиками угла (ЦДУ), работающих в диапазоне углов, больших чем ±180°, в которых задается знак направления движения.

Изобретение относится к электронике и может быть использовано в микроэлектронных системах обработки аналоговых сигналов и преобразовании аналоговой информации в цифровую, в частности при разработке аналого-цифровых преобразователей (АЦП) с малым энергопотреблением, многоканальных системах приема и обработки информации с многоэлементных приемников оптического сигнала. Технический результат заявленного изобретения заключается в уменьшении площади кристалла АЦП и уменьшении потребляемой мощности за счет уменьшения суммарной емкости набора конденсаторов. Технический результат достигается за счет введения дополнительных блоков взвешивающих конденсаторов деления с ключами, аналогичных основному блоку взвешивающих конденсаторов деления с ключами, при этом емкость наименьшего конденсатора каждого дополнительного блока не равна удвоенной емкости наибольшего конденсатора основного блока или предыдущего дополнительного блока взвешивающих конденсаторов деления с ключами, а выходы дополнительных блоков взвешивающих конденсаторов деления с ключами объединены с выходом основного блока взвешивающих конденсаторов деления с ключами. 2 ил.

Изобретение относится к области автоматики и вычислительной техники. Технический результат - упрощение конструкции устройства. Формирователь временных интервалов содержит блок регистров, блок коммутаторов, блок памяти, блок делителей частоты, блок формирователей команд, блок формирователей импульсов, генератор импульсов и делитель частоты, при этом формирователь команд блока содержит семь триггеров, два элемента ИЛИ и два инвертора, формирователь импульсов блока содержит триггер, делитель частоты и инвертор. 1 з.п. ф-лы, 3 ил.

Изобретение относится к области измерения и может быть использовано при метрологических исследованиях навигационных приборов, содержащих вращающийся трансформатор. Техническим результатом является расширение функциональных возможностей за счет обеспечения измерения динамических характеристик. Существенным отличием предложенного изобретения является то, что в устройство для измерения навигационных приборов, в состав которых входит вращающийся трансформатор, содержащее коммутатор, дополнительно введены два канала преобразования, каждый из которых содержит генератор, реверсивный счетчик и последовательно соединенные цифроаналоговый преобразователь, фазовращатель, усилитель мощности, выход которого является выходом устройства для подключения обмоток вращающегося трансформатора проверяемого навигационного прибора, счетный вход реверсивного счетчика подключен к генератору, выход подключен к цифровому входу цифроаналогового преобразователя, вход опорного напряжения которого подключен к выходу коммутатора, вход которого подключен к источнику питания переменного тока. 1 ил.

Изобретение относится к области приборостроения, в частности к аналого-цифровому преобразованию, а именно к преобразователям угла поворота вала в код. Технический результат - повышение информационной надежности преобразователя угол-код. Преобразователь угол-код содержит: псевдослучайную кодовую шкалу с информационной дорожкой, n информационных считывающих элементов, k корректирующих считывающих элементов, n сумматоров по модулю два на два входа, выходы n считывающих элементов соединены с первыми входами n сумматоров по модулю два на два входа, k сумматоров по модулю два, выходы k корректирующих считывающих элементов соединены с первыми входами k сумматоров по модулю два, выходы m считывающих элементов соединены с соответствующими входами i-го сумматора по модулю два, дешифратор, i-й вход которого соединен с выходом i-го сумматора по модулю два, j-й выход которого соединен со вторым входом соответствующего сумматора по модулю два на два входа, выходы которых являются информационными выходами преобразователя, сумматор по модулю два, (n+k+1) входов которого соединены с выходами n считывающих элементов, выходами k корректирующих считывающих элементов и выходом контрольного считывающего элемента, элемент ИЛИ-НЕ, первый вход которого соединен с выходом (n+k+1) входового сумматора по модулю два, а второй вход соединен с нулевым выходом дешифратора, j-е выходы которого и выход элемента ИЛИ-НЕ являются служебными выходами преобразователя. 1 ил., 7 табл.

Изобретение относится к области автоматики и вычислительной техники и может найти применение как в цифровых системах наведения и управления огнем, так и в системах определения углового положения. Достигаемый технический результат - повышение точности преобразования углового положения ротора двухфазного индукционного датчика угла в цифровой код при значительном расширении рабочего температурного диапазона. Цифровой преобразователь угла содержит генератор напряжения возбуждения, выход которого соединен с обмоткой возбуждения двухфазного датчика угла типа СКВТ; СКВТ-приемник, преобразователь напряжение-частота, реверсивный счетчик, первый выпрямитель, второй выпрямитель, сумматор, усилитель, аналого-цифровой преобразователь и контроллер, первый и второй входы которого соединены соответственно с выходом реверсивного счетчика и выходом аналого-цифрового преобразователя, а выход соединен с шиной выходного кода. 1 ил.

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для связи аналоговых источников информации с цифровым вычислительным устройством. Техническим результатом является обеспечение возможности измерения мгновенных значений угла и работы в режиме усреднения временных интервалов. Устройство содержит генератор импульсов, делитель частоты, блок преобразования угла поворота вала в последовательность временных интервалов, дешифратор, формирователи тактовых импульсов, формирователи грубого отсчета, регистры, вычислительный блок, дополнительные регистры, сумматоры, блоки элементов И, счетчики, триггеры и элементы И. 2 ил.

Изобретение относится к области измерительной и вычислительной техники. Технический результат - расширение частотного диапазона обрабатываемых сигналов АЦП. Сверхбыстродействующий параллельный дифференциальный аналого-цифровой преобразователь, каждая из N секций которого содержит компаратор напряжения, первый вход которого соединен с первым источником входного напряжения через первый эталонный резистор, а второй вход компаратора подключен ко второму источнику входного противофазного напряжения через второй эталонный резистор, причем первый вход компаратора связан с первым источником опорного тока и первым паразитным конденсатором, второй вход компаратора связан со вторым источником опорного тока и вторым паразитным конденсатором, а первый источник опорного тока выполнен в виде первого биполярного транзистора, коллектор которого является выходом первого источника опорного тока, база подключена к источнику вспомогательного напряжения, а эмиттер через первый дополнительный токостабилизирующий двухполюсник связан с шиной источника питания, причем между первым источником входного напряжения и эмиттером первого биполярного транзистора включен первый дополнительный конденсатор. 3 з.п. ф-лы, 9 ил.

Изобретение относится к области гидроакустики, радиотехники и электротехники и может быть использовано для построения синхронных многоканальных систем аналого-цифрового преобразования при использовании аналого-цифровых преобразователей с избыточной частотой дискретизации (АЦП-ИЧД). Технический результат - автоматизация процесса восстановления синхронизации АЦП-ИЧД. Предложен способ синхронизации АЦП-ИЧД, содержащий подачу на входы начальной установки всех АЦП-ИЧД импульсов начальной установки, подачу на входы тактовой частоты всех АЦП-ИЧД периодического сигнала тактовой частоты, выработку АЦП-ИЧД сигнала готовности данных, в котором каждое АЦП снабжают узлом следящей синхронизации, импульсы готовности данных от каждого АЦП подают на один вход узла следящей синхронизации, соединенного с этим АЦП, а на второй вход всех узлов следящей синхронизации подают периодические импульсы контроля синхронизации, выработанные дополнительным опорным генератором, периодические импульсы контроля синхронизации по времени поступления в каждом узле следящей синхронизации сравнивают с импульсами готовности данных и, в случае превышения установленного предела рассогласования, в узле следящей синхронизации, в котором произошло превышение установленного предела рассогласования, вырабатывают импульс начальной установки, который через схему ИЛИ подают на вход начальной установки соединенного с ним АЦП. 2 ил.

Изобретение относится к аналого-цифровым преобразователям. Технический результат заключается в расширении предельного частотного диапазона обрабатываемых сигналов. Преобразователь содержит N идентичных по архитектуре секций. Каждая из секций включает компаратор напряжения, первый вход которого соединен с первым источником входного напряжения через первый эталонный резистор, а второй вход компаратора подключен ко второму источнику входного противофазного напряжения через второй эталонный резистор, причем первый вход компаратора связан с первым источником опорного тока и первым паразитным конденсатором, второй вход компаратора связан со вторым источником опорного тока и вторым паразитным конденсатором. Первый источник опорного тока выполнен в виде первого биполярного транзистора, коллектор которого является выходом первого источника опорного тока, база подключена к источнику вспомогательного напряжения, а эмиттер через первый дополнительный двухполюсник связан с первой шиной источника питания, причем первый вход компаратора соединен с базой первого дополнительного транзистора, коллектор которого подключен ко второй шине источника питания, эмиттер соединен с первой шиной источника питания через второй дополнительный двухполюсник и связан с эмиттером первого биполярного транзистора через первый корректирующий конденсатор. 2 з.п. ф-лы, 5 ил.

Фотоэлектрический преобразователь угловых перемещений относится к области автоматики и вычислительной техники и может быть использован в оптико-электронных приборах. Технический результат заключается в повышении уровня рабочего сигнала за счет установки индикаторного диска между источником излучения и конденсором, в результате чего каждая щель поля считывания стала самостоятельным источником излучения, а рабочий сигнал стал суммой сигналов всех щелей. Содержит источник излучения, индикаторный диск, конденсор, подвижный измерительный диск, установленный на поворотной опоре, фотоприемник, электронный блок управления. На индикаторном диске выполнены поля считывания, каждое из которых имеет пространственный сдвиг относительно предыдущего на 1/4 периода кодовой маски измерительного диска. Конденсор установлен между индикаторным и измерительным дисками с возможностью перемещения вдоль оптической оси. Измерительный диск выполнен гибким и закреплен на поворотной опоре между двух колец, одно из которых упругое, а другое кольцо жесткое. На индикаторном диске выполнено не менее двух полей считывания с щелями разной ширины, наибольшая ширина щели в поле считывания равна щели кодовой маски измерительного диска, а ширина остальных щелей рассчитывается по формуле. 1 ил.
Наверх