Быстродействующий драйвер коммутатора разрядного тока цифро-аналогового преобразователя на полевых транзисторах

Изобретение относится к области радиотехники и может использоваться в быстродействующих цифроаналоговых преобразователях (ЦАП), в том числе системах передачи информации. Технический результат заключается в повышении быстродействия и уменьшении искажения спектра выходного сигнала ЦАП. Устройство содержит первый (1) и второй (2) выходные полевые транзисторы, стоки которых соединены с соответствующими противофазными первым (3) и вторым (4) токовыми выходами устройства, истоки объединены и соединены с источником коммутируемого разрядного тока (5), первый (6) коммутирующий полевой транзистор, затвор которого связан с первым (7) логическим входом устройства, исток подключен к шине источника питания (8), а сток соединен с затвором первого (1) выходного полевого транзистора и истоком второго (9) коммутирующего полевого транзистора, причем затвор второго (9) коммутирующего полевого транзистора связан со вторым (10) противофазным логическим входом устройства, третий (11) коммутирующий полевой транзистор, затвор которого связан со вторым (10) противофазным логическим входом устройства, исток подключен к шине источника питания (8), а сток соединен с затвором второго (2) выходного полевого транзистора и истоком четвертого (12) коммутирующего полевого транзистора, причем затвор четвертого (12) коммутирующего полевого транзистора связан с первым (7) логическим входом устройства. Стоки второго (9) и четвертого (12) коммутирующих транзисторов связаны с объединенными истоками первого (1) и второго (2) выходных транзисторов. 4 ил.

 

Предлагаемое изобретение относится к области радиотехники и связи и может использоваться в быстродействующих цифроаналоговых преобразователях, системах передачи информации, различных вычислительных и измерительных устройствах.

В современных системах передачи и обработки сигналов широкое распространение получили цифроаналоговые преобразователи (ЦАП) с коммутацией весовых токов [1-9], которая обеспечивается специальным драйвером, осуществляющим переключение весовых токов [10-22]. Динамические параметры таких драйверов определяют быстродействие ЦАП, характеризующееся допустимой частотой схемы входного кода.

Ближайшим прототипом заявляемого устройства является драйвер, представленный в патенте фирмы Analog Devices US 6.031.477 fig. 1. Кроме этого, данная архитектура драйвера, выполненная на транзисторах с другим типом канала, присутствует в патенте US 6.559.784 fig. 2. Он содержит первый 1 и второй 2 выходные полевые транзисторы, стоки которых соединены с соответствующими противофазными первым 3 и вторым 4 токовыми выходами устройства, истоки объединены и соединены с источником коммутируемого разрядного тока 5, первый 6 коммутирующий полевой транзистор, затвор которого связан с первым 7 логическим входом устройства, исток подключен к шине источника питания 8, а сток соединен с затвором первого 1 выходного полевого транзистора и истоком второго 9 коммутирующего полевого транзистора, причем затвор второго 9 коммутирующего полевого транзистора связан со вторым 10 противофазным логическим входом устройства, третий 11 коммутирующий полевой транзистор, затвор которого связан со вторым 10 противофазным логическим входом устройства, исток подключен к шине источника питания 8, а сток соединен с затвором второго 2 выходного полевого транзистора и истоком четвертого 12 коммутирующего полевого транзистора, причем затвор четвертого 12 коммутирующего полевого транзистора связан с первым 7 логическим входом устройства.

Существенный недостаток известного устройства (независимо от типа канала применяемых в нем полевых транзисторов) состоит в том, что время установления переходного процесса при переключении разрядного тока сравнительно велико, что отрицательно сказывается на частоте смены входного кода ЦАП на его основе. Данный недостаток проявляется, прежде всего, в том случае, когда быстродействие драйвера меньше быстродействия входного триггера, формирующего сигналы для первого 7 и второго 10 противофазных логических входов устройства (на чертеже фиг. 1 триггер не показан). Кроме этого в качестве недостатков следует назвать проблемы, связанные с необходимостью реализации цепи задания логического нуля, соответствующие издержки потребляемой мощности, а также площади на кристалле. Если эта цепь задания - общая для нескольких коммутаторов весовых токов, то на нее накладываются переходные процессы от переключения всех разрядов, что создает дополнительный кодозависимый источник искажений спектра выходного сигнала ЦАП. Если же эти цепи для развязки делаются индивидуальными для каждого разряда, то это еще больше усложняет общую схему ЦАП и приводит к увеличению общей потребляемой мощности.

Основная задача предлагаемого изобретения состоит в повышении быстродействия драйвера.

Введение новых связей в схему фиг. 1 позволяет не только повысить быстродействие, но и решить другие вышеназванные проблемы драйвера-прототипа. В структуре многоразрядного ЦАП предлагаемые драйверы получают индивидуальные источники задания логического нуля, но при этом не требуется дополнительных затрат площади на кристалле, не увеличивается потребляемая мощность, а общая схема устройства при этом упрощается. Уменьшение времени нарастания выходного сигнала драйвера (с 185 пс до 106 пс) уменьшает также влияние рассогласования параметров транзисторов и других эффектов, создающих паразитные составляющие в спектре выходного сигнала ЦАП.

Поставленные задачи достигаются тем, что в драйвере коммутатора разрядного тока фиг. 1, содержащем первый 1 и второй 2 выходные полевые транзисторы, стоки которых соединены с соответствующими противофазными первым 3 и вторым 4 токовыми выходами устройства, истоки объединены и соединены с источником коммутируемого разрядного тока 5, первый 6 коммутирующий полевой транзистор, затвор которого связан с первым 7 логическим входом устройства, исток подключен к шине источника питания 8, а сток соединен с затвором первого 1 выходного полевого транзистора и истоком второго 9 коммутирующего полевого транзистора, причем затвор второго 9 коммутирующего полевого транзистора связан со вторым 10 противофазным логическим входом устройства, третий 11 коммутирующий полевой транзистор, затвор которого связан со вторым 10 противофазным логическим входом устройства, исток подключен к шине источника питания 8, а сток соединен с затвором второго 2 выходного полевого транзистора и истоком четвертого 12 коммутирующего полевого транзистора, причем затвор четвертого 12 коммутирующего полевого транзистора связан с первым 7 логическим входом устройства, предусмотрены новые элементы и связи - стоки второго 9 и четвертого 12 коммутирующих транзисторов связаны с объединенными истоками первого 1 и второго 2 выходных транзисторов.

На чертеже фиг. 1 представлена схема усилителя-прототипа, а на чертеже фиг. 2 - схема заявляемого устройства в соответствии с формулой изобретения.

На чертеже фиг. 3 представлена временная диаграмма сигналов в схеме-прототипе фиг. 1.

На чертеже фиг. 4 представлена временная диаграмма сигналов в заявляемой схеме (фиг. 2).

Драйвер коммутатора разрядного тока цифроаналогового преобразователя на полевых транзисторах фиг. 2 содержит первый 1 и второй 2 выходные полевые транзисторы, стоки которых соединены с соответствующими противофазными первым 3 и вторым 4 токовыми выходами устройства, истоки объединены и соединены с источником коммутируемого разрядного тока 5, первый 6 коммутирующий полевой транзистор, затвор которого связан с первым 7 логическим входом устройства, исток подключен к шине источника питания 8, а сток соединен с затвором первого 1 выходного полевого транзистора и истоком второго 9 коммутирующего полевого транзистора, причем затвор второго 9 коммутирующего полевого транзистора связан со вторым 10 противофазным логическим входом устройства, третий 11 коммутирующий полевой транзистор, затвор которого связан со вторым 10 противофазным логическим входом устройства, исток подключен к шине источника питания 8, а сток соединен с затвором второго 2 выходного полевого транзистора и истоком четвертого 12 коммутирующего полевого транзистора, причем затвор четвертого 12 коммутирующего полевого транзистора связан с первым 7 логическим входом устройства. Стоки второго 9 и четвертого 12 коммутирующих транзисторов связаны с объединенными истоками первого 1 и второго 2 выходных транзисторов. Конденсаторы 13, 14 моделируют емкости затвор-исток первого 1 и второго 2 выходных полевых транзисторов, конденсатор 15 моделирует выходную емкость источника коммутируемого разрядного тока 5.

Дополнительные напряжения смещения +Ec18 (узел 18) и +Ec19 (узел 19) обеспечивают статический режим транзисторов 16 и 17, которые образуют источник коммутирующего разрядного тока 5.

Рассмотрим работу схемы фиг.2.

В зависимости от сигналов Q и Qb на логических входах 7 и 10 ток источника коммутируемого разрядного тока 5 протекает через первый 1 или второй 2 выходной полевой транзистор на первый 3 или второй 4 токовый выход, соответственно (фиг. 2).

Например, при Q равном логической единице и, соответственно, Qb, равном логическому нулю, первый 6 коммутирующий полевой транзистор находится в режиме отсечки, а второй 9 коммутирующий полевой транзистор находится в режиме линейного сопротивления, за счет чего напряжение затвор-исток первого 1 выходного полевого транзистора равно нулю (фиг. 2). В то же время третий 11 коммутирующий полевой транзистор находится в режиме линейного сопротивления, а четвертый 12 коммутирующий полевой транзистор находится в режиме отсечки, за счет чего напряжение на затворе второго 2 выходного полевого транзистора равно напряжению V1D на шине источника питания 8. При этом ток источника коммутируемого разрядного тока 5 протекает через второй 2 выходной полевой транзистор на второй 4 токовый выход.

При переключении сигнала Q в состояние логического нуля и, соответственно, Qb - в состояние логической единицы первый 6 и четвертый 12 коммутирующие полевые транзисторы переходят в режим линейного сопротивления, а второй 9 и третий 11 коммутирующие полевые транзисторы переходят в режим отсечки (фиг. 2). При этом первый 1 выходной полевой транзистор открывается, а второй 2 выходной полевой транзистор закрывается, в результате чего происходит перекоммутация тока источника коммутируемого разрядного тока 5 со второго 4 токового выхода на первый 3 токовый выход.

В зависимости от характеристик (фиг. 3 и фиг. 4) выходных сигналов OUT и OUTb драйверов фиг. 1 и фиг. 2, а также из-за нелинейности характеристик транзисторов при переключении разрядного тока возникают нежелательные возмущения напряжения VS в истоках коммутаторов. Особенно нежелательна ситуация, когда при значительном уменьшении Vs транзистор 16 (и, возможно, 17) коммутируемого разрядного источника тока 5 уходит из режима насыщения, что значительно уменьшает выходной импеданс в его стоке и ухудшает переходный процесс коммутации тока. Уменьшение влияния описанного эффекта достигается главным образом за счет настройки пересечения фронтов сигналов OUT и OUTb таким образом, чтобы сначала открывался выключенный выходной полевой транзистор, а потом закрывался включенный выходной полевой транзистор. Оптимальным можно считать такое пересечение фронтов сигналов OUT и OUTb, при котором возмущения VS примерно симметричны относительно установившегося значения. Однако после такой оптимизации пересечение фронтов сигналов OUT и OUTb находится достаточно близко к уровню логической единицы. При этом фронты сигналов OUT и OUTb формируются не одновременно, а практически последовательно, что увеличивает время смены логического состояния сигналов OUT и OUTb на выходах драйвера-прототипа.

Применение заявляемого драйвера позволяет упростить по сравнению с прототипом общую схему устройства, уменьшить площадь кристалла и уменьшить потребляемую мощность за счет исключения дополнительной цепи задания напряжения логического нуля V0D, так как роль этой цепи выполняет уже существующий в схеме узел - узел подключения истоков выходных 1 и 2 полевых транзисторов. Важно отметить, что при этом в каждом разряде ЦАП такой драйвер имеет индивидуальную цепь задания логического нуля.

Кроме того, в заявляемом драйвере при переключении разрядов возникают два механизма поддержания выходного тока источника коммутируемого разрядного тока 5. В конечном итоге это повышает быстродействие драйвера.

Первый механизм связан с тем, что в отличие от прототипа паразитная емкость затвора выключаемого выходного полевого транзистора разряжается (i14 на фиг. 2) не в дополнительную цепь задания V0D, а в выход источника коммутируемого разрядного тока 5.

Второй механизм возникает при пересечении фронтов сигналов Q и Qb достаточно близко к уровню логического нуля, когда существует промежуток времени, на котором закрытые коммутирующие полевые транзисторы драйвера уже открылись, а открытые еще не успели закрыться. В результате возникает «временный путь» протекания тока (i9+i11 на фиг. 2) от выхода источника коммутируемого разрядного тока 5 к цепи задания V1D (шине источника питания 8).

Описанные механизмы поддержания разрядного тока приводят к тому, что по сравнению с прототипом в заявляемом драйвере оптимальное пересечение фронтов сигналов OUT и OUTb смещается ближе к «середине» между V0D и V1D, что позволяет ускорить переключение драйвера. Отметим, что повышение быстродействия драйвера уменьшает влияние рассогласования транзисторов и некоторых других факторов, ухудшающих динамическую линейность ЦАП на его основе.

Для оценки эффективности предложенного решения проведено сравнительное схемотехническое моделирование прототипа и заявляемого драйвера, реализованных в КМОП-технологии с топологической нормой 0,18 мкм. В обеих схемах использовался один и тот же триггер, формирующий сигналы на первом 7 и втором 10 логических входах устройства. Как видно из временной диаграммы на фиг. 3 и фиг. 4, данный триггер был оптимизирован по критерию быстродействия, что обуславливает пересечение фронтов его выходных сигналов Q и Qb достаточно близко (примерно 0,7 В) к середине (0,9 В) между логическими уровнями (0 и 1,8 В). Оптимизация пересечения фронтов сигналов OUT и OUTb драйвера обеспечивается за счет настройки геометрических размеров коммутирующих полевых транзисторов 6, 9, 11 и 12.

В случае прототипа (фиг. 1) оптимальное пересечение фронтов сигналов OUT и OUTb оказалось примерно на уровне V1D - 106 мВ. Как видно из временной диаграммы на фиг.3, при этом возмущения VS практически симметричны и имеют амплитуду около 23 мВ. Отметим, что в качестве цепи задания V0D для схемы прототипа использовался идеальный источник ЭДС, в то время как на реальной цепи задания логического нуля V0D возникающий при переключении импульс тока i0D=i9+i12 (фиг. 1) с амплитудой 158,8 мкА (фиг. 3) вызвал бы соответствующий переходный процесс напряжения V0D. Время нарастания фронта выходного дифференциального сигнала OUT-OUTb драйвера-прототипа составило 184,8 пс.

В случае заявляемого драйвера оптимальное пересечение фронтов сигналов OUT и OUTb сместилось из-за описанных механизмов поддержания разрядного тока и оказалось примерно на уровне V1D - 206 мВ (фиг. 4). При этом, возмущения VS (аналогично прототипу) имеют амплитуду около 23 мВ, однако время нарастания фронта выходного дифференциального сигнала OUT-OUTb драйвера значительно уменьшилось (106,6 пс). Отметим, что в отличие от схемы прототипа возникающий при переключении импульс тока i0D=i9+i12 (фиг. 2) с амплитудой 246 мкА (фиг. 4) выполняет положительную роль поддержания разрядного тока, который в рассматриваемом опыте равен 400 мкА.

В некоторых параметрических случаях, если время переключения драйвера прототипа ощутимо превышает время переключения входного триггера, формирующего сигналы на первом 7 и втором 10 логических входах устройства, применение заявляемого драйвера повышает частоту выборки ЦАП.

Таким образом, заявляемое устройство характеризуется более высоким потенциальным быстродействием, а также имеет другие (указанные в тексте заявки) преимущества в сравнении с прототипом при его применении в составе многоразрядных ЦАП с переключением весовых токов.

Библиографический список

1. Патент US 6.281.825 fig. 2

2. Патент US 7.042.379 fig. 2а

3. Патент US 5.361.068 fig. 1

4. Патент US 6.445.221

5. Патент US 5.396131 fig. 10

6. Патент US 6.246.351 fig. 2

7. Патент US 6.992.609 fig. 5

8. Патент US 5.859.606 fig. 1

9. Патент US 6.362.765 fig. 3

10. Патент US 6.559.784 fig. 2

11. Патент US 6.031.477 fig. 1

12. Патент US 5.148.164 fig. 9

13. Патент US 4.721.866

14. Патент US 5.612.697 fig. 3

15. Патент US 5.689.257 fig. 2A

16. Патент US 5.703.519 fig. 5

17. Патент US 5.917.360 fig. 2

18. Патент US 5.638.001 fig. 2

19. Патент US 5.450.084 fig. 3

20. Патент US 5.038.011 fig. 1В

21. Патент US 4.761.636 fig. 8

22. Патент US 5.790.060 fig. 3, fig. 3

Быстродействующий драйвер коммутатора разрядного тока цифроаналогового преобразователя на полевых транзисторах, содержащий первый (1) и второй (2) выходные полевые транзисторы, стоки которых соединены с соответствующими противофазными первым (3) и вторым (4) токовыми выходами устройства, истоки объединены и соединены с источником коммутируемого разрядного тока (5), первый (6) коммутирующий полевой транзистор, затвор которого связан с первым (7) логическим входом устройства, исток подключен к шине источника питания (8), а сток соединен с затвором первого (1) выходного полевого транзистора и истоком второго (9) коммутирующего полевого транзистора, причем затвор второго (9) коммутирующего полевого транзистора связан со вторым (10) противофазным логическим входом устройства, третий (11) коммутирующий полевой транзистор, затвор которого связан со вторым (10) противофазным логическим входом устройства, исток подключен к шине источника питания (8), а сток соединен с затвором второго (2) выходного полевого транзистора и истоком четвертого (12) коммутирующего полевого транзистора, причем затвор четвертого (12) коммутирующего полевого транзистора связан с первым (7) логическим входом устройства, отличающийся тем, что стоки второго (9) и четвертого (12) коммутирующих транзисторов связаны с объединенными истоками первого (1) и второго (2) выходных транзисторов.



 

Похожие патенты:

Изобретение относится к аналого-цифровому преобразованию и может быть использовано при построении аналого-цифровых преобразователей для высокоточных исследований быстропротекающих процессов.

Изобретение относится к области вычислительной техники и может использоваться в системах управления технологическими процессами. Техническим результатом является повышение динамической точности интегрирующего аналого-цифрового преобразования.

Изобретение относится к электроизмерительной и вычислительной технике и может быть использовано для высокоточного преобразования быстроизменяющихся электрических сигналов в цифровой код.

Группа изобретений относится к электронике и может быть использована в интегральных схемах (ИС) цифро-аналоговых преобразователей (ЦАП). Техническим результатом является улучшение интегральной нелинейности и дифференциальной нелинейности ИС ЦАП посредством использования автоматической калибровки.

Группа изобретений относится к области аналого-цифрового преобразования и может быть использована в системах управления и контроля. Техническим результатом является обеспечение динамически изменяемого разрешения преобразования.

Изобретение относится к средствам проектирования объектов самонаведения, стабилизированных вращением с многими неизвестными. Технический результат заключается в моделировании в реальном времени как цифровых, так и аналоговых форм квадратурных опорных сигналов.

Изобретение относится к измерительной технике. Технический результат - уменьшение относительной погрешности аналого-цифрового преобразования с двухтактным интегрированием.

Изобретение относится к измерительной технике и может быть использовано для различных измерений. Достигаемый технический результат - осуществление контроля работоспособного состояния дифференциально-трансформаторного преобразователя (ДТП) и стабильности его метрологических характеристик.

Изобретение относится к области регулирования уровня громкости. Технический результат - обеспечение повышения быстродействия и точности преобразования.

Изобретение относится к обработке внутри вычислительной среды, в частности к преобразованию данных из одного формата в другой формат. Технический результат заключается в упрощении компилируемого кода и улучшении производительности, в частности производительности операций память-память.

Изобретение относится к измерительной технике и автоматике и может использоваться в датчиках неэлектрических величин, в информационно-измерительных устройствах при контроле и управлении технологическими процессами в диапазоне частот. Достигаемый технический результат - повышение точности и быстродействия. Функциональный преобразователь синусоидальных сигналов частота-код содержит электронно-управляемый фазовращатель, компаратор фаз, ключ, одновибратор, функциональный генератор развертки, преобразователь напряжение - код и микроконтроллер. 1 ил.

Изобретение относится к измерительной технике. Технический результат заключается в повышении точности и стабильности ЦПУ. Устройство содержит образцовый цифровой преобразователь угла (ЦПУ) 1, управляемый электропривод (УЭП) 2, контролируемый ЦПУ 3, схему И-НЕ 4, первый триггер (T1) 5, первый ключ (Кл1) 6, первую схему совпадения (CC1) 7, первую схему И (И1) 8, второй ключ (Кл2) 9, первую схему задержки (СЗ1) 10, первый сумматор (Σ1) 11, вторую схему совпадения (СС2) 12, первый и второй формирователи импульса (F1) 13 и (F2) 14, схему ИЛИ 15, третий ключ (Кл3) 16, регистратор 17, постоянное запоминающее устройство (ПЗУ) 18, второй сумматор (Σ2) 19, вторую схему задержки (СЗ2) 20, регистрирующее устройство 21, устройство задания требуемого кода (УЗТК) 22, третий формирователь импульса (F3) 23, счетчик (Сч) 24, управляющее логическое устройство (УЛУ) 25, второй триггер (Т2) 26, переключатель 27. УЛУ, в свою очередь, содержит инвертор (Инв) 28, вторую схему И (И2) 29, третий триггер (T3) 30, четвертый ключ 31, пятый ключ 32, первый источник питания (ИП1) 33, второй источник питания (ИП2) 34, кнопку «СТАРТ» 35, тумблер 36. 2 н.п. ф-лы, 2 ил.

Изобретение относится к области обработки изображений. Технический результат - обеспечение уменьшения смещения, включенного в цифровой сигнал, которое возникает вследствие разности между временем, когда потенциал опорного сигнала начинает изменяться во времени, и временем, когда счетчик начинает подсчет синхросигнала. Способ для возбуждения устройства фиксации изображений, которое содержит: пиксель для вывода пиксельного сигнала и средство аналого-цифрового преобразования для преобразования аналогового сигнала в цифровой сигнал; причем средство аналого-цифрового преобразования содержит: средство сравнения для вывода сигнала (СМР) результата сравнения, получаемого посредством сравнения аналогового сигнала с опорным сигналом, потенциал которого изменяется с течением времени, и средство подсчета для подсчета синхросигнала; причем способ содержит: формирование первого цифрового сигнала (DN1); формирование второго цифрового сигнала (DN2); формирование третьего цифрового сигнала; корректировку третьего цифрового сигнала на основе первого цифрового сигнала (DN1) и второго цифрового сигнала (DN2). 6 н. и 16 з.п. ф-лы, 16 ил.

Изобретение относится к средствам автоматики и вычислительной техники, например, в системе контроля объектов. Технический результат заключается в повышении надежности преобразователя за счет одностороннего расположения элементов приемного и излучающего каналов относительно мультиплексирующего элемента. Волоконно-оптический цифроаналоговый преобразователь содержит источник опорного напряжения 1, излучатель 2, передающий световод 3, оптический демультиплексор 4, первую группу световодов 5, группу фокусирующих граданов 6, оптические аттенюаторы на основе щелевых диафрагм 7-10, призму Порро 11, группу шторок 12, группу коллимирующих граданов 13, вторую группу световодов 14, оптический мультиплексор 15, приемный световод 16, фотоприемник 17, фотоусилитель 18, аналого-цифровой преобразователь 19. 4 ил.

Способ многоабонентной радиочастотной идентификации относится к области радиотехники и может быть использован при организации идентификации одновременно нескольких объектов. Новым в способе многоабонентной радиочастотной идентификации является включение в состав транспондеров, устанавливаемых на объектах идентификации, управляемых фазовращателей. Антенной устройства считывания трансформированные по частоте и модулированные по амплитуде высокочастотные колебания вторично принимают и смешивают с исходными высокочастотными колебаниями, в результате чего на выходе смесителя получают одновременно несколько сигналов от транспондеров, при этом выделяют эти комбинационные низкочастотные составляющие разности исходных и трансформированных по частоте высокочастотных колебаний. Выделенные в каждом канале устройства считывания низкие частоты равны частотам сдвига, вносимым каждым из транспондеров, находящимся в зоне действия системы радиочастотной идентификации. Каждый из этих низкочастотных сигналов демодулируют и получают одновременно на выходе амплитудных детекторов несколько уникальных кодовых последовательностей, осуществляя тем самым идентификацию нескольких объектов одновременно.

Изобретение относится к области измерительной и вычислительной техники и может быть использовано для преобразования аналоговых электрических сигналов в цифровой код. Техническим результатом является повышение точности преобразования. Устройство содержит блок слежения-хранения, генераторы, управляемые напряжением, аналого-цифровые преобразователи, спецпроцессоры быстрого преобразования Фурье, блоки максимальной амплитуды, блоки вычитания. 7 ил.

Изобретение относится к области автоматического контроля и регулирования и может быть использовано в современном электроприводе для создания цифрового преобразователя угла. Техническим результатом является повышение быстродействия. Способ основан на программно-аппаратной демодуляции выходных амплитудно-модулированных сигналов (АМС) от датчика угла типа синусно-косинусного вращающегося трансформатора. В способе, за счет интегрирования выпрямленных сигналов несущих составляющих синусного и косинусного АМС, определяют огибающие положительных частей выпрямленных сигналов несущих составляющих синусного и косинусного АМС, а амплитуды этих огибающих преобразуют в цифровой код. По кодам амплитуд огибающих положительных частей выпрямленных сигналов несущих составляющих синусного и косинусного АМС определяют коды амплитуд огибающих несущих синусного и косинусного АМС, а их знак определяют по уровню сигналов от датчиков магнитного поля. 2 ил.

Изобретение относится к радиотехнике, служит для преобразования аналоговых знакопеременных сигналов в прямоугольные импульсы и может быть использовано при построении цифровых средств обработки сигналов и измерении их параметров. Технический результат, достигаемый при использовании настоящего изобретения, состоит главным образом в возможности получения импульсов неискаженной длительности в отсутствие помех и снижения искажений импульсов при наличии помех. Особенностью устройства является наличие задержанной обратной связи, позволяющей блокировать появление коротких ложных импульсов в окрестности фронтов формируемых импульсов. При этом формирование переднего фронта выходного импульса происходит строго в момент первого пересечения сигналом нулевого уровня при переходе от отрицательных значений к положительным, а заднего - при переходе от положительных значений к отрицательным при условии, что напряжение на входе превысило порог возможных помех. Основу устройства составляют два компаратора, два триггера и элемент задержки, в упрощенной версии - один компаратор, один триггер и элемент задержки. 2 н. и 6 з.п. ф-лы, 3 ил.

Изобретение относится к измерительной технике, в частности к аналого-цифровому преобразованию, и может быть использовано в цифровых преобразователях угла. Техническим результатом является упрощение кодовой шкалы. Устройство содержит первую информационную кодовую дорожку, выполненную в соответствии с символами двоичной последовательности с длиной периода N=2l, вторую и третью информационные кодовые дорожки, выполненные в соответствии с символами двоичной последовательности 0011, причем вторая информационная кодовая дорожка выполнена в соответствии с символами N периодов двоичной последовательности 0011, а третья информационная кодовая дорожка выполнена в соответствии с символами 4N периодов двоичной последовательности 0011, два двухвходовых сумматора по модулю два, l+6 считывающих элементов, первый мультиплексор с тремя входами, второй мультиплексор с l+1 входами, декодер с l выходами. 6 ил., 6 табл.

Изобретение относится к радиолокации и может использоваться в качестве цифрового приемника для преобразования аналогового сигнала на промежуточной частоте (ПЧ) с понижением в цифровой квадратурный код. Достигаемый технический результат - уменьшение частоты дискретизации относительно частоты обрабатываемого сигнала на ПЧ за счет стробоскопического эффекта, повышение идентичности квадратурных составляющих за счет линейной аппроксимации амплитуд дискретных выборок. Способ преобразования аналогового сигнала на промежуточной частоте (ПЧ) с понижением в цифровой квадратурный код характеризуется тем, что частота дискретизации задается равной учетверенной частоте сигнала после деления исходной частоты на стробоскопический коэффициент. Устройство, реализующее способ, содержит аналого-цифровой преобразователь (АЦП), цифровой гетеродин с цифровым управлением (ЦГЦУ), два умножителя (УМН), линию задержки на такт (ЛЗТ), два сумматора (СУМ) и вычитатель (ВЫЧ). 2 н. и 2 з.п. ф-лы, 8 ил.
Наверх