Способ организации выполнения операции умножения двух чисел в модулярно-индексном формате представления с плавающей точкой на универсальных многоядерных процессорах

Изобретение относится к средствам для выполнения операции умножения чисел, представленных в модулярно-индексном формате с плавающей точкой, на универсальных многоядерных процессорах. Техническим результатом является повышение скорости вычисления. В способе, выполняемом на универсальном многоядерном вычислителе, содержащим q k разрядных вычислительных ядер, осуществляют операции алгебраического умножения и n параллельно выполняемых операций сложения по модулю q-разрядных знакопозиций чисел в индексной системе счисления в остаточных классах, причем q≈t/n. 1 ил., 1 табл.

 

Изобретение относится к вычислительной технике и предназначено для выполнения операции умножения чисел, представленных в модулярно-индексном формате с плавающей точкой на универсальных многоядерных процессорах.

Известен итерационный способ умножения чисел, представленных в одном из позиционных двоичных форматов с плавающей точкой, определенных стандартом IEEE-754. В этом способе умножение состоит из последовательности сложений с накоплением мантисс сомножителей, которые выполняются последовательно, сложения порядков и сложения по модулю два знаков сомножителей. Последовательность сложений с накоплением мантисс сомножителей выполняется следующим образом. При сдвигах мантиссы множителя освободившиеся разряды заполняются нулями. Если первый бит t-разрядной позиционной мантиссы множителя равен единице, то первое слагаемое является мантиссой множимого, иначе первое слагаемое равно нулю. Если второй бит мантиссы множителя равен единице, то второе слагаемое является мантиссой множимого, сдвинутой на один разряд влево, иначе второе слагаемое равно нулю. К сумме первого и второго слагаемого прибавляется мантисса множимого, сдвинутая на два разряда влево, если второй бит мантиссы множителя равен единице, иначе прибавляется нуль. Затем к полученной сумме прибавляется мантисса множимого, сдвинутая на три разряда влево, если третий бит мантиссы множителя равен единице, иначе прибавляется нуль. И так далее до t-го разряда мантиссы множителя, к накопленной сумме прибавляется мантисса множимого, сдвинутая на ν разрядов влево, если t-й бит мантиссы множителя равен единице, иначе прибавляется нуль. В итоге накопленная сумма является искомым произведением мантисс сомножителей. Далее выполняется сложение смещенных позиционных порядков сомножителей, тем самым получается порядок результата. Знак результата определяется сложением по модулю два знаков сомножителей.

Недостаток итерационного способа умножения позиционных двоичных чисел с плавающей точкой состоит в том, что, во-первых, при умножении мантисс выполняется (t-1) операций суммирования t-разрядных операндов. Если принять, что операция суммирования t-разрядных операндов выполняется за t тактов процессора, то общее время выполнения операции умножения мантисс позиционных операндов с плавающей точкой составит t⋅(t-1) тактов. Во-вторых, процесс формирования суммы является последовательным процессом.

Наиболее близким к заявленному способу является способ организации выполнения операции умножения двух чисел в модулярно-позиционном формате представления с плавающей точкой на универсальных многоядерных процессорах (А.С. RU №2509345. БИ №7, 10.03.2014), в котором операция умножения t-разрядных позиционных мантисс сомножителей заменяется n параллельно выполняемыми операциями умножения q-разрядных знакопозиций чисел в системе счисления в остаточных классах. Недостаток данного способа состоит в том, что необходимо выполнение операции умножения по модулю на каждом вычислительном ядре. Если принять за время суммирования пары q-разрядных чисел q тактов работы процессора, то операция умножения q-разрядных чисел может быть выполнена посредством q⋅(q-1) тактов. Операция умножения по модулю в случае, если произведение также имеет разрядность q, также может быть выполнена за q⋅(q-1) тактов. В случае, если произведение имеет разрядность больше, чем q, необходимо выполнить процедуру нахождения остатка от деления на целое число, что является достаточно трудоемкой операцией.

Техническим результатом применения способа организации выполнения операции умножения двух чисел в модулярно-индексном формате представления с плавающей точкой на универсальных многоядерных процессорах является повышение скорости вычисления за счет замены операции умножения t-разрядных позиционных мантисс сомножителей n параллельно выполняемыми операциями сложения по модулю q-разрядных знакопозиций чисел в индексной системе счисления в остаточных классах, причем q≈t/n. Если принять за время суммирования пары t-разрядных чисел t тактов работы процессора, а за время суммирования пары q-разрядных чисел q тактов работы процессора, то, при условии, что число вычислительных ядер универсального многоядерного процессора не меньше n, а операция сложения по модулю q-разрядных чисел может быть выполнена посредством двух операций сложения q-разрядных чисел, то предельное ускорение вычислений S составляет: По сравнению со способом организации выполнения операции умножения двух чисел в модулярно-позиционном формате представления с плавающей точкой на универсальных многоядерных процессорах предельное ускорение S составляет

Описание способа организации выполнения операции умножения двух чисел в модулярно-индексном формате представления с плавающей точкой на универсальных многоядерных процессорах: реализация способа осуществляется посредством подачи набора электрических, нейронных либо других сигналов на устройства управления каждого вычислительного ядра многоядерного процессора универсального назначения, которые, в соответствии с данными сигналами, формируют управляющие команды для операционных устройств соответствующих вычислительных ядер.

В позиционных двоичных форматах с плавающей точкой стандарта IEEE-754 любое вещественное число представляется трехэлементным набором:

где М - рациональная мантисса, е - порядок числа, emin=2-2w-1 и еmax=2w-1-1, s - знак числа.

Величина чисел, записанных в таком формате, выражается формулой -1s⋅М⋅2е. Машинными представлениями чисел вида (1) являются (w+t+1)-разрядные двоичные векторы, где разряды с d1 по dt отводятся под представление рациональных двоичных мантисс М=dtdt-1 … d2d1, разряды с r1 по rw отводятся под представление целочисленных двоичных порядков е, записанных в форме с избытком Е=rwrw-1 … r2r1=e+emax, разряд s выражает знак числа.

Определим целочисленную мантиссу М'=dtdt-1 … d2d1 как t-разрядное неотрицательное целое двоичное число, такое, что М=М'⋅21-t. Определим перемещенный порядок λ как целое двоичное число со знаком, такое, что λ=е-t+1, где е - w-разрядный порядок числа, представленного в двоичном формате (1).

Зададим n целочисленных положительных q-разрядных оснований системы остаточных классов р1, р2, …, рn, таких, что q≤k где - наибольший общий делитель для и и , k - размер разрядной сетки процессора.

Целочисленную мантиссу М'=dtdt-1 … d2d1 преобразуем в систему остаточных классов с заданными основаниями р1, р2, …, рn, получая тем самым модулярную мантиссу

где mi∈[0, pi-1], i=1, 2, …, n - q-разрядные цифры (модулярные разряды) модулярной мантиссы q - разрядность оснований р1, р2, …, pn, - операция получения остатка от деления М' на i-е основание рi.

Определим индекс im числа m следующим образом:

где m∈[1, р-1], im∈[0, р-2], g - первообразный корень р.

Тогда

ind m=im,

ind 0=х,

где m∈[1, р-1], im∈[0, р-2], γ - специальный символ, обозначающий индекс нуля. Индексы вычисляются для каждого основания рi, i=1, 2, …, n заранее и хранятся в соответствующих таблицах.

Индексы обладают следующими свойствами:

γ+im=im+γ=γ,

Пример. Вычислим индексы для модуля р1=7. Первообразными корнями числа 7 являются числа 3 и 5. Выберем в качестве первообразного корня число 3. Тогда согласно определению индекса:

, , , , , .

Соответствующие индексы будут равны:

ind 0=7, ind 1=0, ind 2=2, ind 3=1, ind 4=4, ind 5=5, ind 6=3.

Преобразуем полученную модулярную мантиссу в модулярно-индексное представление:

где ind (mi) - операция выборки данных из таблицы индексов по модулю рi, imi ∈{0, 1, 2, …, pi-2, γ} - q-разрядные индексы (разряды модулярно-индексной мантиссы).

Таким образом, число с плавающей точкой вида (1) можно преобразовать к следующему модулярно-индексному формату:

∈{-1,0,1}],

где - набор знакопозиций (модулярно-индексных разрядов) модулярно-индексной мантиссы , при этом для представления индекса нуля γ используется значение 2q-1, ind (0)=2q-1=111…112 (данный код может быть использован, поскольку ни одно из оснований p1, p2, …, рn не равно 2q), λ - позиционный перемещенный порядок, представляющий собой целое двоичное число со знаком, σ - знак числа (двухразрядное двоичное число со знаком), причем если σ=-1, то число отрицательное, α=1 - положительное, α=0 - машинный ноль.

Диапазон допустимых значений индексных мантисс в системе остаточных классов с основаниями p1, p2, …, pn определяется интервалом , таким образом, t-разрядная позиционная мантисса М=dtdt-1 … d2d1 может быть представлена в системе остаточных классов набором из n взаимно независимых q-разрядных знакопозиций , причем q≈t/n (для случая, если все основания pl, р2, …, рn q-разрядные).

Примеры преобразования позиционных чисел с плавающей точкой в модулярно-индексный формат: пусть числа представлены в 10-разрядном двоичном формате вида (1), в котором под смещенный порядок Е, отводится четыре бита (максимальный порядок еmax=24-1-1=7, соответственно е=Е-7), под дробную часть мантиссы - пять бит (т.е. t=6, причем целая часть d6 рациональной мантиссы М в явном виде не записана) и под знак числа - один бит. Пусть для представления модулярно-индексных мантисс в модулярно-индексном формате используются три основания: р1=7, р2=13, р3=31. Предварительно вычисленные индексы для оснований представлены в табл. 1.

Пример 1: необходимо перевести число X=2.2510=[1.125,1,0]=-10⋅1.125⋅21, представленное в двоичном формате [M,e,s], в модулярно-индексный формат

С учетом принятых характеристик двоичного формата [М, e,s], число X будет записано в памяти ЭВМ в виде двоичного вектора . Для его преобразования в модулярно-индексный формат (2) необходимо выполнить следующие действия:

1. Выделить составные части числа X: знак числа s=0, дробная часть рациональной мантиссы d5 … d2d1=001002, смещенный (избыточный) порядок Е=10002=8.

2. Восстановить целую часть d6 мантиссы М=d6d5 … d2d1: d6=1, т.к. Е>0, следовательно М=1.001002.

3. Определить порядок е:е=Е-еmax=8-7=1, т.к. Е>0.

4. Определить знак σ, перемещенный позиционный порядок λ и целочисленную мантиссу М':σ=1,λ=е-t+1=1-6+1=-4, М'=d6d5 … d2d1=1001002=36.

5. Найти модулярную мантиссу : .

6. Найти модулярно-индексную мантиссу Для этого осуществить выбор индексов по таблицам (табл. 1) (первообразные корни соответственно 3,2,3):

В результате получается число X, представленное в модулярно-индексном формате с плавающей точкой:

Пример 2: необходимо перевести число X=0,01367187510=[0.875, -6,1]=-11⋅0.875⋅2-6 из двоичного формата [M,e,s] в модулярно-индексный формат

С учетом принятых характеристик двоичного формата [M,e,s], число X будет записано в памяти ЭВМ в виде двоичного вектора Для его преобразования в модулярно-индексный формат (2) необходимо выполнить следующие действия:

1. Выделить составные части числа X: знак числа s=1, дробная часть d5 d2d1=111002, смещенный порядок Е=00002=0.

2. Восстановить целую часть d6 мантиссы М=d6d5 … d2d1: d6=0, т.к. Е=0, следовательно, М=0.111002.

3. Определить порядок е: е=emin=2-24-1=-6, т.к. Е=0.

4. Определить знак σ, перемещенный порядок λ и целочисленную мантиссу М': σ=-1, λ=e-t+1=-6-6+1=-11, М'=d6d5 … d2d1=0111002=28.

5. Найти модулярную мантиссу .

6. Найти модулярно-индексную мантиссу Для этого осуществить выбор индексов по таблицам (табл. 1) (первообразные корни соответственно 3,2,3):

В результате получается число X, представленное в модулярно-индексном формате с плавающей точкой:

Пусть - числа, представленные в модулярно-индексном формате с плавающей точкой, где и - модулярно-индексные мантиссы чисел A и В соответственно. Тогда способ умножения С=А⋅В чисел А и В, представленных в модулярно-индексном формате с плавающей точкой (2), на универсальном k-разрядном процессоре, содержащем g вычислительных ядер, определяется следующим образом.

1. Множитель и множимое , представленные в модулярно-индексном формате с плавающей точкой, загружают в универсальный k-разрядный процессор, содержащий g вычислительных ядер, следующим образом:

1.1. Если число g вычислительных ядер процессора превышает число n оснований p1, p2, …, pn системы остаточных классов, используемых для представления модулярно-индексных мантисс и чисел А и В соответственно, то:

- в первое ядро универсального многоядерного процессора загружают q-разрядные двоичные представления первых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов р1, разрядность q которого не превышает размер k разрядной сетки процессора;

- параллельно с этим во второе ядро универсального многоядерного процессора загружают q-разрядные двоичные представления вторых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов р2, разрядность q которого не превышает размер k разрядной сетки процессора;

- и т.д.;

- параллельно с этим в n-е ядро универсального многоядерного процессора загружают q-разрядные двоичные представления n-ых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов рn, разрядность q которого не превышает размер k разрядной сетки процессора;

- параллельно с этим в (n+1)-е ядро универсального многоядерного процессора загружают k-разрядные двоичные порядки λА и λB, а также знаки σА и σB чисел А и В соответственно.

1.2. Если число n оснований p1, p2, …, pn системы остаточных классов, используемых для представления модулярно-индексных мантисс и , равно числу g вычислительных ядер универсального вычислителя либо превышает его, то:

- q-разрядные двоичные представления первых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также q-разрядное основание системы остаточных классов р1 загружают в первое ядро универсального многоядерного процессора;

- параллельно с этим q-разрядные двоичные представления вторых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также q-разрядное основание системы остаточных классов р2 загружают во второе ядро универсального многоядерного процессора;

- и т.д.;

- параллельно с этим q-разрядные двоичные представления (g-1)-х знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также q-разрядное основание системы остаточных классов рg-1 загружают в (g-1)-е ядро универсального многоядерного процессора;

- q-разрядные двоичные представления g-х знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также q-разрядное основание системы остаточных классов рg загружают в первое ядро универсального многоядерного процессора;

- q-разрядные двоичные представления (g+1)-х знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также q-разрядное основание системы остаточных классов рg+1 загружают во второе ядро универсального многоядерного процессора;

- и т.д., пока не будут загружены n-е знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно;

- параллельно с этим k-разрядные двоичные порядки λА и λB, а также знаки σА и σB чисел А и В соответственно загружают в g-e ядро универсального многоядерного процессора.

2. После того, как множитель и множимое , представленные в модулярно-индексном формате с плавающей точкой, загружены в универсальный k-разрядный процессор, содержащий g вычислительных ядер, операция их умножения выполняется следующим образом:

2.1. Если число g вычислительных ядер процессора превышает число n оснований p1, p2, …, pn системы остаточных классов, используемых для представления модулярно-индексных мантисс и чисел А и В соответственно, то:

- в первом вычислительном ядре процессора выполняется операция целочисленного сложения по модулю p1-1 q-разрядных двоичных представлений знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно следующим образом:

если то ,

если , то ,

если то

если , то ,

все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

- параллельно с этим во втором вычислительном ядре процессора выполняется операция целочисленного сложения по модулю р2-1 q-разрядных двоичных представлений знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

- и т.д.;

- параллельно с этим в n-м вычислительном ядре процессора выполняется операция целочисленного сложения по модулю рn-1 q-разрядных двоичных представлений знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

- параллельно с этим в (n+1)-м вычислительном ядре процессора выполняется сложение двоичных порядков λА и λB, а также умножение σCА⋅σB знаков σА и σB чисел A и В соответственно.

2.2. Если число n оснований p1, p2, …, pn системы остаточных классов используемых для представления модулярно-индексных мантисс и , равно числу g вычислительных ядер универсального вычислителя либо превышает его, и в каждое j-е вычислительное ядро из первых (g-1) вычислительных ядер процессора загружено wj знакопозиций и i=0,1, …, wj-1, то:

- в первом вычислительном ядре процессора последовательно выполняются операции сложения по модулям pi⋅(g-1)+1-1, i=0, 1, …, w1-1, q-разрядных двоичных представлений всех w1 загруженных в него знакопозиций и , i=0, 1, w1-1 модулярно-индексных мантисс и чисел А и В соответственно следующим образом:

если то

если то

если то

если то

все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

- параллельно с этим во втором вычислительном ядре процессора последовательно выполняются операции сложения по модулям pi⋅(g-1)+2-1, i=0, 1, …, w2-1, q-разрядных двоичных представлений всех w2 загруженных в него знакопозиций и w2-1 модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

- и т.д.;

- параллельно с этим в (g-1)-м вычислительном ядре процессора последовательно выполняются операции сложения по модулям pi⋅(g-1)+g-1-1, i=0, 1, …, wg-1-1, q-разрядных двоичных представлений всех wg-1 загруженных в него знакопозиций и i=0, 1, …, wg-1-1 модулярно-индексных мантисс и чисел A и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

- параллельно с этим в g-м вычислительном ядре процессора выполняется сложение двоичных порядков λА и λB, а также умножение σCА⋅σB знаков σА и σB чисел А и В соответственно.

В результате выполнения данных операций получается произведение чисел и , представленное в модулярно-индексном формате с плавающей точкой.

Пример. Необходимо выполнить операцию умножения С=А⋅В в модулярно-индексном формате с плавающей точкой на универсальном процессоре, содержащем четыре 5-разрядных вычислительных ядра. Для представления мантисс операндов заданы следующие 5-разрядные основания системы остаточных классов: используется три основания: р1=7, р2=13, р3=31. Р=р1⋅р2⋅p3=2821 - произведение оснований (верхний предел допустимого диапазона представления модулярно-индексных мантисс). Сомножители заданы в модулярно-индексном формате следующим образом:

1. Множитель и множимое загружаем в универсальный 5-разрядный процессор, содержащий четыре вычислительных ядра, следующим образом:

- в первое ядро загружаем первые знакопозиций и модулярно-индексных мантисс и а также основание системы остаточных классов р1=7;

- параллельно с этим во второе ядро загружаем вторые знакопозиций и модулярно-индексных мантисс и а также основание системы остаточных классов р2=13;

- параллельно с этим в третье ядро загружаем третьи знакопозиций и модулярно-индексных мантисс и а также основание системы остаточных классов р3=31;

- параллельно с этим в четвертое ядро универсального многоядерного процессора загружаем 5-разрядные двоичные порядки λА=-4 и λA=-11, а также знаки σА=1 и σB=-1.

2. Так как число вычислительных ядер процессора превышает число оснований p1, p2, …, pn системы остаточных классов, используемых для представления модулярно-индексных мантисс и чисел А и В соответственно, то операцию умножения выполняем следующим образом:

- в первом вычислительном ядре процессора выполняем операцию целочисленного сложения по модулю р1-1: Поскольку ,

- параллельно с этим во втором вычислительном ядре процессора выполняем операцию целочисленного сложения по модулю р2-1: ;

- параллельно с этим в третьем вычислительном ядре процессора выполняем операцию целочисленного сложения по модулю р3 - 1: ;

- параллельно с этим в четвертом вычислительном ядре процессора выполняем сложение двоичных порядков λА и λB, а также умножение σCА⋅σB знаков σА и σB чисел А и В соответственно: λCАB=-4+(-11)=-15, σCА⋅σB=1⋅(-1)=-1.

Получен результат в модулярно-индексном формате с плавающей точкой, соответствующий позиционному числу -11⋅1.96875⋅2-6.

Если принять за время сложения пары q-разрядных остатков q тактов работы универсального процессора, содержащего g k-разрядных вычислительных ядер, причем q≤k, то время вычисления произведения t-разрядных мантисс чисел с плавающей точкой А и В, при t≈q⋅n, при условии, что время вычитания равно времени сложения, по описанному способу равно q+q=2⋅q тактов, тогда как время умножения итерационным способом равно t⋅(t-1)≈q⋅n⋅(q⋅n-1) тактов. Для вычисления порядков и знаков операндов потребуется k+1 тактов: (k-1) такт для суммирования порядков, и 2 такта для суммирования знаков), причем их вычисление будет осуществляться параллельно с вычислением знакопозиций модулярных мантисс, поэтому время на вычисление порядков и знаков результата умножения операндов с плавающей точкой не учитывается. Таким образом, время умножения чисел с плавающей точкой на базе описанного способа в раз выше по сравнению с быстродействием известного итерационного способа умножения позиционных чисел с плавающей точкой и в раз выше по сравнению со способом организации выполнения операции умножения двух чисел в модулярно-позиционном формате представления с плавающей точкой на универсальных многоядерных процессорах.

Способ организации выполнения операции умножения двух чисел в модулярно-индексном формате представления с плавающей точкой на универсальных многоядерных процессорах, заключающийся в том, что:

универсальный многоядерный вычислитель содержит g k-разрядных вычислительных ядер, каждое из которых обеспечивает выполнение системы из ƒ операций, в состав которых входят операции алгебраического умножения и алгебраического сложения над числами, представленными в позиционных целочисленных форматах данных;

при организации выполнения операций умножения каждое число, множитель и множимое, представляется в модулярно-индексном формате с плавающей точкой в виде (2+k+q⋅n)-элементного вектора, где первые два разряда слева а являются старшими разрядами в формате числа и отводятся под значение знака числа, причем если σ=+1, то число считается положительным, если σ=-1, то число считается отрицательным, если σ=0, то число равно 0;

следующие за первыми двумя разрядами σ числа k разрядов отводятся под хранение порядка числа, представляющей собой целое двоичное число λ со знаком sλ, изменяющееся для конечных чисел с плавающей точкой в диапазоне λmin≤λ≤λmax и получаемое в результате преобразования числа из позиционного формата с плавающей точкой посредством вычисления выражения λ=е-t+1, где е определяет величину числа в двоичном позиционном формате с плавающей точкой в выражении -1s⋅М⋅2е при 0≤М≤2, являющейся рациональной t-разрядной мантиссой числа в двоичном позиционном формате с плавающей точкой, λmin=2-2k-1, λmax=2k-1-2, при sλ=0, порядок λ считается положительным, а при sλ=1 порядок λ считается отрицательным;

следующие за (k+2) разрядами q⋅n разрядов, причем q≤k, отводятся для представления мантиссы числа в модулярно-индексном формате, причем данная мантисса представляется в системе остаточных классов с n основаниями p1, p2, …, pn, n - количество знакопозиций мантиссы, q - разрядность каждой знакопозиций; причем каждая i-я знакопозиция, где 1≤i≤n, представляется целым неотрицательным числом imi в двоичной позиционной системе счисления; значение imi каждой i-й знакопозиции определяется по выражению , где М' - целое неотрицательное двоичное число, определяемое выражением М'=M⋅2t-1, М - рациональная t-разрядная мантисса числа в двоичном позиционном формате с плавающей точкой, - операция получения остатка от деления М' на i-е основание pi, ind() - выборка значения индекса по таблице индексов для модуля pi;

диапазон изменения модулярно-индексной м антиссы в позиционной системе счисления определяется интервалом ;

значения порядка λ и мантиссы положительных конечных чисел при σ=+1 в модулярно-индексном формате находятся соответственно в следующих диапазонах: 2-2k-1≤λ≤2k-1-2,

значения порядка λ и мантиссы отрицательных конечных чисел при σ=-1 в модулярно-индексном формате находятся соответственно в следующих диапазонах: 2-2k-1≤λ≤2k-1-2, ;

значение положительной бесконечности представляется в модулярно-индексном формате следующим образом: σ=+1, λ=λmax+1=2k-1-1, ;

значение отрицательной бесконечности представляется в модулярно-индексном формате следующим образом: σ=-1, λ=λmax+1=2k-1-1, ;

для положительных нечисловых величин (NaN) в модулярно-индексном формате , при σ=+1, значение позиционного порядка λ определяется выражением λ=λmax+1=2k-1-1, а значения мантиссы находятся в диапазоне ;

для отрицательных нечисловых величин (NaN) в модулярно-индексном формате, при σ=-1, значение позиционного порядка λ определяется выражением λ=λmax+1=2k-1-1, а значения мантиссы находятся в диапазоне ;

величины в модулярно-индексном формате, имеющие значение позиционного порядка λ=λmin-1=1-2k-1, при изменении значений модулярной мантиссы в диапазоне , служат для расширенного кодирования исключительных ситуаций, которые могут возникнуть в процессе вычислений, а именно потеря порядка и переполнение порядка;

по сигналу процессора множитель и множимое , представленные в модулярно-индексном формате с плавающей точкой, загружают в универсальный k-разрядный процессор, содержащий g вычислительных ядер, следующим образом:

при условии, что g≥n+1, т.е. если число вычислительных ядер процессора превышает число оснований системы остаточных классов, используемых для представления модулярно-индексных мантисс и чисел А и В соответственно, то:

в первое ядро универсального многоядерного процессора загружают q-разрядные двоичные представления первых знакопозиций и модулярно-индексных мантисс и чисел A и В соответственно, а также основание системы остаточных классов р1;

параллельно с этим во второе ядро универсального многоядерного процессора загружают q -разрядные двоичные представления вторых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов р2;

параллельно с этим в третье ÷ n-е ядро универсального многоядерного процессора загружают q-разрядные двоичные представления третьих ÷ n-х знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов pn÷pn;

параллельно с этим в (n+1)-е ядро универсального многоядерного процессора загружают q-разрядные двоичные порядки λA и λB, а также знаки σА и σB чисел А и В соответственно;

при условии, что g<n+1, т.е. если число оснований системы остаточных классов, используемых для представления модулярно-индексных мантисс и , равно числу g вычислительных ядер универсального вычислителя либо превышает его, то:

q-разрядные двоичные представления первых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов р1 загружают в первое ядро универсального многоядерного процессора;

параллельно с этим q-разрядные двоичные представления вторых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов р2 загружают во второе ядро универсального многоядерного процессора;

параллельно с этим q-разрядные двоичные представления третьих ÷(g-1)-ых знакопозиций и модулярно-индексных мантисс и , чисел А и В соответственно, а также основание системы остаточных классов р3÷pg-1 загружают в третье ÷(g-1)-е ядро универсального многоядерного процессора;

q-разрядные двоичные представления g-ых знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов pg загружают в первое ядро универсального многоядерного процессора;

аналогичным образом q-разрядные двоичные представления (g+1)-х знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, а также основание системы остаточных классов pg+1 загружают во второе ядро универсального многоядерного процессора;

процесс циклической загрузки продолжается пока не будут загружены n-е знакопозиции и модулярно-индексных мантисс и чисел А и В соответственно;

параллельно с этим k-разрядные двоичные порядки λА и λB, а также знаки σА и σB чисел А и В соответственно загружают в g-e ядро универсального многоядерного процессора;

после того, как множитель и множимое , представленные в модулярно-индексном формате с плавающей точкой, загружены в универсальный k-разрядный процессор, содержащий g вычислительных ядер, операция их умножения выполняется следующим образом:

при условии, что g≥n+1, т.е. если число вычислительных ядер процессора превышает число оснований системы остаточных классов, используемых для представления модулярно-индексных мантисс и чисел А и В соответственно, то:

в первом вычислительном ядре процессора выполняется операция целочисленного сложения по модулю р1-1 q-разрядных двоичных представлений знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, следующим образом: если , то , если , то , если , то , то , все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

параллельно с этим во втором вычислительном ядре процессора выполняется операция целочисленного сложения по модулю р2-1 q-разрядных двоичных представлений знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

параллельно с этим в третьем ÷ n-м вычислительном ядре процессора выполняется операция целочисленного сложения по модулю р3-1÷pn-1 q-разрядных двоичных представлений знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

параллельно с этим в (n+1)-м вычислительном ядре процессора выполняется сложение двоичных порядков λА и λB, а также умножение σCА⋅σB знаков σА и σB чисел А и В соответственно;

при условии, что g<n+1, т.е. если число оснований системы остаточных классов, используемых для представления модулярно-индексных мантисс и чисел А и В соответственно, равно числу вычислительных ядер универсального вычислителя либо превышает его, и в каждое j-е вычислительное ядро из первых (g-1) вычислительных ядер процессора загружено wj знакопозиций и , то:

в первом вычислительном ядре процессора для всех i=0, 1, …, w1-1 последовательно выполняются операции сложения по модулям pi(g-1)+1-1 q-разрядных двоичных представлений всех w1 загруженных в него знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно, следующим образом: если , то , если , то , если , то , если , то все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

параллельно с этим во втором вычислительном ядре процессора аналогичным образом для всех i=0, 1, …, w2-1 последовательно выполняются операции сложения по модулям pi⋅(g-1)+2-1 q-разрядных двоичных представлений всех ω2 загруженных в него знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

параллельно с этим в третьем ÷ (g-1)-м вычислительном ядре процессора аналогичным образом последовательно для всех i=0, 1, …, w3-1÷i=0, 1, …, wg-1-1 выполняются операции сложения по модулям pi(g-1)+g-1÷pi⋅(g-1)+g-1-1 q-разрядных двоичных представлений всех w3÷wg-1 загруженных в него знакопозиций и модулярно-индексных мантисс и чисел А и В соответственно; все операции являются целочисленными и выполняются в позиционной двоичной системе счисления;

параллельно с этим в g-м вычислительном ядре процессора выполняется сложение двоичных порядков λА и λB, а также умножение σCА⋅σB знаков σА и σB чисел А и В соответственно;

в результате выполнения данных операций получается произведение чисел и , представленное в модулярно-индексном формате с плавающей точкой.



 

Похожие патенты:
Изобретение относится к средствам передачи сообщения пользователю электронного устройства. Технический результат заключается в повышении скорости доставки сообщения пользователям с высокой вероятностью их прочтения.

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах машинной графики, в частности в системах синтезирования изображений.
Наверх