Постоянное запоминающее устройство

 

Союз Ссвотскиа

Социалистииескиа

Республин

Зависимое от авт. свидетельства №

Заявлено 17.Ч111,1970 (№ 1467494/18-24) с присоединением заявки №

Приоритет

Опубликовано 05.Ч.1972. Бюллетень № 15

Дата опубликования описания 6Х1.1972

М, Кл. б llc 13/00

Комитет ао делам наооретений н открытий при Совете й1ииистрое

СССР

УДК 681.327.6(0ВВ.ят

Авторы изобретения

Л. О. Вагаиян, А. iA. Иванов, 3. Ю. Халитова и Я. А. Хетагуров

Заявитель

ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретейие относится к области запоминающих устройств.

Известно постоянное запоминающее устройство ПЗУ, содержащее регистр адреса, соединенный через дешифратор с адресными шинами, кольцевые пересчетные схемы, кодовый счетчик, разрядные выходы которого подсоединены к первым входам выходных схем «И». .Предлагаемое ПЗУ отличается от известного тем, что оно содержит группы многовходовых схем «ИЛИ», соединенных по входам с адресными шинами и по выходам с соответствующими элементами кольцевых пересчетHbIx схем, выходы которых подключены ко входам схемы «И», выход которой подключен ко вторым входам выходных схем «И» и через линию задержки к шине установки в исходное состояние.

Такая схема позволяет повысить надежность устройства и обеспечить его интегральное исполнение.

На чертеже изображена блок-схема предложенного ПЗУ.

Устройство состоит из схемы 1 пуска и останова, задающего генератора 2, входных схем

«И» 8, 4, 5, кольцевых пересчетных схем б и

7, состоящих из элементов 8 — 11 и 12 — 16 соответственно многовходовой схемы «И» 17, счетчика 18, состоящего из элементов 19, 20, 21 и 22, выходных схем «И» 28, 24, 25 и 26 со

2 вторыми входами 27, цепи обратной связи 28, линии задержки 29, регистра адреса 80, дешифратора адреса 31, адресных шин 82, 88 и 34, многовходовых схем «ИЛИ» 35, 86, 37, 88, 89, 5 40, 41, 42 и 48, входной шины пуска и остано,ва 44, шины установки всех схем в исходное состояние 45, входной шины 46 установа адреса.

Многовходовые схемы «ИЛИ» 85, 86, 37, 88, 10 89, 40, 41, 42 и 48 предназначены для записи информации, определяющей момент отсчета необходимого кода. Запись информации осуществляется с помощью адресных шин 82, 38 и

84, которые вместе с многовходовыми схема15 мп «ИЛИ» образуют числовой накопитель.

Выходы схем «ИЛИ» подключены к тем элементам кольцевых пересчетных схем, порядковый номер которых равен остатку от деления порядкового номера временного импульса, 20 выделяющего необходимый код, на число элементов кольцевой пересчетной схемы.

Предлагаемое ПЗУ работает следующим обр азом.

Перед обращением к устройству импульс с

25 входной шины 45 устанавливает кольцевые пересчетные схемы б и 7, счетчик 18 и регистр адреса 80 в исходное состояние. С входной шины 46 код адреса записывается в регистр адреса 80. В дешифраторе адреса 81

Зо возбуждается одна пз адресных шин 82, 88

337823

Предмет изобретения

Составитель В. Рудаков

Редактор Е. Гончар Техред Л. Богданова Корректор Л. Орлова

Заказ 154111 8 Изд. Кв 682 Тиран(448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 или 84 и подключенные к этой шине многовходовые схемы «ИЛИ» подготавливают соответствующие элементы кольцевых пересчетных схем б и 7.

Задающий генератор 2 вырабатывает им- 5 пульсы, которые поступают на входные схемы

8, 4 и 5, управляемые схемой пуска и останова. После прихода сигнала с входной шины пуска и останова 44 в подготовленные элементы кольцевых пересчетных схем и в элемент 10

19 счетчика 18 записываются «1». С приходом каждого нового импульса с задающего генератора 2 содержание счетчика 18 изменяется на единицу, а в кольцевых пересчетных схемах б и 7 «1».переносится,в последующийэле- 15 мент. При совпадении сигналов на входах схемы «И» 17 выходной сигнал с этой схемы поступает через цепь обратной связи 28 на линию задержки 29 и непосредственно — на вторые входы 27 выходных схем «И». При 20 этом разрешается считывание информации, записанной к этому моменту времени в счетчике 18, и на выходах выходных схем «И» 28, 24, 25 и 26 появится соответствующий код.

Сигнал, прошедший через элемент задержки

29, производит после считывания кода установку всех схем устройства в исходное состояние. Устройство готово к следующему ооращенпю.

Постоянное запоминающее устройство, содержащее регистр адреса, соединенный через дешифратор с адресными .шинами, кольцевые пересчетные схемы, кодовый счетчик, разрядные выходы которого подсоединены к первым входам выходных схем «И», шину установки в исходное состояние, отличающееся тем, что, с целью повышения надежности и обеспечения интегрального исполнения, оно содержит группы многовходовых схем «ИЛИ», соединенных по входам с адресными шинами и по выходам с соответствующими элементами кольцевых пересчетных схем, выходы которых подключены .к,входам схемы «И»,,выход которой подключен через линию задержки к шине установки .в исходное состояние и ко вторым входам выходных схем «И».

Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к оптическим накопителям данных

Изобретение относится к считывающим схемам и может быть использовано для определения состояния полупроводниковой запоминающей ячейки

Изобретение относится к вычислительной технике и может быть использовано при создании запоминающих устройств и устройств обработки информации на основе фотонного эха

Изобретение относится к цифровой вычислительной технике, а именно к устройствам памяти для ЭВМ и может быть использовано для построения запоминающих устройств с большой информационной емкостью

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах ЭВМ, в разработках систем ассоциативной памяти

Изобретение относится к устройствам обработки информации

Изобретение относится к вычислительной технике

 // 344435
Наверх