Устройство для регулирования задержки входного сигнала
377963
ОПИСАНИЕ
ИЗОБРЕТЕНИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
Зависимое от авт. свидетельства Хе
Заявлено 06ЛЧ.1970 (№ 1424075/18-24) с присоединением заявки М
Приоритет
Опубликовано 17.!Ч.1973. Бюллетень Ме 18
Дата опубликования описания 28.VI.1973
М. Кл. Н 03k 5/04
Комитет по делам изобретений и открытий при Совете Министров
УДК 621.318.5(088.8) Авторы изобретения, . т",lj
Б. H. Кучер и К. П, Чухриенко
Заявитель
УСТРОЙСТВО ДЛЯ РЕГУЛИРОВАНИЯ ЗАДЕРЖКИ
ВХОДНОГО СИ ГНАЛА
Изобретение относится к вычислительной технике и может найти применение в релейноимпульсных системах ав-:оматического управления различными технологическими процессами для построения релейно-импульсных систем управления в качестве блоков запаздывающей отрицательной обратной связи, а также блоков с регулируемой выдержкой времени.
Известны устройства для регулирования задержки входного сигнала, содержащие времязадающий конденсатор, переключающую схему, резисторы и диоды.
С целью повышения надежности работы в предлагаемом устройстве переключающая схема выполнена на транзисторах, причем времязадающий конденсатор подключен через первый и второй диоды к коллекторам первых двух транзисторов, база первого транзистора подключена к источнику сигнала, база второго транзистора через резистор и третий диод подключена к коллектору первого транзистора, базы третьего и четвертого транзисторов через соответствующие развязывающие диоды подключены к обеим обкладкам времязадаюгцего конденсатора, а коллекторы третьего и четвертого транзисторов подключены соответственно к эмиттеру и базе пятого транзистора, коллектор которого через резистор подключен к шине питания.
На фиг. 1 представлена принципиальная электрическая схема предлагаемого устройства; на фиг. 2 — временная диаграмма.
Предлагаемое устройство состоит из входно5 го каскада 1, содержащего логический элемент типа «ИЛИ вЂ” НЕ» на транзисторе 2 с запуском на базу и резистор 8 для запуска схемы на коллектор, каскад временной задержки 4, содержащий транзисторы 5 — 7, с корректиру10 ющими и отключающими диодами 8, 8 — 13 соответственно, времязадающий конденсатор
l4, включенный между регулируемыми резисторами 15 и lб перезарядных контуров (точки 17 и IB), раздельные от контуров перезаря15 да коллекторные нагрузки 19 и 20 первых двух транзисторов 2 и 5, коллекторные нагрузки 21 — 24 транзисторов б и 7, представляющие собой делители, составленные из низкоомных резисторов 21 и 28 и высокоомных ре20 зисторов 22 и 24, резисторов 25, 2б и 27, подключенных к источнику запирающего смещения в базах «+U„,», резисторов 28, 29 и 30, образующих с резисторами 25, 2б и 27 базовые делители, определяющие исходные режи25 мы транзисторов 5, б и 7.
Выходной каскад 31 выполнен на транзисторе 32 обратной проводимости по схеме ключа — звезды с общим эмиттером, база которого подключена к общей точке 38 делителя 21 и
30 22, а эмиттер — к общей точке 34 делителя
377963
15 г0
З0
55
65
28 — 24 транзистора 7. Выходной сигнал снимается с коллекторной нагрузки 85 транзистора 82. Кроме того, устройство содержит переключающую схему 86.
Принцип действия предлагаемого устройства поясняется по упрощенной временной диаграмме, представленной на фиг. 2. где - U x — напряжение входного сигнала отрицательной полярности, подаваемого на базу транзистора 2;
U — напряжение источника питания;
U, — напряжение на коллекторе транзистора 2;
U,; U U„, — напряжения на коллекторах соответственно транзисторов 5, 6 и 7;
U x — выходной сигнал, снимаемый с коллекторной нагрузки 85 транзистора 82;
<в«. — длительность времени задержки переднего фронта входного сигнала; выел длительность времени задержки заднего фронта входного сигнала.
Устройство работает следующим образом.
Соотношения потенциалов управляющих электродов транзисторов 2, 5, 6, 7 и 82, обусловленное выбором определенных величин сопротивлений соответствующих резисторов 19, 20, 28, 29, 26, 22, 2, 80, 27, 28, 24 и 85 выбраны такими, что обеспечивается следующее исходное состояние транзисторов: транзистор 2 закрыт, напряжение íà его коллекторе близко к напряжению питания, т. е. U„= — U„, транзистор 5 насыщен, и U,, О, транзистор 6 насыщен, U,, = О, транзистор 7 насыщен
U, =О, транзистор 82 закрыт, выходное напряжение практически равно О (U»»- О).
Конденсатор 14 заряжен почти до напряжения источника питания Un, потенциал точки 18 положителен по отношению к потенциалу точки 17.
Отрицательный входной сигнал U,„открывает транзистор 2, U„=O. Потенциал точки
17 становится равным нулю, а точки 18 — положительным. Транзистор 5 запирается базовым током, протекающим через резистор 25 от источника запирающего смещения в базе
«+Uo„». Напряжение на его коллекторе нарастает по абсолютной величине экспоненцпально в течение времени 4,,. перезаряда конденсатора по контуру: коллектор-эмиттер транзистора 2 — корректирующий диод 8 — конденсатор 14 — регулируемый резистор 15, параллельно которому через отключающий диод 12 включен резистор 29 до напряжения источника питания (U, — U). Транзистор 6 надежно запирается прикладываемым через насыщеннь<й транзистор 2 положител<ьным напряжением на конденсаторе 14. Напряжение на его коллекторе U „, становится равным напряжению источника питания: U = — U„„.
Насыщение транзистора 2 приводит к запиранию транзистора 7, напряжение на коллекторе которого становится равным U = — U„„.
При этом транзистор 82 заперт вследствие наличия запирающей разности потенциалов между его базой и эмиттером, обусловленной выбором определенных соотношений величин сопротивлений резисторов 28 и 21 (%з)Ры)Выходное напряжение равно нулю. Транзистор 6 заперт в течение t»<, перезаряда конденсатора 14, при этом
RIo + 1 вв и практически не зависит от изменения напряжения питания.
По истечении времени 4„,. потенциал точки 81 становится отрицательным, и транзистор 6 возвращается в исходное состояние насыщения. Его коллекторное напряжение становится равным U,, =О. Насыщение транзистора 6 при этом приводит к насыщению транзистора 82. На выходе элемента появляется с.игнал U»«.
При исчезновении входного сигнала транзистор 2 запирается, а транзистор 5 возвращается в исходное состояние насыщения:
U,, = — U„, U„,=О. Начинается перезаряд конденсатора 14 по контуру: коллектор-эмиттер транзистора 5 — корректирующий диод 8— конденсатор 14 — регулируемый резистор 16— параллельно включенный ему через отключающий диод 18 резистор 80. При этом к базе транзистора 7 приложено положительное напряжение на конденсаторе 14 (точка 17), в течение времени перезаряда <„„... которое равно
R По истечении времени tob Элемент готов к повторному действию. Для правильной работы элемента времени повторный сигнал Uy- может быть подан не ранее чем через время 1, равное t=3 " " С 14 R Предмет изобретения Устройство для регулирования задержки входного сигнала, содержащее времязадающий конденсатор, подключенный к переключающей схеме, резисторы и диоды, отличающееея тем, что, с целью повышения надежности работы устройства, в нем переключающая схема выполнена на транзисторах, причем времязадающий конденсатор подключен через первый и второй диоды к коллекторам первых 377963 Фиг. I двух транзисторов, база первого транзистора подключена к источнику сигнала, база второго транзистора через резистор и третий диод подключена к коллектору первого транзистора, базы третьего и четвертого транзисторов через соответствующие развязывающие диоды подключены к обеим обкладкам времязадающего конденсатора, а коллекторы третьего и четвертого транзисторов подключены соответственно к эмиттеру и базе пятого транзистора, 5 коллектор которого через резистор подключен к шине питания. 377963 7 г Редактор Т. Морозова Корректор А. Дзесова Заказ 1896/16 Изд. № 149! Тирани 780 Подписное ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, )К-35, Раушская наб., д. 4!5 Типография, пр. Сапунова, 2 Йи Составитель Г. Антонова Техред А. Камышникова