Преобразователь двоично-десятичного кода в унитарный код

 

L .: ватент; .- . -.;::.:- си к и лко ка..

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ п11 432487

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 14.12.71 (21) 1724737/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 15.06.74. Бюллетень ¹ 22

Дата опубликования описания 01.11.74 (51) М. Кл. 6 06f 5/04

Государственный комитет

Совета Министров СССР оо делам изобретений и открытии (53) УДК 681 325 53 (088.8) (72) Автор изобретения

Ш. М. Гейдаров (71) Заявитель (54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНО-ДЕСЯТИЧНОГО КОДА

В УНИТАРНЫЙ КОД

Изобретение относится к области автоматики и вычислительной техники и предназначено для преобразования двоично-десятичного кода «8 4 2 — 1» в унитарный (число-импульсный) код.

Известен преобразователь из любой системы счисления в унитарный код, содержащий счетчик, работающий в исходной системе счисления (например, в двоично-десятичной), в который вводится дополнительный код преобразуемого числа, управляющий триггер и схему совпадения; на вход счетчика подаются тактовые импульсы до его переполнения; поскольку дополнительные коды двоично-десятичных чисел (дополнение до числа «10») не соответствуют их обратным кодам с дополнительной единицей, то для образования указанных дополнительных кодов требуются дешифраторы (по числу декад) с девятью выходами.

Предложенное устройство отличается тем, что выходы каждой счетной декады соединены со входами соответствующей схемы дешифрации числа «шесть», выход которой соединен со счетным входом последующей старшей счетной декады, выход схемы дешифрации числа «шесть» последней старшей декады соединен с нулевым входом управляющего триггера, единичный выход которого соединен с управляющими входами всех схем дешифрации числа «шесть».

Зто позволяет упростить устройство.

Схема устройства изображена на чертеже.

Устройство содержит двоично-десятичный счетчик 1 на счетных декадах 2 (с весами

«8-4-2-1»), схемы 3 дешифрации числа

«шесть». управляющий триггер 4 с установочным входом 5. схему совпадения б с шиной 7 пода .и тактовых импульсов, выход 8, схему сборки 9 с шиной 10 подачи единичного им10 пульса, входные вентили 11, на которые через шины 12 подаются инверсные значения разрядов двоично-десятичного кода, шину записи

13, шину сброса 14.

Устройство работает следующим образом.

15 Импульсом «Сброс» по шине 14 декады 2 двоично-десятичного счетчика 1 устанавливаются в нулевое состояние. Импульсом «Запись кода» по шине 13 обратный код двоичнодесятичного кода по шинам 12 через входные

20 вентили 11 записывается в счетчик 1, Затем импульс «Добавления единицы» по шине 10 через схему сборки 9 поступает на счетный вход младшей декады 2 тем самым образуя дополнительный код в счетчике 1 (дополнение

25 до числа «15»).

После этого импульс «Начало преобразования» по входу 5 устанавливает управляющий триггер 4 в единичное состояние. С этого мо мента начинается процесс преобразования.

30 Наличие сигнала на единичном выходе триг432487 гера 4 разрешает прохождение тактовых импульсов с шины 7 через схему совпадения 6 к выходу 8 преобразователя и к счетному входу младшей декады 2 через схему сборки 9. !!рисутствием сигнала на единичном выходе триггера 4 также разрешается передача импульсов переполнения с выходов схем 3 в тот момецт, когда в соответствующих декадах 2 содержится число «шесть».

Поступление тактовых импульсов как на выход 8 преобразователя, так и на вход младшей декады 2 продолжается до появления импульса переполнения с выходы последней схемы Ы.

С появлением числа «шесть» в старшей декаде 2 (соответственно все декады 2 также оудут содержать числа «шесть») появляется импульс переполнения на выходе последнеи cveмы 3, который сбрасывает триггер 4, тем самым запрещая прохождение актовых импульсов на вход младшей декады 2 и ца выход 8 преобразователя. !!а этом цикл преобразования заканчивается. !!ри появлении очередной информации на шинах 12 цикл повторяется.

Допустим, требуется преобразовать двоичнодесятичный код, значение младшеи декады которого равно Ь =5=0101. !

lосле записи двоично-десятичного кода обратным кодом в двоично-десятичный счетчик 1 и добавления «единицы» к нему., младшая декада 2 будет содержать число, равное: (15 — Л) + =11=1011.

С момента начала преобразования тактовые импульсы поступают как на вход младшеи декады 2, так и на выход 8 преобразователя.

Очевидно, что до появления импульса переполнения на выходе первои схемы 3 необходимо подать на вход младшей декады определенное число импульсов Х. l!ри этом с появлением числа «10» в декаде с помощь|о внутреннеи обратной связи вычитается число «десять» из содержимого младшей декады 2 (т. е. декада «обнуляется», как это выполняется в обычных двоично-десятичных счетчиках), Если учесть, что импульс переполнения на выходе первой схемы 3 появляется в тот момент, когда младшая декада 2 содержит число «шесть», то процесс можно описать таким образом: (15 — Л)+1+Х вЂ” 10=6 или 11+Х вЂ” 10=6, откуда Х=Ю=5

Таким образом, число импульсов, поступивших ны вход младшей декады 2 и на выход 8 преобразователя до момента появления импульса переполнения па выходе первой схемы 3, равно значению младшеи декады преооразуемого двоично-деся гичного кода. !мпульсы переполнения с выхода первой схемы

3 поступаюг на вход последующей декады.

Процесс преобразования во всех остальных декадах 2 происходит аналогично.

Соответственно, исло импульсов на выходе

8 нреоОрызовытел» в ечение всего времени преоорызовыни» равно знычени о преооразуе»иги даровано-десятичного кода.

Li момеll i записи числа «девять» (1001), обра ы код I o орого соответствует числу

«шесть» (О! !О), в какую-лиоо декыду 2 на выходе соогветствующеи схемы 3 появляется ложныи импульс переполнения. Для предотвращения таких ложных сигналов управляющие входы всех схем 3 подключены к единичному выходу триггера 4.

Предмет изобретения

Преобразователь двоично-десятичного кода в унитарнып код, содержащий двоично-десячб тичныи счетчик на счетных декадах, установочные входы которых соединены со входами c001ветс вующих входных вентилеи, управляющин триггер, единичныи выход которого соединен со входом схемы совнадени>, с другим входом которои соединена шина подачи гакговых импульсов, схему соорки, входы котороп соединены с выходом схемы совпыдения и шинои подачи единичного импульса, а выход схемы соорки соединен со счетным вхо4р дом младшеи сче" нои декады, схемы дешифрации числа «шесть» по числу счетных декад, отличающийся тем, что, с целью упрощения устройства, выходы каждой сче"нои декады соединены со входами сооiâårñò45 вующеи схемы дешифрации числа «шесть», выход которои соединен со счетным входом последующеи старшеи счетноп декады, выход схемы дешифрации числа <> последней старшей декады соединен с нулевым входом управляющего триггера, единичныи выход которого соединен с управляющими входами всех схем дешифрации числа «шесть».

432487

Составитель В. Игнатущенко

Техред Л. Богданова

Редактор Б. Нанкина

Корректор Т. Гревцова

Типография, пр. Сапунова, 2

Заказ 2957/6 Изд. № 1737 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, 1 аушская наб., д. 4)5

Преобразователь двоично-десятичного кода в унитарный код Преобразователь двоично-десятичного кода в унитарный код Преобразователь двоично-десятичного кода в унитарный код 

 

Похожие патенты:

Вс-сс ehiib/- // 374597

Изобретение относится к способу и формату записи для сжатия по длинам серий информации фрагмента изображения
Наверх