Система обработки данных

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К ASTOPCNOMV СВИДИТЕЛЬСтВУ

Союз Советских

Социалистических

Республик (»)489120 (61) Дополнительное к авт. свид-ву (22) Заявлено25.02.72 (21) 1751615/18-24 (51) М. Клс. 06) 15>16

Гасударственный комитет

Совета Министров СССР по делам изобретений и открытий с присоединением заявки № (23) Приоритет (43) Опубликовано25.10.75 Бюллетень № 39 (45) Дата опубликования описания 07.01.76 (53) .УДК 681. 325 (088.8) (72) Авторы изобретения О. Г. Светников, Н. Г. Хамко, B. Г. Петренко, В. И. Везенов и

С. Б. Цакоев (71) Заявитель Особое конструкторское бюро вычислительной техники

f язанского радиотехнического института

/ (54) СИСТЕМА ОБРАБОТКИ ДАННЫХ

Изобретение относится к области вычислительной техники.

Известна система обработки данных, ! содержашая процессоры, в каждом из которых первый вход блока коммутации индикации подключен ко входу системы, первый выход блока управления подключен ко второму входу блока коммутации индикации, первый вход блока выбора режима подключен ко второму выходу блока управления, выход блока,fp выбора режима соединен с первым входом блока управления, первые вход и выход блока связи соединены соответственно с третьим и вторым входом ьлока управления, а вторые вход и выход блока связи подключены к нвфорл!ацнонно-командной м,ll нстрали, !!улвт управления, в котором первые вход и выход блока,связи соединены с ипформац!1онно-командной магистралью, выход блокс! у1!рав!!еен!1я соединен со ВТ01!Ыл! Входом gp

oJIokd связи, вход и первый выход набор»о! о ноля соединены соответственно со вторым выходом и третьим входом блока свя:111, вход oJIoKd Ilàädllklkl режима под-!

О!!Очен ко k! I of>ому выходу наоО !ноl О llo — g5

J l II > вход 6JIOKdl вв!11О1)а И!и!1! ка! в! и и Одк!Ночен к третьему выходу наборного поля и первый вход блока индикации подключен к четвертому выходу наборного поля.

В известной системе обработки данных не предусмотрена возможность автонолшой настройки и проверки функционирования процессоров с использованием пульта управления без участия вычислитеня и слож ных сервисных програл!м.

Цепь изобретения — улучшение эксплуа тационных характеристик системы обработки данных.

Это достигается тем, что выход блока задания режима и второй вход блока выбора режил!а соединены с шинами задания режима, выход блока выбора индикации и третий вход блока коммутации инднкации соединены с шипами выбора инднк»ции, второй вход блока индикации и в1!х!>д блока коммутации индикации соединены с индикационной л!апис!.ралью.

Hd чертеже представлена структурп!1! схема системы обработки д1!нных.

Система обработки данных содержит процессоры 1, пульт 2 управления, бл Ок

489110

40

50 о

3 коммутации индикации, блок 4 управле-. шя, блок 5 выбора режима, блок 6 связи блок 7 выбора индикации, блок 8 задания режима, наборное поле 9, блок 10 индикации информационно-командную магистраль

11, вход 12 системы, шины 13 выбора ин, дикации, индикационную магистраль 14, шины 1 5 задания режима.

Процессоры 1 представляют собой устройства для переработки информации, т.е. вычислители, устройства обмена, устройства связи с абонентами и т.д. В состав процессоров входят блок 3 коммутации индикации, блок 4 управления, блок 5 выбора режима, блок 6 связи, а также операционнв е блоки (на чертеже не показаны), служащие для переработки информации в соответствии с функциональным назна чение м пр оцесс ор ов., Все процессоры 1 и пульт 2 управления системы обработки данных подключены через идентичные блоки 6 связи к информационно-командной магистрали 11, предназначенной дг я передачи информации и команд между любыми устройствами системы обработки данных. Выходы операционных блоков каждого процессора 1 и пульта 2 управления, информацию с котс рых необходимо визуально просматривать, подключены ко входам 12 системы, соединенными с блоком 3 коммутации индикации, другие входы которого через шины

13 выбора индикации связаны с блоком 7 выбора индикации пульта управления.

Выходы блоков 3 коммутации индикации всех процессоров подключены к индикационной магистрали 14, которая соединена с блоком 10 индикации пульта 2 управления. Блок 8 задания режима пульта управления шинами 15 задания режима подключен к блокам 5 выбора режима всех процессоров.

Для обеспечения вызова на индикацию требуемой информации от одного из процессоров в блоке 7 выбора индикации пульта управления формируется код номера процессора и код номера операционного блока. Данная информация по шинам 13 выбора индикации поступает в блоки 3 коммутации индика ии всех процессоров, н которых но заданному коду номера выбирают требуемый операционный блок.

Затем блок 3 коммутации индикации ого процессора, присвоенный номер в с яс i s.лю которого совпал с кодом требуеГ as О I ((оцессора, выдае г информацию ч( ре. . индикационную магистраль 14 в блок .l 0 шцшкации пупы» управления, на котором информация отображается. I assnsn образом, набирая коды номера операционного блока и номера процессора, оператор может вывести на блок индикации различную информацию от любого про-! цессора, Для обеспечения автономной и комплексной настройки в системе обработки данных предусмотрена установка настроечного режима как на один процессор, так и на всю систему. Установка режимов производится на блоке 8 задания режима пульта управления, который состоит из органов задания режима и органов задания номера процессора. При нейтральном номере режим задается на всю систему обработки данных.

Для задания определенного режима на отдельный процессор системы обработки (при этом другие процессоры остаются в рабочем режиме) оператор устанавливает на блоке 8 задания режима код номера требуемого процессора и код выбираемого режима, которые по шинам 15 задания режима поступают одновременно в блоки 5 выбора режима всех процессоров. В заданный режим устанавливается лишь тот процессор, код номера которого набран на пульте 2 управления. Выбор режим поступает в блок

4 управления. Используются следующие режимы настройки: такт, цикл, автомат, оста— нов по обращеник, останов но адресу. Задание исходных данных: кода операции, адреса, информации-производится с помощью наборного поля 9 пульта управления, которое через блок 6 связи подключено к информационно-командной магистрали.

При автономной .настройке пульт 2 управления подключается к проверяемому процессору. На наборном ноле пульта ynpamseния набирается проверочная команда и через блок связи забрасывается в процессор.

Затем проверочная команда прогоняется но всем трактам процессора в режиме "такт" и осуществляется визуальное наблюдение за прохождением информации. Для ускорения обнаружения неисправности оператор может воспользоваться одним из режимов: цикл, останов по адресу, останов но обращению.

В этих режимах выполнение проверочной команды осуществляется автоматически ljo определенного участка работы. I!ереключая индикацию на интересующие операциогнняе блоки, оператор определяет правильность выполнения у гастков подпрограммы. При обнаружении неправильных результатов оператор, переключая проверяемый процессор н режим "такт" перед неправильным участком работы, обнаруживает неисправность, При комплексной настройке системы обработки данных техноло ия настройки аналогична. Комбинируя ре».имы на разлпчш, . процессоры по нригннгну сужения обласп

489110

10 поиска и просматривая информацию B узле. вых точках, оператор может контролировать .правильность функцибнирования системы обработки данных. Например, запуская кон трольную задачу, оператор сначала опре— деляет факт неисправности в системе, затем определяет неисправное устройство, затем, устанавливая неисправное устройся

BG в различные проверочные режимы, определяет неисправный операционный блок.

Предмет изобретения

Система обработки данных, содержащая 15 процессоры, в каждом из которых первый, вход блока коммутации индикации подклк чен к входу системы, первый выход блока управления подключен ко второму входу блока коммутации индикации, первый вход 20 блока выбора режима подключен ко второму выходу блока управления, выход блока выбора режима соединен с первым входом блока управления, первые вход и выхбд блока связи соединены соответственно с М третьим выходом и вторым входом блока управления, а вторые вход и выход блока связи подключены к информационно-команд ной магистрали, пульт управления, в котором первый вход и выход блока связи соединены с информационно-командной магистралью, выход блока управления соединен со вторым входом блока связи, вход и первый выход наборного поля соединены соответственно со вторым выходом и третьим входом блока связи, вход блока задания режима подключен ко второму выходу наборного поля, вход блока выбора индикации подключен к третьему выходу наборного поля и первый вход блока индикации подключен к четвертому выходу наборного поля, о т л и ч а ю ш а я с я тем, что, с целью улучшения эксплуатационных характеристик, выход блока задания режима и второй вход блока выбора режима соединены с шинами задания режима, выход блока выбора индикации: и, третий вход блока коммутации индикации соединены с шинами выбора индикации, второй вход блока индикации и выход блока коммутации индикации соединены с индикационной магистралью.

489110

llllll1lllI1 Г >и j,,аар«и<.н«<; i. «нг <и (. :<и«d Mif

ilo д<, <ам и:«< 1 г< lliili lf i I)l 1vHtl

M<><:ква, 1! <0 Г, I" уlii<и<ан «а

11р< дирп«тii<; «11« ««r», и««к <;i, 1 ; 9, 1» !и.>икон<и«<я ««б., 21

Лакал Iл i. ¹ //J(.

1ирnæ ф <

l 1< i < I l «« !! ) (

Система обработки данных Система обработки данных Система обработки данных Система обработки данных 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к вычислительной технике и предназначено для образования коммуникационной линии связи между двумя устройствами

Изобретение относится к вычислительной технике и предназначено для передачи информации между разными системами обработки данных

Изобретение относится к построению многопроцессорных вычислительных систем с синхронной и асинхронной работой процессоров

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для решения задач коммутации процессорных элементов

Изобретение относится к вычислительной технике и микроэлектронике

Изобретение относится к вычислительной технике и может быть использовано при решении задач информационно-поисковой и логической обработки данных в составе векторных ЭВМ и систем и форматирования данных

Изобретение относится к электронным системам коммутации, использующим многопроцессорные устройства, и, в частности, к способу проверки состояния процессора
Наверх