Распределитель импульсов

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соввтскик

Социалистмчесник

Республик ()869034 (61 ) Допол ни тельное к а вт. с вид-ву (22)Занвлено 18,01,80 (21) 2890644/18-2! с присоелинением заявки ро— (51)M. Кл, Н 03 К 17/16

9ауаарстаавв1 камктет

СССР (23 } Приоритет

10 делам кэааретенкк н еткрыткк

Опубликовано 30. 09. 81 Бюллетень М 36

Дата опубликования описания 30.09.81 (53) УДК 681.3. .055(088.8) (72) Авторы изобретения

В. Б. Кублановский и Я. П. (7I) Заявитель (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ

Изобретение относится к вычислительной и измерительной технике и может быть использовано в устройствах управления ЭВМ и электронных коммутаторах.

Известен распределитель импульсов, содержащий регистр, соединенный с шифратором и дешифратором, элементы запрета и элементы И !).

Недостаток устройства — невозможность автоматического изменения после- довательности выдачи этих сигналов, что ограничивает область его применения.

Наиболее близок к предлагаемому распределитель импульсов, содержащий генератор импульсов, а в каждом канале элементы И, триггер и элемент НЕТ (2).

Недостатками этого устройства явю ляются то, что переключение сигналов на информационной шине может происходить только в статическом режиме, что приводит к сбою выходной информации, а также то, что задержка выходных сигналов относительно импульсов генератора различна, что ограничивает область его применения.

Цель изобретения — повышение помехоустойчивости и расширение функциональных возможностей.

Поставленная цель достигается тем, что в распределитель импульсов, содержащий в каждом канале элемент И, первые входы каждого из которых подключены к выходу генератора импульсов, а выходы — к соответствующим выходным шинам, и RS-триггер, введены резистр блок приоритета и элемент задержки, а в каждый канал — элемент ИЛИ, причем первые входы элементов ИЛИ соединены с шиной сброса, вторые входы с выходами соответствукнуих элементов И, а выходы элементов ИЛИ подключены к

R-входам соответствующих RS-триггеров, S-входы которых соединены с соответствующими информационными шинами, при этом выходы RS-триггеров через соединенные последовательно регистр и блок

8690

Формула изобретения

40 приоритета подключены ко вторым входам соответствующих элементов И, кроме того, выход генератора импульсов через элемент задержки соединен с управляющим входом регистра.

На чертеже представлена функциональная схема устройства. Схема содержит генератор l импульсов, а каждый канал распределителя импульсов содержит выходную шину (выход) 2, элемент И 3, информационную шину 4, RS-триггер 5 и элемент ИЛИ 6, регистр 7, блок 8 приоритета, шину 9 сброса и элемент

l0 задержки.

Устройство работает следующим образом.

На шину 9 устройства поступает сигнал "Сброс", По этому сигналу RSтриггеры 5 устанавливаются в состояние "О". Эта информация записывается на регистр 7 и через блок 8 приоритета и элементы И 3 поступает на выходные шины 2. Информация с информационной шины 4 записывается íà RS-триггер

5 и по задержанному сигналу от генератора 1 импульсов переписывается на регистр 7, По следующему сигналу генератора 1 импульсов она появляется на одном из выходов элемента И 3, являющемся выходной .шиной 1 устройства, имеющего на первом входе состОяние

"1", которое связано с содержимым разрядов регистра 7 и приоритетностью соответствующего разряда, Этот сигнал производит сброс соответствующего RS-триггера 5, а по задержанному у сигналу от генератора 1 импульсов через элемент 10 задержки производится запись новой информации в регистр 7.

По следующему сигналу генератора 1 импульсов появляется информация на следующей по приоритету выходной шине 2 устройства, имеющего состояние

"1" в соответствующем разряде регистра 7. Таким образом, после записи информации по информационной шине 4 про- gg исходит последовательное по приоритету появление сигналов на выходных шиt

34 - 1 нах 2 устройства в тех разрядах, в которых была записана "1".

Введение регистра, блока приоритета и элемента задержки, а в каждый канал — элемента ИЛИ позволяет сформировать выходной сигнал, соответствующий длительности импульса генератора, с одинаковой задержкой на любом из выходов устройства и осуществить возможность автоматического управления последовательностью выходных сигналов.

Распределитель импульсов, содержащий в каждом канале элемент И, первые входы каждого из которых подключены к выходу генератора импульсов, а выходы — к соответствующим выходным шинам, и RS-триггер, о т л и ч а ю— шийся . тем, что, с целью повьппения помехоустойчивости и расширения функциональных возможностей, в него введены регистр, блок приоритета и элемент задержки, а в каждый канал— элемент ИЛИ, причем первые входы элементов ИЛИ соединены с шиной сброса, вторые входы с выходами соответствующих элементов И, а выходы элементов

ИЛИ подключены к R-входам соответствующих RS-триггеров, 5-входы которых соединены с соответствующими информационными шинами, при этом выходы RSтриггеров через соединенные последовательно регистр и блок приоритета подключены ко вторым в-.одам соответствующих элементов И, кроме того, выход генератора импульсов через элемент задержки соединен с управляющим.

1 входом регистра.

Источники информации, принятые во внимание при экспертизе

l. Авторское свидетельство СССР

9 423!15, кл. Н 03 К 17/00, 1974, 2. Авторское свидетельство СССР

11 - 552696, кл. Н 03 К 17/02, 1977 (прототип) .

869034

Заказ 8356/85

Тирах 991 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий!

13035, Москва, Ж-35, Раушская наб,, д. 4/5

Филиал ППП "Патент", r, Укгород, ул. Проектная, 4

Составитель Л. Захарова

Редактор Л. Пчелинская ТехредА.Бабинец Корректор Г. Решетник

Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано для включения и отключения трехфазной нагрузки

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения функций адресной коммутации на два цифровых информационных выхода с уровнем транзисторно-транзисторной логики множества входных цифровых дифференциальных сигналов в сложной помеховой обстановке

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения функции адресной коммутации на два цифровых информационных выхода с уровнем транзисторно-транзисторной логики множества входных цифровых дифференциальных (разностных) сигналов любого двухполярного двухуровневого или трехуровневого самосинхронизирующегося последовательного двоичного кода и может быть использовано, например, при построении многоканальных устройств для ввода информации в системах проводной цифровой связи

Изобретение относится к области электротехники и может быть использовано в силовых преобразователях высокой мощности, таких как биполярный транзистор с изолированным затвором (IGBT)

Изобретение относится к управлению работой электронных вентилей, имеющих изолированный затвор, в частности к управлению работой биполярного транзистора с изолированным затвором (БТИЗ)

Изобретение относится к области электротехники и может быть использовано в коммутационной схеме управления потребителем (М) электроэнергии с мостовой схемой
Наверх