Устройство для контроля синхросигналов

 

УСТРОЙСТВО ДПЯ КОНТРОЛЯ СИНХРОСИГНАЛОВ, содержащее группу регистров, информационные входы каждого из которых соединены с информационными выходами предьщущего, информационные входы первого регистра , группы являются информационными входами устройства, а лиформационные вы;ходы последнего регистра группы являются выходами устройства, первый вход контрольного разряда каждого ре .гистра группы соединен с выходом соответствующего формирователя синхросигналов , входы формирователей синхросигналов соединены с выходами генератора синхросигналов, отличающееся тем, что, с целью повыщения надежности контроля, в него введены генератор импульсов сдвига, . компаратор и блок индикации, причем выход и первый вход компаратора соединены соответственно с входом и первым выходом генератора импульсов сдвига, второй выход которого соединен с вторым входом контрольного разряда первого регистра группы, выход контрольного разряда каждого регистра группы соединен с вторым входом конW трольного разряда следующего регистра , а выход контрольного разряда последне .го регистра группы соединен с вторым входом компаратора, группа выходов которого соединена с группой входов блока индикации, выходы контрольных разрядов регистров группы соединены с группой выходов компасо о оо ратора.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

AO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ПАТЕНТУ " - " " МЗ g!

;" 1 у

:) .-, к .. 2 . 1 ф.

1 ° . г

ЙИБЛР01ЕМА (21) 2404801/18-24 (22) 29.09.76 (3!) РС 3364/75 (32) 29.09.75 (33) Австралия .(46) 15.08.84. Бюл. Ф 30 (72) Йенс Эрланд Персон и Стуре

Геста Роос (Швеция) (71) Телефонактиеболагет Л.И. Эрикссон (Швеция) (53) 681.3(088.8) (56) 1. Патент США В 4048445, кл. 364/200, опублик. 1979.

2. Патент США У 3056108,кл.340.172.5, опублик. l967 (прототип).

: (54)(57) УСТРОЙСТВО ЛЯ КОНТРОЛЯ

СИНХРОСИГНАЛОВ, содержащее группу регистров, информационные входы каждого из которых соединены с информационными выходами предыдущего, информационные входы первого регистра ,группы являются информационными входами устройства, а ннформационные вы,ходы последнего регистра группы являются выходами устройства, первый .вход контрольного разряда каждого ре„„SU „„1109073 A

g ),G 06 F 11/00 гистра группы соединен с выходом со" ответствующего формирователя синхросигналов, входы формирователей синхросигналов соединены с выкодами генератора синхросигналов, о т л и ч а7г ю щ е е с я тем, что, с целью повышения надежности контроля, в него введены генератор импульсов сдвига, компаратор и блок индикации, причем выход и первый вход компаратора соединены соответственно с входом и первым выкодом генератора импульсов сдвига; второй выход которого соединен с вторым входом контрольного разряда первого регистра группы, выход контрольного разряда каждого регистра группы соединен с вторым входом контрольного разряда следующего регистра, а выход контрольного разряда последнего регистра группы соединен с вторым входом компаратора, группа выходов которого соединена с группой входов блока индикации, выходы контрольных разрядов регистров группы соединены с группой входов компаратора.

1109073

Изобретение относится к устройству для контроля синхросигналов в цифровой информационной системе, .имеющей один или несколько регистров, через которые синхросигналы последовательно продвигают информацию.

Известно устройство для проверки соединений в коммутаторах цифровой информации. Тест BblIIQJIHIIeTcII сразу после включения и содержит посылку 10 Специальной комбинации или любой комбинации данных с неправильной четностью через коммутатор. На соответствующем выходе коммутатора проверяется,принята ли проверочная комби- 15 нация слов или комбинация с нарушен ной четкостью. Неудача при проверке соединений обычно означает отсутствие правильной установки цепи через коммутатор -1 3.

Наиболее близким к данному техническим решением является устройство для контроля генератора синхросигналов, содержащее схемы с одним устойчивым состоянием, связанные с каж-25 дым буферным выходом генератора син".. хросигналов на каждой печатной плате в цифровой системе. Причем каждый из генераторов синхросигналов, питающий регистр на плате через буферную схе- 5п му, питает также схему с одним устойчивым состоянием. Схема с одним устойчивым состоянием работает таким образом, что если на нее не поступят синхросигналы в течение конкретного промежутка времени, то она опрокинется в свое устойчивое состояние и выработает метку (указатель) не-. исправности. Эти метки затем можно просматривать обычным образом с по- 4> мощью местного процесса. Следовательно,осуществляется быстрая индикация типа неисправности и ее местонахождение. Эта система очень хорошо осуществляет быструю диагностику неисправ- 45 костей синхросигналов и выявляет конкретное местоположение неисправности.

Устройство содержит распределитель импульсов, использующий вентили и мультивибраторы для каждого синхросигнала для контроля неисправностей (21.

Однако эти известные устройства имеют ряд недостатков.

Неудача проверки соединений мо- 55 жет быть вызвана множеством типов неисправностей, включая неисправность генератора синхросигналов. Трудно установить тип неисправности и ее местоположение.

До обнаружения неисправности может пройти много времени, так как частота повторения проверки соединения зависит от количества проходящей информации. Очевидно, этот тест может производиться с частотой, не зависящей от количества проходящей информации, но это может вызвать перегрузку процессора.

Недостатком известных устройств является низкая надежность контроля.

Цель изобретения — повышение надежности контроля.

Поставленная цель достигается тем, что в известное устройство для контроля синхросигналов, содержащее группу регистров, информационные вхо" ды каждого из которых соединены с информационными выходами предыдуще1

ro информационные входы первого регистра группы являются информационными входами устройства, а информационные выходы последнего регистра группы являются выходами устройст-. ва, первый вход контрольного разряда каждого регистра группы соединен с выходом соответствующего формирователя синхросигналов, входы формирователей синхросигналов соединены с выходами генератора синхросигналов, введены генератор импульсов сдвига, компаратор и блок индикации, причем выход и первый вход компаратора соединены соответственно с входом и первым выходом генератора импульсов сдвига, второй выход которого соединен с вторым входом контрольного разряда первого регистра группы, выход контрольного разряда каждого регистра группы соединен со вторым входом контрольного разряда следующего регистра, а выход контрольного разряда последнего регистра группы соединен со вторым входом компаратора, группа выходов которого соединена с группой входов блока индикации, выходы контрольных разрядов регистров группы соединены с группой входов компаратора, В данном изобретении контрольный: разряд синхронизации продвигается через разряды контроля, каждый из которых связан с регистром, а все вместе образуют контрольную цепочку, управляемую контрольными синхросигналами, так что отсутствие одного или

3 11090 нескольких синхронизирующих сигналов препятствует продвижению контl рольного разряда синхронизации до конца контрольной цепочки, а после прохождения контрольного разряда син- 5 хрониэации через контрольную цепочку проверяется, прошел контрольный разряд через эту контрольную цепочку или нет.

На чертеже изображена блок-схема 10 устройства для контроля синхросигналов, реализованного на печатной плате, Печатная плата 1 содержит группу регистров 2, через которые данные, проходящие по входным линиям, продвигаются к выходным линиям. В каждом регистре 2 на каждый синхронизирующий вход 3-6 обеспечивается подача- отдельного синхросигнала. Каждый синхросигнал подается на соответствующий регистр 2 через индивидуальный формирователь 7 синхросигналов, Кроме того, устройство содержит генератор 8 импульсов сдвига, выход

9, управляющий выход 10, компаратор

11, выход 12 контрольного сигнала, контрольный разряд 13 регистра 2, / генератор 14 синхросигналов, блок

15 индикации, выходы контрольных раз рядов 16, 11 и 18.

В большинстве случаев регистры, из которых выполняются многократно синхронизируемые регистры 2, не предусматривают точное количество разрядов, которые желательно синхронизиро- 5 вать, и поэтому в многократно синхронизируемых регистрах существуют запасные разряды. Хотя необходимо учитывать, что не всегда могут быть в наличии запасные разряды и в неко40 торых случаях для реализации изобретения может оказаться необходимым проектировать регистры 2 с избыточностью для обеспечения дополнительного разряда; Возможно также реали45 эовать изобретение с помощью триггера, выполненного независимо от регистра и управляемого контролируемой последовательностью синхросигналов.

1 50

Местный процессор управляет генератором импульсов сдвига 8 так, чтобы установить его выход в состояние !! логической 1. Если нет неисправности генератора синхросигналов 14, то э от разряд пройдет через плату 1 и все остальные платы. Местный процессор выделяет промежуток времени, достаточный для прохождения контрольного разряда синхронизации через платы, затем анализирует этот разряд на выходе последней синхронизирующей ступени последней платы посредством

1сравнения в компараторе 11 принятого контрольного разряда и контрольного разряда, посланного от генератора

8 импульсов сдвига. Если разряд представляет собой логическую 1, то для местного процессора это означает, что присутствовали все фазы синхросигналов. Затем местный процессор устанавливает выход генератора импульсов сдвига в состояние 0 и проверяет,правильность прохождения нуля е через все платы. Этот процесс непрерывно повторяется. Если контрольный разряд синхронизации не прошел через

Платы, то тогда местный процессор может проверить состояние разряда на выходе каждой платы, например, посредством подключенного блока индикации 15, тем самым позволяя осущестнить локализацию неисправности на конкретной плате. Считают., что достаточно установить местонахождение неисправной платы. Данное устройство позволяет определить местонахождение конкретной фазы синхросигналов на

В данном изобретении главноевведение генератора импульсов сдвига

8 на плате 1, обеспечивающего подачу контрольного разряда синхронизации на выход 9. Генератор импульсов 55 сдвига 8 управляется управляющим сигналом с выхода 10 от местного процессора, включающего компаратор 11, ко73 4 торый (компаратор 11) имеет второй выход, связанный со входом блока индикации 15. Контрольный сигнал синхронизации с выхода 9 может подключаться ко всем регистрам 2, как показанд на схеме, и может появиться на выходе платы 12. Каждый регистр

2 содержит разряд 13, который может состоять из одного из разрядов регистра, на один из входов которого подается контрольный сигнал. При приеме сигнала от генератора синхро- сигналов 14, подсоединенного к регистру, осуществляется установка раз ряда контроля и посылка контрольного сигнала в следующий регистр. Этот процесс непрерывно осуществляется по всей группе регистров.

Работа происходит следующим образом.

119073

Тираж 699 Поддисаое

ВНИИПИ Заказ 5913/46

Филиал ППП "Патент", r.Óàroðîä, ул.Проектмаа, е конкретной плате. Необходимо отме" тить, что обычный поток информации, проходящий через регистры, контролируется обычным образом, например; с помощью контроля по четности, независимо от описанного способа контроля синхронизирующих сигна.лов.

Основное достоинство изобретения по сравнению е известным заключается в том, что оно обеспечивает надежный контроль синхронизирующих импуль.

5 сов и при этом не требует столько дополнительных логических схем, сколько необходимо было для реализации известных решений этой проблемы.,

Устройство для контроля синхросигналов Устройство для контроля синхросигналов Устройство для контроля синхросигналов Устройство для контроля синхросигналов 

 

Похожие патенты:

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области бортовой контрольно-измерительной и вычислительной техники космических аппаратов (КА). Техническим результатом является возможность создания контрольно-диагностических средств обеспечения служебных и целевых систем КА на базе единого реконфигурируемого вычислительного поля (РВП) с использованием схемы встроенного контроля бортовых систем КА. Он достигается тем, что все алгоритмы контроля и диагностики, выполняющие обработку контрольно-диагностической информации и формирование тестов, реализуются полностью на базе выделенных фрагментов единого РВП. Алгоритмы контроля и диагностики бортовых систем КА, реализованные аппаратным образом на базе единого РВП, в процессе анализа и идентификации технического состояния бортовых систем КА могут глубоким образом перестраиваться, что совместно с использованием схемы встроенного контроля позволяет локализовать неисправности и отказы высокоинтегрированных бортовых подсистем КА с заданной степенью точности. 8 з.п. ф-лы, 3 ил.
Наверх