Устройство для программного регулирования

 

УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО РЕГУЛИРОВАНИЯ5 содержащее блок памяти, адресные входы которого соединены с выходами регистра адреса, первый и вторые выходы - с управляющим и информадионными входами реверсивного счетчика соответственно, а третьи выходы - с информационными входами регистра времени, счетным входом подключенного к выходу генератора импульсов и счетному входу делителя частоты, входы останова и запуска устройства соединены с соответствующими входами генератора импульсов , а выходы реверсивного счетчика являются выходами устройства, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены регистр задания, элемент И, первый.элемент ИЛИ и последовательно соединенные второй элемент ИЛИ и первый и второй элементы задержки, выход первого эле мента задержки соединен с управляющим входом блока памяти, а выход второго элемента задержки - с управляющим входом регистра задания, информационные входы которого соединены с вторыми выходами блока памяти первые выходы - с информационными входами делителя частоты, а вторые выходы - с входами управления направQ ления счета реверсивного счетчика, S счетным входом подключенного к выходу делителя частоты, первый и второй входы элемента И соединены с инверсными выходами регистра времени и выходом генератора импульсов соответственно, а выход - с первым входом первого элемента ИЛИ, выход которого соединен с входом сброса регистра адреса, а второй вход сл с входом запуска устройства и с (35 первым входом второго элемента ИЛИ, вторым входом соединенного с выходом о переполнения регистра времени и СГ5 счетным входом регистра адреса.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„ЯО„,;. » 56006

4(ЬО С 05 В 19/18

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3581545/24-24 (22) 20.04.83 (46) 15.05.85. Бюл. Н- 18 (72) В.Ф. Нестерук, В.И. Потапов и С.С. Ефимов (71) Омский политехнический институт (53) 621.503.55(088.8) (56) Авторское свидетельство СССР

Р 744464, кл. С 05 В 19/08. 1978.

Авторское свидетельство СССР

Ф 978101, кл, С 05 В 19/02, 1981. (54)(57) УСТРОЙСТВО ДЛЯ ПРОГРАММНОГО РЕГУЛИРОВАНИЯ, содержащее блок памяти, адресные входы которо-о соединены с выходами регистра адреса,, первый и вторые выходы — с управляющим и информационными входами реверсивного счетчика соответственно, а третьи выходы — с информационными входами регистра времени, счетным входом подключенного к выходу генера-. тора импульсов и счетному входу делителя частоты, входы останова и запуска устройства соединены с соответствующими входами генератора импульсов, а выходы реверсивного счетчика являются выходами устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены регистр задания, элемент И, первый. элемент

ИЛИ и последовательно соединенные второй элемент ИЛИ и первый и второй элементы задержки„ выход первого элемента задержки соединен с управляющим входом блока памяти, а выход

1 второго элемента задержки — с управляющим входом регистра задания, информационные входы которого соединены с вторыми выходами блока памяти, первые выходы — с информационными входами делителя частоты, а вторые выходы — с входами управления направления счста реверсивного счетчика, 9 ° счетным входом подключенного к выходу, целителя частоты, первый и второй входы элемента И соединены с инверсными выходами регистра времени и выходом генератора импульсов соответственно, а выход — с первым входом первого элемента ИЛИ, выход которого соединен с входом сброса ь . регистра адреса, а второй вход — (;Д с входом запуска устройства и с СЬ первым входом второго элемента ИЛИ, вторым входом соединенного с выходом переполнения регистра времени и . Ь счетным входом регистра адреса.

Изобретение относится к "-.H To; la T, ке и вычислительной технике и пре;1-. назначено для программного регу 111 рои-i 11я "ехнслсгических процес«:ia

Псль 11з Облете ния 1lсвьп11 l! ибыстрсдействия устройства.

На чертеже представлена схема предлагаемого устройства, УстpGécòao содержит блок 1 1:, -:T!l регистр 2 адреса, регистр 3 времени, делитель 4 lacloты, реверсивный с 1«ч чHK 3 ГенерятОр 6 импульсОВ ре

Гистр ? задания элемент II 8 ;l.ер вый и второй элементы ИЛИ с« и 10 и первый и второй элементы 11 и 1? задержки.

fcTðoAcTao работает следук1щим

Образом.

Б первом такте на вход запуска устройства поступает сигнал, проходящий через элемент ИЛИ 10 ня вход элемента 1 1 и через элемент ИЛИ 9 на вход сброся регис",ðà ", в резу.и— тат: чего на адресных шинах блока 1, который может быть реализован в виде чсстояннсго aa!lслинающеГG у Гройс"

Ва yc i аЬа;;,ГпЬЯЕ СЯ КОЦ lla i;; I !1O О адреса 0..„0.

Вс в-.Ором такте На входе элемента 12 и на управляющем входе блока появляется сигнал, прошедший через элемент 1 I с вь1хода элемента И1111 1 О, приводящий к псявлен м ня выходах блока 1 информации, записанной в ячейке с адресом, установленным ре Г и«"тр,В третьем такте сигнал с. выхода элемента 12 поступает на управл111сщие входы регистра 3 и регистса ?, на информационные вхс ды которых к этому времени с третьих и вторь1х выходов блока I подаются cooTBFTcTвен. :с код времепи и код,. определяю-щ1111 ч я с т О ту след 3 Б а l " Ha им пуль c о "делителя частсты (скорость изменения уставки и направление изменения уставки.

Если в третьем такте с первого выхода блока 1 памяти ня управляющий вход счетчика 5 поступае.. «диница, тс с вторых выходов блока 1 памяти в счетчик з принимается новое значение уставки, выдаваемое ня вь-. хОд устрс!!«Taa„ iipH зтОМ в тех рч рядах р гистра ? з адан ия „которь1е управляют направлением счета, должны быть нули, .-:япрещающие изменение уставки в счет-сине 5 при пос".упле1ии «игналов с выходя делителя 4 ня счетный вход счетчика 5.

В четвертом такте « выходя Генератора 6 импуль«ов ня «четные входы д..— .-1ителя л и регистра 3 и один из вх;— .1ов элемента 8 И поступает импульс., кстсрь1и уменьшает на единицу код в

piистре 3. Длительность импульсов

Генератора б выбирается меньше инт =рвала времени между поступлением сиг 1ала на счетный вход и появлением ьснсй информации на инверсных выходах регистра 3. В этом же такте ,!:a c leòaûé вход реверсивного счетчи ка 5 с выхода делителя 4 частоты вы-Iae" ся жзпульсньп сигнал, частота

КО СРОГО ЯДЯЕТСЯ КОДОМ На ИнфОРМа ц»снных входах указанного делителя.

Импульсный сигнал увеличивает или уменьшает значение уставки в реверсивном счетчике 5.

Четвертый такт повторяется дс Тех пор, пока на выходе переполнения регистра 3 времени не появится единица, что говорит об окончании очередного

1гнтервяля знемени. По данному сигналу., iioступающему ня счетный вход pe :êcTpà 2, его значение увеличивается нг еди11ицу, и на адресных входах блока 1 памяти устанавливается адрес сл:.Дующей ячейки памяти. Зтот же сигнал через элемент 11ЛИ 10 поступает

:.я «ход элемента 11.

"-ятем устройство переходит к второму такту.

Чикл работы завершается, когда

:осле очередного третьего такта, в кстсром в регистр 3 времени был принят нулевой код признака конца цикла„ в четвертом такте на все входы .:;.-;ементя И 8 г1оступают единицы, Это приводят к появлению на его выходе сигнала, проходящего через элемент

ИЛИ 9,la вход сброса регистра 2. Однон-оеменно на выходе переполнения реги тра 3 времени появляется сигнал, чрохсдящий через второй элемент

ИЛ!f 10 на вход элемента 11. В этом же так-.е в регистре 2 устанавливает-.улевой код, соответствующий началу никла регулирования, устройство переходит к второму такту.

Остановка устройства происходит при поступлении сигнала ня вход ос-:aaoaa генератораб прямоугсльныхимпуль- QB c.сдноименногo входа устройства.

При изменении уставки скачком быстрсдействие предлагаемого уст1156006 уставки.

Ж усх Остино5.

Составитель Ю. Апарин

Редактор И. Дыпын Техред С.Мигунова Корректор; А. Обручар

Заказ 3143/43 Тираж 863 Подписное

ВНИИПИ Государственного комитета. СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб. ° д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 ройства по сравнению с известным увеличивается во столько раз, во сколько раз время счета реверсивным счетчиком заданной уставки при мак4 симальной частоте импульсов на выходе делителя частоты больше времени записи в счетчик указанной

Устройство для программного регулирования Устройство для программного регулирования Устройство для программного регулирования 

 

Похожие патенты:

Изобретение относится к автоматизированным системам и системам автоматического управления и может быть использовано при управлении сложными объектами преимущественно с дискретным характером технологического цикла, а также для решения задач распознавания и анализа данных объектов, ситуаций, процессов или явлений произвольной природы, описываемых конечными наборами признаков (симптомов, факторов)
Наверх