Реверсивный счетчик

 

1. РЕВЕРСИВНЫЙ СЧЕТЧИК, содержащий N разрядов, каждый из которых содержит первый и второй счетные входы, RS-триггер с прямым и инверсным выходами, первьй элемент ИЛИ, отличающийся тем, что, с целью повьпнения достоверности функционирования при перекрытии импульсов по счетным входам, в каждьй раз . ряд введены второй элемент ИЛИ, первый и второй импульсные ключи с прекращением коммутации при измелении сигнала управления, их входы коммутации С являются соответственно первым и вторым счетными входами разряда , а парафазные входы управления V, V подключены соответственно к прямому и инверсному выходам RS-триггера , на входах S и R которого установлены соответственно первый и второй элеме 1ты ИЛИ, первые и вторые входу, которых подключены соответственно к первым и вторым выходам первого и второго импульсных ключей с прекращением коммутации при изменении сигнала управления, третий и четвертый выходы которых являются первым и (Л вторым импульсными выходами разряда , которые соединены соответственна с вторым и первым счетными входами последующего разряда и образуют соответственно канал вычитания и сложения . ч

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (! 9) (i I) (l)4 H 03 1(23/86 жения. (21) 3650706/24-21 (22) 11. 10. 83 (46) 15. 10. 85. Бюл. У 38 (72) В. В. Климов (7.1) Институт горного дела (53) 621.37.4.32(088.8) (56) Авторское свидетельство СССР

Р 982198, кл. Н 03 К 23/ОО, 1982, Майоров С.А., Новиков Г.И. Принцип организации цифровых машин. Л.: Машиностроение, 1974, с ° 141, рис. 4.34. (54)(57) 1. РЕВЕРСИВНЬЙ СЧЕТЧИК, содержащий Б разрядов, каждый из которых содержит первый и второй счетные входы, RS-триггер с прямым и инверсным выходами, первый элемент ИЛИ, отличающийся тем, что, с целью повышения достоверности функционирования при перекрытии импульсов по счетным входам, в каждый разряд введены второй элемент ИЛИ, первый и второй импульсные ключи с прекращением коммутации при иэмечении сигнала управления, их входы коммутации С являются соответственно первым и вторым счетными входами разряда, а парафазные входы управления

Ч, V подключены соответственно к прямому и инверсному выходам RS-триггера, на входах 8 и R которого установ.лены соответственно первый и второй элементы ИЛИ, первые и вторые входы которых подключены соответственно к первым и вторым выходам первого и второго импульсных ключей с прекращением коммутации при изменении сигнала управления, третий и четвертый выходы которых являются первым и вторым импульсными выходами разряда, которые соединены соответственно с вторым и первым счетными входами последующего разряда и образуют соответственно канал вычитания и сло1 i 85601

2. Счетчик по п.1, о т л и ч а ю— шийся . тем, что в каждый разряд, введен третий элемент ИЛИ, первый и второй входы которого соединены соответственно с третьим входом первого элемента ИЛИ, шиной установки и с третьим входом второго элемента ИЛИ, шиной сброса, а выход третьего элемента ИЛИ соединен с входами запрещения коммутации первого и второго импульсных ключей с прекращением коммутации при изменении сигнала управления.

3. Счетчик по пп.i и 2, о т л и.— ч а ю шийся тем, что в нем импульсный ключ с прекращением коммутации при изменении сигнала управления содержит пять элементов ИЛИ-НЕ, инвертор и два элемента И, причем первый и второй, второй и третий, третий и четвертый, пятый и первый, Изобретение относится к импульсной технике и может быть использовано в устройствах и системах вычислительной техники и автоматики, в измерительных устройствах, а также в микроэлектронике для создания микросхем реверсивных счетчиков импульсов.

Цель изобретения — повышение достоверности функционирования при перекрытии импульсов на первом и втором ip счетных входах и, кроме того, получение на выходе устройства при его применении в качестве делителя частоты импульсов с параметрами вход— ных импульсов. 15

На фиг. 1 изображен реверсивный счетчик импульсов; на фиг. 2 †временные диаграммы работы устройства; на фиг. 3 — импульсный ключ с прекращением коммутации при изменении сигнала управления.

Устройство содержит разряды 1.1 и 1.2, RS-триггеры 2.1 и 2.2, пер.вый и второй импульсные ключи 3.1, д

3.2 н 4.1, 4.2 с приращением коммутации при изменении сигнала управления, первый, второй и третий элементы 5.1, 5.2; 6.1, 6.2 и 7.1 пятый и четвертый элементы ИЛИ-НЕ соединены между собой по схеме триггера, третьи входы второго и третьего элементов ИЛИ вЂ  соединены и подключены,к выходу инвертора, вход которого является входом коммутации

С, выходы второго и третьего элементов ИЛИ-НЕ подключены к первым входам соответственно первого и второго элементов И, выходы которых являются соответственно первым и вторым .выходами, а вторые входы первого и

-второго элементов И подключены соответственно к выходам четвертого и первого элементов ИЛИ-НЕ, третьи входы которых являются соответственho прямым и инверсным входами парафазного входа управления устройства, выходы второго и третьего элементов

ИЛИ-НЕ являются третьим и четвертым выходами. и 7.2 ИЛИ, вход 8 установки, вход 9 сброса, прямой и инверсный выходы

10.1, i0.2 и 11. 1 и 11.2, которые ! соединены соответственно с парафазными входами управления Ч, V первого и второго импульсных ключей 3.1, 3.2 и 4.1, 4.2, первый и второй счетные входы 12.1, 12.2 и 13. 1 и

13.2, которые соединены с входами коммутации. С тех же импульсных ключей, которые имеют по 4 выхода, их первые и вторые выходы 14.1, 14.2 и 15.1, 15.2 соединены с первыми и вторыми входами первого и второго элементов ИЛИ 5.1, 5.2 и 6.1, 6.2, а третьи и четвертые выходы 16.1, 16.2 и 17.1, 17.2 импульсных ключей являются соответственно первым и вторым импульсными выходами разряда и соединены с вторым и первым счетными входами последующего разряда, шина 8 установки и шина 9 сброса соединены с первыми и вторыми входами элементов 7. 1 и 7.2 и с третьими входами элементов 5.1, 5.2 и 6.1, 6.2.

Счетчик работает следующим образом.

Подача импульса 18 на вход 12.1 счетчика приводит к переключению триго

1185 гера 2.1 н состояние "1", при этом на выходе 10. 1 триггера 2.1 формируется Фронт импульса 19. Подача второго импульса на вход 12.1 — импульса 20 приводит к переключению триггера 2 ° 1 в состояние "0" и к коммутации импульса 20 на импульсный вход

17.1 триггера 2.1 — импульс 21,- причем импульс 21 поступает на счетный вход 12.2 разряда 1.2 и переключа- !О ет его в состояние " 1". Таким образом, на вход 12.1 подано 2 импульса, и в счетчике также записано число (10)

Подача третьего импульса 22 на !5 вход 12.1 счетчика приводит снова к переключению триггера 2. 1 в состояние 1 и к формированию фронта импульса 23 на выходе триггера 2.1

Подача импульса на второй вход 13.1 — 2б импульс 24, приводит к переключению триггера 2.1 в состояние "0". Аналогично действуют импульсы 25 и 26, при этом на выходе триггера 2,1 формируется импульс 27» а триггер 2. 1 25 оказывается в состоянии "0". Импульс 28 снова переключает в состоя- ние "1" триггер 2. 1, на выходе 10. 1 триггера формируется фронт импульса 29, кроме, того, импульс 28 коммутируется на выход 16.1 триггера 2.1, 601 4 импульс 30 поступает на вход 13.2 триггера 2.2 и переключает его в состояние "0". Импульс 31 переключает триггер 2.1 в состояние "0", при этом формируется срез импульса 29. Импульсы 32 и 33 формируют на выходе 10.1 триггера 2. t импульс 34. Подаваемые на входы 12. I и 13.1 импульсы могут перекрываться (импульсы 32 и 33).

Совпадения фронтов, естественно, не допускаются.

У импульсного ключа 3. 1 не используется третий выход, а у импульсного ключа 4. 1 — четвертый выход.

Различие выходов ключей 3.1 и

4. 1, которые использованы для образования импульсных выходов 16.1 и 17.1, обуславливает их различное назначение — для канала вычитания и канала сложения.

Импульсные ключи 3. 1 и 3.2 (или

4.! и 4.2) коммутируют импульсы, подаваемые на вход коммутации С (фиг. 3) в зависимости от сигнала управления V на первый и третий выходы или на второй и четвертый выходы. Если V=O, то подаваемые на вход С импульсы коммутируются на первый и третий выходы. При Ч! импульсы коммутируются на второй и четвер .тый выходы.

1185601

Составитель Л. Симонова

Редактор Е. Конча Техред Л.Микеч Корректор С. Шекмар

Заказ 6437/58 Тираж 871 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

11303S, Иосква, Ж-35, Раушская наб., д. 4!5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Реверсивный счетчик Реверсивный счетчик Реверсивный счетчик Реверсивный счетчик 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к автоматике и вычислительной технике и может быть применено в электронных устройствах специального и общего назначения для прямого и обратного счета импульсов, учитывая при этом знак результата

Изобретение относится к автоматике , вычислительной и измерительной технике

Изобретение относится к импульсной технике и может быть использовано в различных схемах цифровой автоматики ,в частности, в схемах управления положением маркерной отметки индикаторного устройства

Изобретение относится к импульсной числительных и измерительных устройствах для алгебраического суммирования электрических импульсов, приходящих по шинам сложения и вычитания, и отображения величины и знака суммы на цифровых индикаторах
Наверх