Устройство для обнаружения ошибок

 

УСТРОЙСТВО ДЛЯ ОБНАРЭТКЕНИЯ ОШИБОК, содержащее выполнент.1й на двух инверторах R-S-триггер, выходы которого подключены к первым входам первого и второго элементов И, выходы которых подключены к входам первого элемента ИЛИ, выход которого является выходом устройства, о т л ичающееся тем, что, с целью обнаружения ошибок при приеме пятиуровневого сигнала, введены шесть элементов И, два элемента ИЛИ и делитель частоты на два, вход которого объединен с первыми входами третьего, четвертого, пятого и шестого элементов И, вторые входы которых являются соответственно первым, вторым, третьим и четвертым входами устройства , при этом первый и второй выходы третьего элемента И подключены соответственно к второму входу первого элемента И и первому входу второго элемента ИЛИ, к второму входу которого подключен выход четвертого элемента И, выход пятого элемента И подключен к первому входу третьего элемента ИЛИ, а первый и второй выходы шестого элемента И подключены соответственно к второму входу второго элемента И и к второму входу третьего элемента ИЛИ, причем первые выходы второго и третьего элементов (Л ИЛИ подключены к первым входам соответственно седьмого и восьмого элементов И, к вторым входам которых % подключены вторые выходы соответственно третьего и второго элементов ИЛИ, а к третьим входам первого, второго , седьмого и восьмого элементов 00 И подключен выход делителя частоты ел на два, вход которого является пятым О) входом устройства, а выходы седьмого 4 и восьмого элементов И подключены 4 к первому и второму входам R-S-триггера .

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (51) 4

ОПИСАНИЕ ИЗОБРЕТ

И АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3762188/24-09. (22) 28.06.84 (46) 15. 10.85. Бюл. Р 38 (72) В.Б. Гройсман (53) 621.394.14(088.8) (56) Лвторское свидетельство СССР

658758, кл. Н 04 Ь 1/ 10, 1977.

2. Распоркин Л.Ф., Шульга В.Г., Богомолова В.д. Об одной схеме регистрации сбоев регенератора. — Сб. трудов ЦНИИС "Иногоканальные системы связи", M., 1978. (54) (57) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ

ОШИБОК, содержащее выполненный на двух инверторах R-S-триггер, выходы которого подключены к первым входам первого и второго элементов И, выходы которых подключены к входам первого элемента ИЛИ, выход которого является выходом устройства, о т л ич а ю щ е е с я тем, что, с целью обнаружения ошибок при приеме пятиуровневого сигнала, введены шесть элементов И, два элемента ИЛИ и делитель частоты на два, вход которого объединен с первыми входами третьего, четвертого, пятого и шестого элементов И, вторые входы которых являют„„Я0„„1185644 ся соответственно первым, вторым, третьим и четвертым входами устройства, при этом первый и второй выходы третьего элемента И подключены соответственно к второму входу первого элемента И и первому входу второго элемента ИЛИ, к второму входу которого подключен выход четвертого элемента И, выход пятого элемента И подключен к первому входу третьего элемента ИЛИ, а первый и второй выходы шестого элемента И подключены соответственно к второму входу второго элемента И и к второму входу третьего элемента ИЛИ, причем первые выходы второго и третьего элементов

ИЛИ подключены к первым входам соответственно седьмого и восьмого элементов И, к вторым входам которых подключены вторые выходы соответственно третьего и второго элементов

ИЛИ, а к третьим входам первого, второго, седьмого и восьмого элементов

И подключен выход делителя частоты на два, вход которого является пятым входом устройства, а выходы седьмого и восьмого элементов И подключены к первому и второму входам R-S-триггера.

1185644

Изобретение относится к электросвязи и может быть использовано в цифровых системах передачи (ЦСП) с применением пятиуровневого.кодирования. S

Цель изобретения — обеспечение возможности обнаружения ошибок при приеме пятиуровневого сигнала.

На фиг. 1 представлена структурная электрическая схема устройства для обнаружения ошибок; на фиг, 2 — временные диаграммы, поясняющие работу устройства.

Устройство для обнаружения ошибок содержит R-S-триггер 1, первый и вто- 15 рой элементы И 2 и 3, первый элемент

ИЛИ 4, третий, четвертый, пятый, шестой элементы.И 5 — 8, делитель 9 частоты на два, второй и третий элементы

ИЛИ 10 и 11,седьмой ивосьмой элементы И 12 и 13, RS-триггер 1 содержит инверторы 14 и 15.

Устройство для обнаружения ошибок работает следующим образом.

На входы устройства поступают им- 25 пульсы длительностью в один тактовый интервал Т, формируемые пороговыми устройствами, соответствующими символам + 2, + 1, — 1 и — 2 пятиуровневого сигнала, в стандартных уровнях 30 логики. Поскольку одним из преимуществ предлагаемого устройства является высокое быстродействие, мы будем рассматривать пример erî реализации па наиболее быстродействующей эмиттер- З5 носвязанной логике (ЭСЛ). Иапомним, что в ЭСЛ на элемент И необходимо подавать сигналы в низких уровнях логики, а на элемент ИЛИ в высоких, что отражено на временных диаграммах 40 (фиг. 2). Рассмотрим процесс обнаружения ошибок в пятиуровневом сигнале, в котором полярность каждого символа двойного уровня противоположна полярности ближайшего символа единичного или двойного уровня, опережающего данный символ двойного уровня на четное число тактовых интервалов на примере кодовой комбинации — 1, О, +2, +2, -2, +1 -2, в которой последний сим- gp вол является ошибочным (фиг. 2а). Импульс, соответствующий символу -1 (в дальнейшем будем называть его "импульс — 1 ), поступает на второй вход пятого элемента И 7, на первый вход которого подается тактовая частота Г, при этом на выходе пятого элемента

И 7 формируется импульс длительностью

Т/2 (фиг, 2в). Аналогичная операция производится с импульсами +2, +1, -2 на соответствующих элементах И 5, 6 и 8, что обеспечивает высокую точность работы и быстродействие устройства. Импульс — 1 с выхода пятого элемента И 7 поступает на первый вход третьего элемента ИЛИ 11, с первого выхода которого подается на первый вход восьмого элемента И l3,, на третий вход которого подается йолутактовая частота F/2 с выхода делителя 9 частоты на два (фиг. 2е), Импульс — 1 и сигнал полутактовой частоты проходит на первый и третий входы восьмого элемента И 13 в низких уровнях ЭСЛ, что позволяет импульсу — 1 пройти через восьмой элемент И 13 на второй вход R-Sтриггера 1 (фиг. 2з), который низким уровнем на своем втором выходе (фиг, 2к), подаваемым на первый вход второго элемента И 3, открывает его, а высоким уровнем на первом выходе (фиг. 2и), подаваемым на пер— вый вход первого элемента И 2, закрывает его. Одновременно с второго выхода третьего элемента ИЛИ 11 импульс --1 в высоком уровне ЭСЛ подается на второй вход седьмого элемента И 12, надежно закрывая его и обеспечивая подавление помех. Следующий через 2Т импульс +2 (фиг.2а, г) с первого выхода третьего элемента И 5 подается на второй вход первого элемента И 2, закрытого по первому входу (фиг. 2г, и), и не проходит на выход устроиства. Одновременно с второго выхода третьего элемента И 5 импульс +2 через второй вход элемента ИЛИ 10 поступает на первый вход седьмого элемента И 12, на третий вход которого подается сигнал полутактовой частоты в низком уровне ЭСЛ, что обеспечивает прохождение импульса +2 через седьмой элемент

И 12 на первый вход,R-S-триггера 1 (фиг. 2ж), который меняет свое состояние и низким уровнем на своем первом выходе (фиг. 2и) по первому входу первого элемента И 2 открывает его, а высоким уровнем на втором выходе закрывает по первому входу второй элемент И 3. Одновременно с второго выхода второго элемента

ИЛИ 10 импульс +2 в высоком уровне

ЭСЛ поступает на второй вход восьмого элемента И 13, закрывая его и

3 1185 обеспечивая подавление помех. Заметим, что для правильной работы устройства изменение состояния R-Sтриггера 1 должно происходить после окончания импульса +2 на втором вхо5 де первого элемента И 2 (фиг. 2г, и), что обеспечивается задержками второго элемента ИЛИ 10, седьмого элемента И 12 и самого R-S-триггера 1.

Следующий через Т импульс +2 (фиг. 2а, г), поступающий с первого выхода третьего элемента И 5 на вто° s-рой вход элемента И 2, а с второго выхода третьего элемента И 5 через второй элемент ИЛИ 10 на первый вход седьмого элемента И 12, не проходит на выход указанных элементов

И, так как они закрыты по третьим ,.входам высоким уровнем сигнала полутактовой частоты (фиг. 2г, е). Сле- 2О дующий через Т импульс -2 (фиг. 2а,д) с первого выхода шестого элемента И 8 подается на второй вход второго элемента И 3, закрытого по первому входу (фиг. 2д, и) высоким уровнем ЭСЛ 25 с второго выхода R-S-триггера 1 и не проходит на выход устройства. Одновременно с второго выхода шестого элемента И 8 импульс -2 через третий элемент ИЛИ 11 подается на первый вход восьмого элемента И 13, на третий вход которого подается сигнал полутактовой частоты в низком уровне

ЭСЛ, что обеспечивает прохождение импульса -2 через восьмой элемент

И 13 на второй вход R-S-триггера (фиг. 2з), который меняет свое состо+2 г

644 яние и низким уровнем на своем втором выходе (фиг, 2к) открывает второй элемент И 3 по первому входу, закрывая при этом высоким уровнем первый элемент И 2 по его первому входу. Необходимая задержка изменения состояния R-S-триггера 1 до окончания импульса -2 на втором входе второго элемента И 3 обеспечивается задержками третьего элемента ИЛИ 11, восьмого элемента И 13 и самого

R-S-триггера (фиг. 2д,к). Следующий через Т импульс +1, поступающий с выхода четвертого элемента И 6 через второй элемент ИЛИ 10 на первый вход едьмого элемента И 12, закрытого по третьему входу высоким уровнем сигнала полутактовой частоты, не прохо дит на его выход (фиг. 2б, е). Следующий через Т импу ьс -2 с первого выхода шестого элемента И 8 подается на второй вход второго элемента

И 3, открытого по первому входу низким уровнем с второго выхода Е-Sтриггера 1, а по третьему входу - низким уровнем сигнала полутактовой частоты, проходит на его выход и через первый элемент ИЛИ 4 поступает на счетчик ошибок (фиг. 2д, е, к, л).

Одновременно импульс -2 с второго выхода шестого элемента И 8 через третий элемент ИЛИ 11 и восьмой элемент И 13, открытый по третьему входу низким уровнем сигнала полутактовой частоты, поступает на второй вход

R S-триггера 1 и подтверждает его состояние.! 185644

Составитель.Г. Лерантович

Техред Ж. Кастелевич

Корректор Г. Решетник

Редактор Т. Митейко

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Заказ 6440/60 Тираж 658 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для обнаружения ошибок Устройство для обнаружения ошибок Устройство для обнаружения ошибок Устройство для обнаружения ошибок 

 

Похожие патенты:

Изобретение относится к способу для выполнения проверки целостности в электронных системах обмена и, более точно, к способу для выполнения проверки на непрерывность разговорного тракта в электронной системе обмена, использующей систему общеканальной сигнализации (ОКС), определенную в Рекомендации N 7, Международного консультативного комитета по телефонии и телеграфии (МККТТ), в которой канал цифровых сигналов отделяется от разговорного канала; поэтому в некоторых случаях возникает необходимость выполнения проверки на непрерывность разговорного тракта

Изобретение относится к связи, в частности к телефонии, и предназначено для увеличения числа абонентов телефонной сети

Изобретение относится к системам коллективного пользования и может быть использовано для идентификации абонента, подключенного к линии коллективного пользования

Изобретение относится к радиотехническим средствам связи, а конкретно к устройствам для определения скорости передачи пакетов данных в системах сотовой радиосвязи, например, с кодовым разделением каналов и может найти применение как в прямом, так и в обратном каналах системы CDMA 2000

Изобретение относится к пользовательскому сегменту цифровой сети с комплексными услугами

Изобретение относится к автоматической телефонии в части, касающейся персонального (личного) вызова к телефонному аппарату конкретного абонента абонентской линии и дистанционного управления оконечными устройствами

Изобретение относится к телемеханике и вычислительной технике и может быть использовано в системах передачи и обработки дискретной информации для коррекции ошибок при многократном повторении сообщений

Изобретение относится к беспроводной связи, в частности, касается когерентной компенсации помех с одной антенной
Наверх