Устройство выдержки времени

 

УСТРОЙСТВО ВЫДЕРЖКИ ВРЕМЕНИ , содержащее первый резистор, первый вывод которого соединен с первой шиной источника питания, времязадающий конденсатор , первая обкладка которого соединена с второй шиной источника питания, резисторный делитель, включенный между шинами источника питания, транзистор, эммиттер которого соединен с выходом резистор ного делителя, коллектор является выходом устройства, второй резистор, первый вывод которого соединен с базой транзистора , отличающееся тем, что, с целью увеличения времени выдержки и повышения стабильности , в него введен дополнительный транзистор противоположной структуры, эмиттер которого соединен с вторым выводом первого резистора, коллектор соединен с второй обкладкой времязадающего конденсатора , база соединена с первым выводом второго резистора, а второй вывод второго резистора соединен с выходом резисторного делителя.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1190510 A (ц 4 Н 03 К 17/28

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

CO

СЛ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3697848/24-21 (22) 08.02.84 (46) 07.11.85. Бюл. № 41 (72) Н. И. Афонин (53) 621.373 (088.8) (56) Патент ФРГ № 1590751, кл. Н 01 Н 7/14, 1974.

Зявка Японии № 52-42452, кл. Н 01 Н 47/18, 1977. (54) (57) УСТРО11СТВО ВЫДЕРЖКИ ВРЕМЕНИ, содержащее первый резистор, первый вывод которого соединен с первой шиной источника питания, времязадающий конденсатор, первая обкладка которого соединена с второй шиной источника питания, резисторный делитель, включенный между шинами источника питания, транзистор, эммиттер которого соединен с выходом резисторного делителя, коллектор является выходом устройства, второй резистор, первый вывод которого соединен с базой транзистора, отличающееся тем, что, с целью увеличения времени выдержки и повышения стабильности, в него введен дополнительный транзистор противоположной структуры, эмиттер которого соединен с вторым выводом первого резистора, коллектор соединен с второй обкладкой времязадающего конденсатора, база соединена с первым выводом второго резистора, а второй вывод второго резистора соединен с выходом резисторного дел и тел я.

1190510

Составитель В. Пятецкий

Редактор А. Сабо Техред И. Верес Корректор М. Максимишииец

Заказ 7002/58 Тираж 871 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5 филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, работающих в жестких климатических условиях.

Цель изобретения — увеличение времени

5 выдержки и повышение стабильности за счет линейного заряда времязадающего конденсатора.

На чертеже представлена электрическая схема устройства.

Устройство содержит резистор 1, первый 10 вывод которого подключен к первой шине источника питания, второй вывод подключен к эмиттеру транзистора 2, между второй шиной источника питания и коллектором транзистора 2 включен времязадающий конденсатор 3, между первой и второй шинами источника питания влкючен резисторный делитель, плечи которого образованы резисторами 4 и 5, выход резисторного делителя через резистор 6 соединен с базой транзистора 2 и с базой транзистора 7 противоположной проводимости, эмиттер которого соединен с выходом резисторного делителя, а коллектор является выходом устройства.

Устройство выдержки времени работает следующим образом.

Заряд времязадающего конденсатора 3 25 током коллектора транзистора 2 начинается с момента подачи напряжения источника питания, что является началом отсчета выдержки времени. В процессе заряда времязадающего конденсатора 3 величина коллекторного тока транзистора 2, определяемая током эмиттера, поддерживается практически постоянной за счет отрицательной обратной связи по току, обусловленной резистором 1 в цепи эмиттера. Когда напряжение на времязадающем конденсаторе 3 достигнет потенциала на выходе резисторного делителя транзистор 2 входит в насыщение, вызывая протекание тока через резистор 6 и отпирание транзистора 7. Формирование времени выдержки заканчивается.

Устройство возвращается в исходное состояние после отключения напряжения источника питания. Разряд времязадающего конденсатора 3 происходит через прямосмещенный переход коллектор — база транзистора

2, переход эмиттера — база транзистора 7, резистор 5.

Таким образом, транзистор 2, выполняющий функцию стабилизатора зарядного тока, обеспечивает повышенную точность выдержки времени за счет линейного времязадающего конденсатора 3. Увеличение времени выдержки достигается за счет уменьшения количества цепей времязадающего конденсатора 3.

Устройство выдержки времени Устройство выдержки времени 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к технике асинхронной коммутации пакетов информации в сетях передачи данных, в каждом физическом канале которых данные передаются в одном направлении в виде коротких пакетов информации и поступают к включенным в линию связи узлам коммутации (соответственно и к приемным устройствам пользователей сети) последовательно во времени

Изобретение относится к импульсной технике и может быть использовано в качестве таймера в системах управления

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных и других устройствах различных отраслей техники

Изобретение относится к коммутационной электронной технике и может быть использовано, например, при построении систем контроля и измерения, в которых требуется индивидуальная изоляция коммутируемых каналов друг от друга

Изобретение относится к области коммутирующих устройств на тиристорах и предназначено для защиты нагрузки от токовой перегрузки, возникающей, например, при избыточной механической нагрузке электродвигателей или их заклинивании

Изобретение относится к импульсной технике и может быть использовано в устройствах систем управления

Таймер // 2004011
Наверх