Устройство цикловой синхронизации многоканальных систем связи

 

1. УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ МНОГОКАНАЛЬНЫХ СИСТЕМ СВЯЗИ, содержащее приемник, элемент задержки, задающий генератор, последовательно соединенные блок активных фильтров и блок записи и обработки информации, а также генератор сигналов опорных функций Уолша и последовательно соединенные элемент И и решающий блок, выход которого подключен к управляющему входу блока записи и обработки информации, при этом выходы генератора сигналов опорных функций Уолша подключены к управляющим входам блока активных фильтров , отличающееся тем, что, с целью уменьшения времени вхождения в синхронизм, введены аналогоцифровой преобразователь, блок принятия решения, блок управления и ключ, выход которого подсоединен к управляющему входу генератора сигналов опорных функций Уолша, соответствующий выход которого подключен к управляющим входам блока принятия решения и блока управления и через элемент задержки - к первому входу элемента И, к второму входу которого , а также к управляющему входу ключа подсоединен первый выход блока управления, при этом выход приемника подключен к сигнальному входу блока активных фильтров и входу аналого-цифрового преобразователя (АЦП), выходы которого подключены к информационным входам блока принятия решения , информационный выход которого подключен к информационному входу блока управления, второй выход которого подключен к запрещающему входу блока принятия решения, а выход задающего генератора подключен к входу ключа и стробирующим входам блока управления и блока принятия решения. 2. Устройство по П.1, отличающееся тем, что блок при (О нятия решения содержит дешифратор, два элемента ИЛИ, два f 5-триггера, два элемента ЗИ и элемент ИЛИ-НЕ, выход которого является информационным выходом блока принятия решения, входами которого являются входы дешифратора , нечетные выходы которого подключены к входам первого элемента ИЛИ, а четные выходы дешифратора со о подключены к входам второго элемента ИЛИ, при этом выходы первого С71 и второго элементов ИЛИ подключены СО к первым входам соответственно первого и второго элементов ЗИ, вторые вховходы которых объединены и являются стробирующим входом блока принятия решения, запрещакицим входом которого является запрещающий вход дешифратора, выход второго элемента ЗИ подключен к первому входу элемента ШШ-НЕ и к входу установки нуля первого R5-тpиггepa, а выход первого элемента ЗИ подключен к второму входу элемента ИЛИ-НЕ и к входу установки нуля второго RS -триггера, вход установки

СОЮЭ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (l 9) (l l) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3641227/24-09 (22) 06.09.83 (46) 07.11.85. Бюл. Р 41 (72) Н.П. Суворов, В.И. Корыстин, П.С. Смородов и О.И. Братко (53) 621.394.662(088.8) (56) Авторское свидетельство СССР

9 567210, кл. Н 04 J 3/06, 1975.

Авторское свидетельство СССР

9 932633, кл. Н 04 L 7/08, 1980. (54)(57) 1. УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ МНОГОКАНАЛЬНЫХ СИСТЕМ

СВЯЗИ, содержащее приемник, элемент задержки, задающий генератор, последовательно соединенные блок активных фильтров и блок записи и обработки информации, а также генератор сигналов опорных функций Уолша и последовательно соединенные элемент И и решающий блок, выход которого подключен к управляющему входу блока записи и обработки информации, при этом выходы генератора сигналов опорных функций Уолша подключены к управляющим входам блока активных фильтров, о т л и ч а ю щ е е с я тем, что, с целью уменьшения времени вхождения в синхронизм, введены аналогоцифровой преобразователь, блок при нятия решения, блок управления и ключ, выход которого подсоединен к управляющему входу генератора сигналов опорных функций Уолша, соответствующий выход которого подключен к управляющим входам блока принятия решения и блока управления и через элемент задержки — к первому входу элемента И, к второму входу которого, а также к управляющему входу ключа подсоединен первый выход блока (Sl)4 Н 04 L 7 08 Н 04 J 3/06 управления, при этом выход приемника подключен к сигнальному входу блока активных фильтров и входу аналого-цифрового преобразователя (АЦП), выходы которого подключены к информационным входам блока принятия решения, информационный выход которого подключен к информационному входу блока управления, второй выход которого подключен к запрещающему входу блока принятия решения, а выход задающего генератора подключен к входу ключа и стробирующим входам блока управления и блока принятия решения.

2. Устройство по н.1, о т л и ч а ю щ е е с я тем, что блок принятия решения содержит дешифратор, два элемента ИЛИ, два Р5 -триггера, два элемента ЗИ и элемент ИЛИ-НЕ, выход которого является информационным выходом блока принятия решения, входами которого являются входы дешифратора, нечетные выходы которого подключены к входам первого элемента ИЛИ, а четные выходы дешифратора подключены к входам второго элемента ИЛИ, при этом выходы первого и второго элементов ИЛИ подключены к первым входам соответственно первого и второго элементов ЗИ, вторые вховходы которых объединены и являются стробирующим входом блока принятия решения, запрещающим входом которого является запрещающий вход дешифратора, выход второго элемента ЗИ подключен к первому входу элемента ИЛИ-НЕ и к входу установки нуля первого к5-триггера, а выход первого элемента

ЗИ подключен к второму входу элемента

ИЛИ-НЕ и к входу установки нуля второго RS -триггера, вход установки ционным входом которого является вход прямого счетчика реверсивного счетчика на ", к входу обратного счета которого подключен выход элемента ИНЕ, а выходы реверсивного счетчика на N подключены к входам элемента

ИЛИ-НЕ, выход которого подключен к первому входу элемента И, к второму входу которого и первому входу элемента И-НЕ подключен инверсный выход

RS-триггера, и является вторым выходом блока управления, стробирующим входом которого является второй вход элемента И-НЕ.

1190531 единицы которого объединен с входом установки единицы Rs -триггера и является управляющим входом блока принятия решения.

3. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что блок управления содержит реверсивный счетчик

I на N,,элементы И-НЕ, ИЛИ-НЕ, элемент И и RS -триггер, к входу установки которого подключен выход элемента И, а вход установки нуля и прямой выход Ю -триггера являются соответственно управляющим входом и первым выходом блока управления, информаБлок 3 принятия решения содержит дешифратор 3-.1, первый и второй элементы ИЛИ 3-2 и 3-3, первый и второй ЗО R5-триггеры 3-4 и 3-5, первый и второй элементы ЗИ, 3-6 и 3-7, элемент

ИЛИ-HE 3-8.

Блок 4 управления содержит элемент И-НГ 4-1, реверсивный счетчик

Изобретение относится к многоканальной связи и может быть использовано в системах многоканальной связи с кодовым разделением, использующих в канальных несущих функций Уолша.

Цель изобретения — уменьшение времени вхождения в синхронизм.

На фиг. 1 представлена структурная электрическая схема устройства цикловой синхронизации многоканаль- 10 ных систем связи; на фиг. 2 — схема блока принятия решения; на фиг.3 схема блока управления; на фиг.4 схема генератора сигналов опорных функций Уолша; на фиг. 5 — схема бло- 15 ка обработки и записи информации.

Устройство цикловой синхронизации многоканальных систем связи содержит приемник 1, аналого-цифровой преобразователь (АЦП) 2, блок 3 принятия щ решения, блок 4 управления, элемент

5 задержки, элемент И 6, решающий блок 7, генератор 8 сигналов опорных функций Уолша, блок 9 активных фильтров, блок 10 записи и обработки ин- 25 формации, ключ 11, задающий генератор 12.

4-2 на й, элемент ИЛИ-HE 4-3, элемент И 4-4, RB -триггер 4-5.

Генератор 8 сигналов опорных функций Уолша, содержит триггеры 8-1-1

8-1-3, сумматоры 8-2-1 — 8-2-4 по модулю два, элементы 8-3-1 — 8-3-7 привязки верхнего уровня с инверсией по входу, счетчик 8-2-4.

Блок 10 обработки и записи инфор— мации содержит входной регистр 10-1, генератор 10-2 тактовых импульсов считывания, элемент 10-3 задержки, ключ 10-4, Rá -триггер 10-5, счетчик

10-6, регистратор 10-7 сообщения.

Устройство цикловой синхронизации многоканальных систем связи работает следующим образом.

Работу устройства рассмотрим для случая N -8.

Информация из канала связи поступает на вход приемника 1. Последовательность чередующихся многоуровневых групповых сигналов четных и нечетных с выхода приемника 1 поступает на вход АЦП 2. Пусть приемник 1 начал работу с произвольного момента времени. Первый принятый отсчет входного группового сигнала (в данном случае с амплитудой,+ 5) на выходе

АЦП 2 представится кодом 110. Этот код дешифруется дешифратором 3-1, и на его выходе 3-1 7 появляется логический сигнал "1", который поступает через второй элемент ИЛИ

3-3 на первый вход второго элемента

ЗИ 3-7. Одновременно с этим на вто1190531 з рой вход второго элемента ЗИ 3-7 поступает тактовый импульс с выхода задающего генератора 12. На третьем входе второго элемента ЗИ 3-7 присутствует "1" с выхода второго RS-триг-. гера 3-5. Таким образом, тактовый импульс проходит через второй элемент ЗИ 3-7 и элемент ИЛИ-НЕ 3-8 на вход прямого счета реверсивного. счетчика 4-2 на М . На выходах ре- 10 версивного счетчика 4-2 íà N появится код 001, который даст отклик в .виде логического "0" на выходе эле-. мента ИЛИ-НЕ 4-3. На выходе элемента ИЛИ-НЕ 4-3 будет "0" для любого 15 кода и "1" для кода 000.

Одновременно с записью:первого тактового импульса в реверсивный счетчик 4-2 на Й этим же тактовым импульсом первый R5-триггер 3-4 пере- 2о брасывается в нулевое состояние, и тем самым закрывает первый элемент

ЗИ 3-6. Такая блокировка противоположного канала необходима для предотвращения приема противоположного группового сигнала на данном интервале приема.

Аналогично происходит прием последующих отсчетов входного группового сигнала четного типа. Например, следующим за отсчетом + 5 будет принят отсчет с амплитудой -3, тактовый импульс, приходящий на интервале отсчета -3 по той же цепи запишется в реверсивный счетчик 4-2 на М, где 35 появится число 010. После прихода третьего импульса (третий принятый отсчет четного сигнала -3) в реверсивном счетчике 4-2 на М записывается число 011,а после четвертого им- 40 пульса (четвертый принятый отсчет четного сигнала -3) — число 100 °

Далее на входы дешифратора 3-1 поступают отсчеты нечетных сигналов, например +3, -1, -1, +3, которые дают 4> отклики на следующих выходах дешифратора 3-1:3-1-6, 3-1-4, 3-1-4, 3-1-6. Логические "1" с указанных выходов через первый элемент ИЛИ 3-2 поступают на вход первого элемента

ЗИ 3-6. Однако первый элемент ЗИ

3-6 оказывается закрытым "0" с выхода первого R5 -триггера 3-4, и, следовательно, тактовые импульсы со стробирующего входа блока 3 принятия решения не проходят на вход прямого счета реверсивного счетчика 4-2 на М

По окончании цикла интегрирования из генератора 8 сигналов опорных функций Уолша на управляющий вход блока 4 управления и блока 3 принятия решения поступает импульс конца цикла (ИКЦ). В блоке 4 управления ИКЦ перебрасывает 1Б -триггер 4-5 в нулевое состояние. На его инверсном выходе появляется сигнал логической "1", под действием которого блокируется дешифратор 3-1. На прямом выходе

R5-триггера 4-5 появляется сигнал "0" под действием которого закрывается ключ 11 для прохождения тактовых импульсов в генератор 8 сигналов опорных функций Уолша. Генератор 8 сигналов опорных функций Уолша останавливается, т.е. прекращается формирование опорных функций Уолша. Характерно, что остановка генератора 8 сигналов опорных функций Уолша происходит всегда в начальный момент формирования опорных функций Уолша,. так как ИКЦ формируется на последнем,такте функций. Следовательно, исключается необходимость дополнительного обнуления генератора 8 сигналов опорных функций Уолша.. Кроме того, сигнал логической "1" поступает с инверсного выхода 85 -триггера 4-5 на первый вход элемента И-НЕ 4-1, который открывается для прохождения тактовых импульсов на вход обратного счета реверсивного счетчика 4-2. Таким образом, прием информации прекращается (ключ 11 и дешифратор 3-1 закрыты) и начинается коррекция фазы приходящего группового сигнала относительно опорно функций Уолша путем задержки опорных функций на количество тактов, записанных в реверсивном счетчике 4-2 на М . После прохождения на вход обратного счета реверсивного счетчика 4-2 на Й четырех тактовых импульсов (по количеству записанных) в нем записывается число 000. На выходе элемента ИЛИ-НЕ 4-3 появляется

11 11

1, которая проходит через открытый элемент И 4-4 (на втором входе присутствует сигнал 1 с инверсного выхода R5 -триггера 4-5) на вход установки в "1" йб -триггера 4-5, под ее воздействием RS -триггер 4-5 перебросится в исходное единичное состояние. На инверсном выходе R$-триггера 4-5 появляется "0", дешифратор

3-1 открывается, элемент И-НЕ 4-1 закрывается, а ключ 11 открывается

1190531

" 1" с прямого выхода триггера, и начинается новый цикл приема входного группового сигнала. Однако, имевшая место ошибка синхронизации величиной 4 такта была устранена во время обратного счета реверсивного счетчика 4-2 на Й в блоке 4 управления.

На следующем цикле приема входного группового сигнала в момент прихода ИКЦ в реверсивном счетчика 4-2 на N записывается число 000, что свидетельствует о наличии цикловой синхронизации. В этом случае ИКЦ проходит через элемент 5 задержки и открытый элемент И 6 на вход решающего блока 7, который формирует разрешающий сигнал. Этот сигнал поступает в блок 10 записи и обработки ? информации. Кроме того, на интервале приема в блоке 9 активных фильтров вычисляются коэффициенты корреляции между входным групповым сигналом и опорными функциями Уолша, которые поступают на входы входного регистра 10-1 в блоке 10 записи и обработки информации. В блоке 10 записи и обработки информации разрешающий сигнал подается на вход па- ЗО раллельной записи входного регистра 10-1, под воздействием которого происходит запись в регистр принятого информационного блока с выходов блока 9 активных фильтров. Одновременно с этим управляющий импульс поступает через элемент 10-3 задержки на вход установки "1" 88-триггера 10-5, который устанавливается в единичное состояние. Ключ 10-4, открывается "1" с прямого выхода

RB-триггера 10-5. Тактовые импульсы с выхода генератора 10-2 тактовых импульсов считывания через открытый ключ 10-4 поступают на вход считывания 9 входного регистра 10-1 и на вход счетчика 10-6. Под действием импульсов считывания информационный блок, записанный во входной регистр 10-1 в последовательном коде поступает регистратору 10-7 сообщения. Счетчик 10-6 по модулю (М-1) формирует импульс по приходу (М-1) импульсов íà его вход, Под действием импульса с выхода счетчика 10-6, который подается на вход установки "0" кй -триггера 10-5, последний устанавливается в исходное нулевое состояние.

1 t90531

1190531

4Ьз,4

В11Р11ПИ Заказ 7004/59 . Тираж 658 Подписное

1и: иал ППП "Патент", г.ужгород, ул.Проектная, 4

Устройство цикловой синхронизации многоканальных систем связи Устройство цикловой синхронизации многоканальных систем связи Устройство цикловой синхронизации многоканальных систем связи Устройство цикловой синхронизации многоканальных систем связи Устройство цикловой синхронизации многоканальных систем связи Устройство цикловой синхронизации многоканальных систем связи 

 

Похожие патенты:

Изобретение относится к системам связи и может быть использовано при передаче сообщений через канал с изменяемыми временными характеристиками
Наверх