Устройство автоматической стабилизации амплитуды видеосигнала

 

C0I03 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

А1

„„SU„„12757

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

r -,г

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA,(21) 3932323/24-09 (22) 17.07.85 (46) 07. 12.86. Бюл. М 45 (72) В.А.Стаценко Г.В.Телешов, А.В.Балягин и А.П.Афанасьев (53) 621.397.6 (088.8) (56) Авторское свидетельство СССР

У 853821, кл. H 04 N 5/228, 1978 °

Техника средств связи, сер. "Техника телевидения", вып. 5/25, 1980, с. 35-41.

Авторское свидетельство СССР

У 756665, кл. Н 04 N 5/20, 1978.

:(54) УСТРОЙСТВО АВТОМАТИЧЕСКОЙ СТАБИЛИЗАЦИИ АМПЛИТУДЫ ВИДЕОСИГНАЛА (57) Изобретение может использоваться в автоматике и телевизионной тех(50 4 " 04 И 5/235 -5/16 5/20 нике. Цель изобретения — повышение точности стабилизации амплитуды видеосигнала. Устройство содержит r-р 1 .тактовых импульсов, три согласуницих усилителя 2, 3 и 4, датчик 5 видеосигнала на приборе с зарядовой.связью, видеоусилитель 6, три компаратора 7, 16 и 17 напряжений, делитель 8 частоты, блок 9 отсчета длины строки и кадра, формирователь 10 импульса конца строки и кадра, компаратор 11. кодов, три реверсивнйх-:счетчика 12, 24 и 25, RS-триггер 13, регулируемый усилитель 14, диф. Усилитель 15, два элемента И 18 и 20, три элемента ИЛИ

19, 27 и 29, три блока сравнения (БС)

21, 22 и 23, логический блок (ЛБ) 2о, l275788 элемент ИЛИ-HE 28 и два ЦАП 30 и 31.

При данной совокупности элементов устройства наличие в видеосигнале геометрических шумов датчика 5, а также наличие шумов и импульсных флуктуаций видеосигнала не приводят к настройке устройства по уровню выбросов. Это повышает точность работы устройства при изменении фоновой подсветки и пространственной частоты передаваемого изображения. В пп.2 и 3 формулы даны примеры выполнения БС

21," 22 и 23 и ЛБ 26. 2 з.п.ф-лы,5 ил.

I б

Изобретение относится к передаче и анализу иэображений с помощью датчиков видеосигнала на приборах с зарядовой связью (ПЗС) и может быть использовано, в частности, в телевизионной технике и в автоматике.

Целью изобретения является повышение точности стабилизации амплитуды видеосигнала.

На фиг.1 представлена структурная электрическая схема устройства; на фиг.2 — структурная электрическая схема блока сравнения; на Айг ° 3— структурная электрическая схема ло.гического блока; на фиг.4 и 5 — диаграммы напряжений в различных"точках устройства.

Устройство автоматической стабилизации амплитуды видеосигнала содер жит генератор 1 тактовых импульсов, . согласующий усилитель 2 выходного регистра, согласующий усилитеЛь 3 секции памяти, согласующий усилитель 4 секции накопления, датчик 5 видеосигнала на приборе с зарядовой свя25 зью (ПЗС), видеоусилитель 6 первый компаратор 7 напряжений, делитель 8 частоты, блок 9 отсчета длины строки и кадра, формирователь 10 импульса конца строки и кадра, компаратор 11 кодов, первый реверсивный счетчик 12, RS-триггер 13, регулируемьф усилитель 14, дифференциальный усилитель

15, второй и третий компараторы 16 и 17 напряжений, второй элемент И 18, 39 первый элемент ИЛИ 19, первый элемент:

И 20, второй, третий и первый блоки

21-23 сравнения, второй и третий реверсивные счетчики 24 и 25, логический блок 26, второй элемент ИЛИ:27, 40 элемент ИЛИ-НЕ 28, третий элемент

ИЛИ 29, первый и второй цифроаналоговые преобразователи (ЦАП) 30 и 31.

Блок сравнения содержит счетчик 32 импульсов, компараторы 33 и 34 кодов, RS-триггеры 35 и 36 и элемент И 37.

Логический блок содержит элементы

ИЛИ 38 и 39, элементы И-HE 40 и 41 и элементы HE 42 и 43.

Устройство работает следующим образом.

Генератор 1 вырабатывает сигналы управления для согласующих усилителей 2, ) и 4, импульсы управления блоком 9 и делителем 8 частоты, кадровые гасящие импульсы (фиг.4а, 5a), поступающие на второй вход формирователя 10 импульса конца строки и кадра, второй вход второго элемента

ИЛИ 27 и третий вход логического блока 26.

Блок 9 формирует параллельный код, поступающий на первые входы компаратора 11 кодов, а также гасящую смесь приемника (фиг.46), поступающую на первый вход формирователя 10.

Формирователь 10 формирует импульсы конца строки и кадра (фиг.46), поступающие на вторые входы блоков

21-23 сравнения, импульсы конца кадра (фиг.4 ), поступающие на К-вход

RS-триггера 13 и на четвертые входы блоков 21-23 сравнения, Согласующий усилитель 2 формирует импульсы управления выходным регистром (фиг.4д), которые поступают с второго выхода согласующего усилителя 2 на вторые входы..элементов И 18 и 20 ° второй вход элемента ИЛИ 19, причем каждый импульс соответствует элементу изображения ПЗС-матрицы.

Параллельный двоичный код поступает с выхода реверсивного счетчика

12 на второй вход компаратора 11 кодов, на первый вход которого поступает параллельный двоичный код с вы-.

3 1275 хода блока 9. При совпадении кодов с выхода блока 9 и реверсивного счетчика 12 импульс совпадения с выхода

:компаратора 11 кодов устанавливает

RS-триггер 13 в состояние логической единицы. Импульсы конца кадра (фиг.41) устанавливают RS-триггер 13 в состояние логического ноля.

Время накопления зарядов датчиком

5 видеосигнала на ПЗС определяется 10 кодом на выходе реверсивного счетчика 12. При увеличении кода на выходе реверсивного счетчика 12 время накопления заряда уменьшается, а при уменьшении кода увеличивается до ве- 15 личины Т = Т (фиг. 4р), определяемой как максимальное время накопления заряда.

Видеосигнал с выхода датчика 5 через видеоусилитель 6 поступает на 2О первый вход компаратора 7 напряжений, на второй вход которого подается опорный сигнал UÄ (фиг.4е) . При превышении уровнем видеосигнала опорного сигнала П„ на выходе компаратора 7 25

ПОР 1 вырабатывается сигнал уровня логической единицы (фиг.4з4, поступающий на первый вход элемента И 20, на второй вход которого поступают импульсы с согласующего усилителя 2 выходно- ЗО

ro регистра. С выхода элемента И 20 на третий вход третьего блока 23 сравнения поступают импульсы, количество которых равно количеству элементов

ПЗС, видеосигнал с которых превышает заданный пороговый уровень (фиг. 4 ) .

На первый вход блока 23 сравнения подается код числа, равного количеству дефектных элементов изображения, видеосигнал с которых превьппает опорный сигнал U„, (фиг.4е) а на второй вход блока 23 сравнения подается код числа, равного допустимому числу элементов иэображения, видеосигнал с которых может превысить уровень опорного сигнала U«

ПОР 1

Во время первого цикла происходит автоматическая регулировка чувствительности изображения датчика 5 на ПЗС. Если в течение строки или кадра количество импульсов, поступающих на третий вход блока 23 сравнения, цольше чисел, установленных на первом и втором входах этого блока, то на его первом выходе в момент времени t (фиг.4и, период Т1) уста2 новится состояние логической единицы, а на втором выходе в тот же момент времени (фиг.4, период Т1) установится состояние логического ноля, на выходе элемента ИЛИ 27 в момент времени t установится состояние ло3

Видеосигнал с выхода видеоусилителя 6 через регулируемый усилитель

14 и дифференциальный усилитель 15 поступает на первые входы компараторов 16 и 17 напряжений, йа вторые входы которых подаются опорные сигналы П„и U „,, соответственно (фиг.5о). При превьппении уровнем ви- 55 деосигнала уровней опорных сигналов

U и У„ р на выходах соответствующих компараторов.17 и 16 напряже788 4 ний вырабатываются сигналь| уровня логической единицы. Сигнал с выхода компаратора 17 поступает на первый вход элемента ИЛИ 19, а сигнал с выхода компаратора 16 поступает на пер. вый вход элемента И 18. На вторые входы элементов И 18, ИЛИ 19, поступают импульсы с второго выхода согласующего усилителя 2 (фиг.4д). С выхода элемента И 18 на третий вход блока 21 сравнения поступают импульсы, количество которых равно числу элементов ПЗС, видеосигнал с которых превышает заданный опорный уровень

П„„ь .†.(фиг.5о), а с выхода элемента

ИЛИ 19 на третий вход блока 22 сравнения поступают импульсы, количество которых равно. числу элементов ПЗС, видеосигнал с которых меньше заданного порогового уровня Б„„р д (фиг.5 о) .

На первый вход блока 21 сравнения подается код числа, равного количеству элементов иэображения, видеосигнал с которых превышает уровень опорного сигнала U„, а на второй вход блока 21 сравнения код числа, равного допустимому количеству элементов иэображения, выдеосигнал с которых превышает уровень опорного сигнала

ПОР 3

На первый вход блока 22 сравнения подается код числа, равного количеству элементов изображения, видеосигнал с которых ниже уровня опорного сигнала U„ р, а на второй вход блока сравнения подается код числа, равного допустимому количеству элементов изображения, видеосигнал с которых ниже опорного сигнала U„, Работу устройства автоматической стабилизации амплитуды видеосигнала можно разделить на три цикла.

1275788 гического ноля (фиг.4н, период Т1).

В течение времени, когда уровень кадрового гасящего импульса (фиг.4a) равен нолю, реверсивный счетчик 12 будет работать на сложение и ега код увеличится на число импульсов, поступающих с делителя 8 частоты, время накопления заряда и амплитуда видеосигнала уменьшится (Т5(Т4, фиг.4, 1р периоды Т1, Т2 фиг.4е) °

Если .в течение строки или кадра количество импульсов, поступающих на третий вход блока 23 сравнения меньше чисел, установленных на первом и втором входах этого блока, то на его первом (фиг.4и, период Т2) и втором выходах (фиг.4п, период T2) установится состояние логического ноля, на выходе элемента ИЛИ 27 в мо- 20 мент времени t установится состояние логического ноля (фиг.4н, период Т2). В течение времени, когда уровень кадрового гасящего импульса равен нулю (фиг.4п), реверсивный счетчик 12 будет работать на вычитание и его код уменьшится на,число импульсов, поступающих с делителя 8 час ToTbI Время накопления заряда и амплитуда видеосигнала увеличиваются (Т6>Т5 фиг.4р, периоды ТЗ; Т2;фиг.4е)

Время накопления заряда ограничено периодом Т„,(фиг.4а).

При достижении максимального времени накопления Т на выходе элемент. ИЛИ 29 (фиг.1) установится состояние логического ноля, на выходе элементов ИЛИ-НЕ 28, ИЛИ 27 — состояние логической единицы, запрещаю- . щее счет реверсивного счетчика 12 °

Время накопления датчика 5 видеосигнала на ПЗС останется равным Х=Т„ „

Если в течение строки илй кадра количество импульсов, поступающих на . третий вход блока 23 сравнения больше числа, установленного на первом входе блока 23 сравнения, но меньше числа, установленного на его втором входе, то на втором выходе блока 23 сравнения в момент времени. С в установится состояние логической единицы (фиг.4„, период ТЗ), на выходе элемента ИПИ 27 установится состояние логической единицы (фиг.4я, период ТЗ). Реверсивный счетчик 12 не изменит своего кода, время накопления не изменится (фиг.4p) Т6Т7 и дальнейшая работа устройства автоматической стабилизации амплитуды видеосигнала будет зависеть от состояний на выходах блока 22 сравнения (фиг.1), осуществляющего вместе с логическим блоком 26, реверсивным счетчиком 25, ПфП 31, дифференциальным усилителем 15, компаратором 17 напряжений и элементом ИЛИ 19 привязку видеосигнала к уровню, установленному на втором входе компаратора

17 напряжений.

Устройство автоматической стабилизации амплитуды видеосигнала приступит к второму циклу работы, во время которого производится автоматическая фиксация уровня видеосигнала.

Если количество импульсов, поступивших на первый вход блока 22 сравнения в течение строки или кадра, больше чисел, записанных на первом и втором входах блока 22 сравнения, тогда в момент времени t (фиг.56) на первом выходе блока 22 сравнения установится состояние логической единицы, а на втором выходе блока 22 сравненйя (фиг.5z) втором выходе логического блока 26 (фиг.5д) в тот же момент времени установится состояние логического ноля, реверсивный счетчик 25 начнет работать на сложение, увеличивая двоичный код на своем выходе и потенциал на выходе

ЦАП 31, Постоянная составляющая видеосигнала на выходе дифференциального усилителя 15 возрастет (фиг.58, период Т2).

Если количество импульсов, поступивших на первый вход блока 22 сравнения в течение строки или кадра, меньше чисел, записанных на первом и втором входах блока 22 сравнения, то в момент времени С на первом (фиг.56) и втором (фиг.5z) выходах блока 22 сравнения и на втором выходе логического блока 26 (фиг.5д) установятся состояния логического ноля. Реверсивный счетчик 25 будет работать на вычитание, уменьшая двоичный код на своем выходе и потенциал на выходе ЦАП 31.

Постоянная составляющая на выходе дифференциального усилителя 15 умень" шится (фиг.53, период ТЗ).

Если количество импульсов, сосчитанных в течение строки, кадра счетчиком 32 импульсов блока 22 сравнения больше числа, установленного на пер-, 1275 88 вом входе, но меньше числа, установленного на втором входе блока 22 сравнения, то в момент времени t на первом и втором выходах блока 22 сравнения установится состояние логической единицы (фиг.58, ), состояние логической единицы установится и на втором выходе логического блока

26 в тот же момент времени (фиг.5д), 1п реверсивный счетчик 25 не изменит своего кода и дальнейшая работа устройства стабилизации амплитуды видеосигнала будет зависеть от состояний на выходах блока 21 сравнения, осуществляющего вместе с компаратором 16 напряжения, элементом И 18, логическим блоком 26, реверсивным счетчиком 24, цифроаналоговым преобразователем 30, регулируемым усилителем 14 автомати- 2б ческую регулировку усиления.

Устройство автоматической стабилизации амплитуды видеосигнала приступит к третьему циклу работы, во время которого производится автома- 25 тическая регулировка размаха информационного сигнала.

Если число импульсов, поступающих в течение строки или кадра на третий вход блока 21 сравнения, меньше чисел, записанных на первом и втором входах блока 21 сравнения, то на первом и втором выходах блока 21 сравнения установится состояние логического ноля, на первом выходе логического блока 26 в момент времени (фиг.5е) установится состояние логического ноля. Реверсивный счетчик 24 во время кадрового гасящего импульса будет работать на вычитание, уменьшая двоичный код на своем выходе °

Потенциал на выходе ЦАП 30 будет уменьшаться. С выхода ЦАП сигнал ndступает на вход регулируемого усили- теля 14, который начнет увеличивать .45 размах видеосигнала.

Если число импульсов, поступающих в течение строки или кадра на третий вход блока 21 сравнения, больше чисел, записанных на первом и втором входах блока 21 сравнения, то на выходе блока 21 сравнения установится состояние логической единицы, а на втором выходе — состояние логического ноля, на первом выходе логическо- 55

ro блока 26 установится состояние ноля. Реверсивный счетчик 24 во время кадрового гасящего импульса будет работать на сложение, увеличивая двоичный код на своем выходе. Потенциал на выходе ЦАП 30 будет возрастать и регулируемый усилитель 14, управляемый с выхода ЦАП 30, будет уменьшать размах видеосигнала.

Если количество импульсов, поступающих в течение строки или кадра на третий вход блока 21 сравнения, больше числа, записанного на первом входе блока 21 сравнения, но меньше числа, записанного на втором входе блока 21, то на выходах последнего и первом выходе логического блока 26 установятся состояния логической единицы, реверсивный счетчик 24 будет остановлен и регулировка усиления производиться не будет; при этом размах видеосигнала будет установлен между уровнями U и U„,ð (фиг.55, период T4).

При изменении видеосигнала на выходе датчика 5 происходит автоматическая стабилизация амплитуды видеосигнала в течение трех описанных циклов, при этом более точная стабилизация амплитуды видеосигнала обеспечивается устранением влияния геометрических шумов датчика 5 видеосигнала на ПЗС при формировании кода, поступающего на первые входы блоков

21-23 сравнения, а также устранением воздействия дестабилизирующих факторов (шумов, импульсных флуктуаций видеосигнала) при формировании кода, поступающего на вторые входы блоков

21-23 сравнения, причем во время первого цикла работы устройства осуществляется автоматическая регулировка чувствительности датчика 5 видеосигнала на ПЗС, во время второго цикла происходит отсечка фоновой составляющей видеосигнала, во время третьего цикла работы устройства регулируется размах информационного сигнала.

Блоки 21-23 сравнения (фиг.2) выполнены одинаково и работают следующим образом. Импульсы конца строки и кадра (фиг.4 ), поступающие на пятый вход блоков 21-23 сравнения, по окончании строки и кадра сбрасывают счетчик 32 импульсов блоков 21-23 сравнения. Импульсы конца кадра (фиг.4 ), поступающие на четвертый вход блоков

21-23 сравнения, устанавливают RSтриггеры 35 и 36 в нулевое состояние.

С выхода счетчика 32 импульсов блоков 21-23 сравнения двоичный парал9 12757 лельный код подается на первые входы компараторов 33 и 34 кодов.

Дальнейшую работу блоков 21-23 сравнения рассмотрим на примере работы блока 23 сравнения. 5

Если в течение строки или кадра количество импульсов„ поступающих на третий вход блока 23, больше чисел, установленных на первом и втором входах блока 23, то на выходе компара — 10 тора 33 кодов в момент времени t (фиг.4и, период Т1) и на выходе компаратора 34 кодов в момент времени (фиг.4к, период Т1) блока 23 появятся импульсы, на прямом выходе RS-15 триггера Зб в момент времени (фиг.4, период Т1).и на прямом выходе RS-триггера 35 в момент времени tz (фиг.4м, период Т1) установятся состояния логической единицы., а на2О выходе элемента И 37 в момент времени t (фиг.чп, периац Т1) установится уровень логического нуля.

Если в течение строки или кадра количество импульсов, поступающих 25 на третий вход блока 23 (на счетчик

32) больше числа, установленного на первом входе блока 23 (на втором входе компаратора 33), на меньше числа, установленного на его втором вхо-gg де, (на втором входе кампаратара 34), то на выходе компаратора 33 (фиг.2) блока 23 в момент времени t .(фиг.4Н период T3) появится импульс. à )IB выходе компаратора 34 импульса не будет (фиг.4к, период T3), На прямом выходе RS-триггера Зб в момент времени 5 (фиг.4, период ТЗ) установит. ся состояние логической единицы, а на прямом выходе RS-триггера 35 останется состояние логического ноля.

На выходе элемента И 37 в момент времени (фиг.4а, период ТЗ) установится уровень логической единицы.

Если в течение строки или кадра количество импульсов, поступающих на первый вход блока 23 сравнения, меньше чисел, установленных на первом и втором входах блока 23, та на - >О выходе компаратарав ЗЗ и 34 (фиг.2) блока 23 импульсов не появится (фиг.4н, к, период Т2). На прямых выходах RS-триггеров 34 и 35 установится уровень логического ноля (фиг.4 к, Ы м, период Т2). На выходе элемента

И 37 блока 23 установится уровень логического ноля (фиг.4п, период Т2).

88 1О

Работа блоков 21 и 22 сравнения идентична работе блока 23.

Логический блок работает следующим образом.

Кадровые гасящие импульсы, поступающие на третий вход логического блока 26, синхронизируют работу блока. При поступлении на четвертый вход логического блока 26 сигнала уровня логического ноля на выходе элементов

И-НЕ 40 и 41, первом и втором выходах логического блока 26 установится уровень логической единицы, независимо от состояний на первом и втором входах логического блока 26. При поступлении на четвертый вход логического блока 26 уровня логической единицы, а на первый вход — уровня логического ноля, на первом выходе логического блока независимо от состояния на ега втором входе установится уровень логической единицы, а на втором выходе во время кадрового гасящего импульса — уровень .логического ноля.

При поступлении па четвертый и первый входы логического блока 26 сигналов уровня логической единицы, а на второй вход — уровня логического ноля на втором выходе логического блока 26 установится уровень логической единицы, а на первом выходе ва время кадрового гасящего импульса— уровень логического ноля. При поступлении на первый,. второй и четвертый входы логического блока 26 уровней логической единицы на первом и втором выходах логического блока 26 установятся уровни логической единицы.

Таким образам, наличие в видеосигнале геометрических шумов датчика

5 видеосигнала на ПЗС, шумов и импульсных флуктуаций видеосигнала не приводит к настройке устройства по уровню выбросов к снижению точности работы устройства,;<роме того, улучшается стабилизация амплитуды видеосигнала при изменен;ли фоновой подсветки и пространственной частоты передаваемого иэображения.

Генератор 1 тактовых импульсов должен состоять из задающего генератора и формирователей кадрового га,сящего импульса и сигналов управления согласующими усилителями и может быть выполнен на микросхемах серии К561.

Согласующий усилитель 2 выходного регистра может состоять из генератора управляющих импульсов выходного

)! 1275 регистра и согласующих каскадов. Генератор управляющих импульсов выходного регистра работает в ждущем режиме и управляется генератором тактовых импульсов. Каждый импульс гене- 5 ратора управляющих импульсов выходного регистра соответствует элементу изображения датчика видеосигнала на

ПЗС, Он может быть выполнен по известной схеме кольцевого генератора )О на микросхеме К561 ЛЕ5. лителя выходного регистра датчика видеосигнала на ПЗС.

Формула изобретения

1. Устройство автоматической стабилизации амплитуды видеосигнала,содержащее генератор тактовых импульсов (ГТИ), первый, второй и третий выходы которого через согласующие усилители соединены соответственно с входами секции накопления, секции памяти и выходного регистра датчика видеосигнала на приборе с зарядовой связью (ПЗС), выход которого через видеоусилитель соединен с первым ,входом первого компаратора напряжений, второй вход которого является входом Ьпорного сигнала, а также первый и второй элементы И, последовательно соединенные первый реверсив30 ный счетчик, компаратор кодов, вторые входы которого подключены к первым выходам блока отсчета длины строки и кадра, и RS-триггер, выход которого подключен к управляющему входу согла-З5 сующего усилителя секции .накопления датчика видеосигнала на ПЗС, формирователь импульса конца строки и кадра первый выход которого соединен с R-входом Rs-триггера, а первый вход — с вторым выходом блока отсчета длины строки и кадра, вход которого объединен с входом делителя частоты и подключен к четвертому выходу ГТИ, о т л и ч а ю щ е е с я тем, что, с целью повьппения точности стабилизации, введены последовательно подключенные к выходу видеоусилителя ре-) гулируемый усилитель и дифференциальный усилитель, второй и третий компа- 0 раторы напряжения, первые входы которых объединены и подключены к выходу дифференциального усилителя, а вторые входы являются входами соответствующих опорных напряжений, три блока сравнения, первые и вторые входы которых являются входами соответствующих опорных, сигналов, вто788

)2 рой и третий реверсивные счетчики, логический блок, три элемента ИЛИ, элемент ИЛИ-НЕ, два цифроаналоговых преобразователя (ЦАП), при этом выходы первого и второго компараторов напряжения соответственно через первый и второй элементы И, а выход третьего компаратора напряжения через первый элемент ИЛИ соединены с третьими входами соответствующих блоков сравнения, четвертые входы которых объединены между собой и с R-входом

RS-триггера, а пятые входы объединены и подключены к второму выходу формирователя импульса конца строки и кадра, первый выход первого блока сравнения подключен к прямым входам элемента ИЛИ-НЕ и первого реверсивного счетчика, второй вход которого соединен с выходом делителя частоты, первые выходы второго и третьего блоков сравнения подключены к первым входам соответственно второго и третьего реверсивных счетчиков, выходы которых через первый и второй ЦАП подключены соответственно к управляющему входу регулируемого усилителя и второму входу дифференциального усилителя, второй вход первого блока сравнения соединен с первым входом второго элемента ИЛИ, вторые выходы второго и третьего блоков сравнения соединены соответственно с первым и вторым входами логического блока, третий вход которого объединен с вторыми входами второго элемента ИЛИ и формирователя импульса конца строки и кадра и подключен к пятому выходу

ГТИ, четвертый вход логического блока объединен с третьим входом первого реверсивного счетчика и подключен к выходу второго элемента ИЛИ, третий элемент ИЛИ и элемент ИЛИ-НЕ включены последовательно между выходами первого реверсивного счетчика и третьим входом второго элемента ИЛИ, вторые входы второго и третьего реверсивных счетчиков объединены между собой и с вторым входом первого реверсивного счетчика, а первый и второй выходы логического блока соединены с третьими входами соответственно второго и третьего реверсивных счетчиков, причем вторые входы первого и второго элементов И и первого элемента ИЛИ объединены и подключены к тактовому выходу согласующего уси12757

13

2. Устройство по и. 1, о т л и— ч а ю щ е е с я тем, что блок сравнения содержит счетчик импульсов, первый и второй входы которого являются третьим и пятым входами блока сравнения, первый и второй компараторы кодов, первые входы которых соеинены с выходом счетчика импульсов, вторые входы являются. первым и вторым входами блока сравнения соответ- 10 ственно, первый и второй RS-триггеры, R-входы которых объединены и являются четвертым входом блока сравнения, а выход первого RS-триггера является первым выходом блока сравнения, элемент И, выход котОрого является вторым выходом блока сравнения, при этом выходы первого и второго компараторов кодов подключены к

$-входам второго и первого RS-триггеров соответственно, инверсный выход первого RS-триггера подключен к первому входу элемента И, второй вход, 14 которого подключен к прямому выходу первого RS-триггера.

3. Устройство по п.1, о т л и ч аю щ е е с я тем, что логический блок содержит первый и второй элементы ИЛИ, первые входы которых объединены и являются третьим входом логического блока, а выходы — соответственно первым и вторым выходами логического блока, первый и второй элементы И-НЕ первые входы которых объединены и являются четвертым входом логического блока, первый и второй элементы НЕ, входы которых являются соответственно первым и вторым входами .логического блока, при этом выходы первого и второго элементов НЕ подключены к вторым входам соответственно первого и второго элементов И-НЕ, выход первого элемента И-НЕ подключен к второму входу первого элемента ИЛИ и третьему входу второго элемента И-НЕ, выход которого подключен к второму входу второго элемента КТИ.

1275788

1275788

Фиг. Х

Редактор А.Шандор

Корректор.М.Демчик

Техред Л.Сердюкова

Заказ 6582/58

Тираж б24 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Ф

Производственно-полиграфическое предприятие, г.Ужгород, ул. Проектная, 4

Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала Устройство автоматической стабилизации амплитуды видеосигнала 

 

Похожие патенты:

Изобретение относится к телевидению и является дополнительным к авт.св
Наверх