Устройство для контроля логических блоков

 

Изобретение относится к вычислительной технике и может быть использовано , в частности, в автоматизированных системах контроля радиоэлектрон юй аппаратуры, а также в устройствах автоматики и телемеханики . Цель изобретения - повышение быстродействия контроля. Сущность изобретения состоит в том, что в устройство, содержащее регистр сдвига, генератор тактовых импульсов , два элемента И, двоичный счетчик, блок индикации, триггер, дополнительно введены блок памяти, второй триггер, формирователь импульсов . Устройство позволяет наряду с контролем неисправностей логических блоков осуществить режим запоминания отказавших блоков тестируемого устройства. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (11) (50 4 G 06 F l l/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3912155/24-24 (22) 13.06.85 (46) 15,01.87. Бюл, В 2 (72) А, Н. Бучнев, Е. И, Карпунин и В. P. Горовой (53) 681. 3(088, 8) (56) Авторское. свидетельство СССР

У 723578, кл. G 06 F 11/00, 1978.

Авторское свидетельство СССР

1(- 1024922, кл, G 06 F 11/00, 1983. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ БЛОКОВ (57) Изобретение относится к вычислительной технике и может быть использовано, в частности, в автоматизированных системах контроля радиоэлектронной аппаратуры, а также в устройствах автоматики и телемеханики. Цель изобретения — повышение быстродействия контроля. Сущность изобретения состоит в том, что в устройство, содержащее регистр сдвига, генератор тактовых импульсов, два элемента И, двоичньш счетчик, блок индикации, триггер, дополнительно введены блок памяти, второй триггер, формирователь импульсов, Устройство позволяет наряду с контролем неисправностей логических блоков осуществить режим запоминания отказавших блоков тестируемого устройства, 2 ил.

1283769

Изобретение относится к вычислительной технике и может быть H e польэовано, в частности, B автоматизированных системах контроля радиоэлектронной аппаратуры, а также в устройствах автоматики и телемеханики.

Цель изобретения — повышение быстродействия контроля путем выявления каждого отказавшего блока без осуществления повторного запуска и перекоммутации.

На фиг. 1 показана структурная схема устройства для контроля логических блоков; на. фиг, 2 — временная диаграмма работы устройства, Устройство содержит регистр 1 сдвига, генератор 2 тактовых импупьсов, элементы И 3 и 4, двоичный счетчик 5, блок 6 индикации, триггер 7, блок 8 памяти, формироватепь

9 импульсов, второй триггер 10, вход

1! сброса, Позициями 12 — 15 обозначены сигналы на выходах элементов устройства.

Устройство работает следующим образом, При отсутствии команды Контроль" напряжение "0" подается на вход элемента И 3. На вход информации блока памяти 8 при этом подается "О", Отсутствие команды контроль" ставит прямой выход второго триггера 10 в "О", отключая блок индикации и определяя для блока 8 памяти режим записи. При нажатии кнопки "Сброс" по входу 11 происходит обнуление регистра 1 сдвига и установка выхода первого триггера 7 в "1", которая разрешает прохождение стробирующего сигнала через вторую схему И 4 на тактирующий вход двоичного счетчика 5. По переднему фронту поступающего сигнала, т.е, пере— ходу из низкого уровня в высокий, двоичный счетчик 5 меняет свое состояние, которое определяет адрес ячеек блока 8 памяти. Запись в блок

8 памяти осуществляется низким уровнем сигнала, поступающего с выхода генератора 2 тактовых импульсов на первый управляющий вход блока 8 памяти, Блок памяти 8 прописывается значением ноль до rex пор, пока не поступает команда "Контроль" ("1"), По этой команде формирователь импульса 9 из фронта управляющего сигнала устройства формирует импульс

45 пор, пока снова не встретится в блоке 8 памяти "1", указывающая номер второго неисправного блока и т,д, Формула

55

ЗО

15, который обнуляет двоичьплй счетчик 5, записывает входную информацию в регистр сдвига и синхрониэирует генератор 2 тактовых импульсов с поступлением команды Контроль", Это необходимо сделать, что-; бы исключить остатки импульса, поступающего с генератора 2 тактовых импульсов в момент прихода фронта сигналов "Контроль" 14 ° На нулевом входе второго триггера 10 устанавливается "1". Сигналом "О" на входе двоичного счетчика 5 и генератора 2 тактовых импульсов осуществляется сброс с учетом задержек, вносимых элементом И 4, Переход сигнала 15 из низкого в высокий осуществляется занесение информации в регистр 1 сдвига, Далее осуществляется повторная запись в ячейки блока 8 памяти той информации, которая была занесена в регистр 1 сдвига.

Когда двоичный счетчик досчитывает до конца, т.е. прописывает все ячейки памяти (количество которых равно числу контролируемых логических блоков), на его управляющем выходе "IIeреполнение" появляется сигнал "1", которая устанавливает второй триггер в единицу, переводя блок 8 памяти в режим считывания и включая блок б индикации. С инверсного выхода второго триггера 1О сигнал О поступает на установочный вход первого триггера 7. В момент, когда с блока 8 памяти считывается "1" на тактирующем входе первого триггера 7 появляется фронт, который устанавливает его выход в "О", блокируя прохождение синхросигнала на вход двоичного счетчика, Блок индикации покажет номер первого неисправного блока, При нажатии кнопки "Сброс" процедура чтения повторяется до тех и з о б р е т е. н и я

Устройство для контроля логических блоков, содержащее регистр сдвига, генератор тактовых импульсов, два элемента И, двоичный счетчик, блок индикации, триггер, причем группа информационных входов регистра сдвига является группой информационных входов устройства для подключения к группе выходов контроли1? 83769 руемага блока, выход регистра сдвига подключен к первому входу первого элемента И, выход: енератора тактовых импульсов соединен с входом разрешения сдвига регистра сдвига и первым входом второго элемента И, выход которого соединен са счетным входом двоичного счетчика, группа информационных выкодав которого соединена с группой информационных входов блока индикации, прямой выход триггера соединен с вторым входом второго элемента И, о т л и ч а ю— щ е е с я тем, что, с целью повышения быстродействия контроля, в него введены блок памяти, второй триггер, формирователь импульсов, выход которого соединен с входом сброса двоичного счетчика, входом синхронизации генератора тактовых импульсов и входом раэрemeния записи регистра сдвига, выход первого элемента И соединен с информационным входом блака помяти, выход кс тарас< соединен с. тактирующим входс M гер13Aãа триггера, информационный вход которого соединен с инверсным выходом второго триггера, прямой выход которого соединен с управляюшим входом блока индикации и входом записи-считывания блока памяти, вход синхронизации которого соединен с выходом ret0 нератора тактовых импульсов, группа адресных входов блока памяти соединена с группой выходов двоичного счетчика, выход переполнения которого соединен с единичным входом

15 второго триггера, нулевой вход которого объединен с входом формирователя.импульсав и вторым входом первого элемента И и является входом задания режима устройства, еди20 ничный вход первого триггера объединен с входом сброса регистра сдвига и подключен к входу сброса устройства, 1

I!

13 1 Запись

Запись ЗаписЬ !

19

Фиг. Я

Составитель И. Сафонова

Редактор J1. Пчолинская Техред Л.Олейник Корректор А, Обручар

Заказ 7443/48 Тираж 670 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г, Ужгороп, уп. Проектная, 4

iz

«)

Обнуление дВаичного счетчика 5

Занесение инцтрмации Ю pezucrnp 1

Синхронизацщц генератора Я

Устройство для контроля логических блоков Устройство для контроля логических блоков Устройство для контроля логических блоков Устройство для контроля логических блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах контроля радиоэлектронной аппаратуры, Цель изобретения - повышение достоверности контроля, которая достигается

Изобретение относится к области вычислительной техники, в частности к устройствам управления

Изобретение относится к конт- i рольно-измерительной технике и может быть использовано для контроля параметров сложных объектов

Изобретение относится к вычислительной технике и может быть использовано при исследовании случайных процессов, в том числе для определения с заданной доверительной вероятностью энтропии параметров контроля сложных технических систем

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства для контроля и прерывания многоканальноймажоритарно-резервированной системы

Изобретение относится к вычислительной технике я может быть использовано для проверки технического соетояния блоков и устройств

Изобретение относится к вычислительной технике, позволяет повысить точность определения минимальных ресурсов восстановления

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении микропроцессорных систем с высокой степенью достоверности функционирования

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к средствам технической диагностики и может быть использовано в системах контроля технического состояния сложных объектов, например, изделий авиационной техники

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, АСУТП, а также других систем, к которым предъявляются жесткие требования по надежности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения высокопроизводительных систем, систем управления, АСУТП и других систем, удовлетворяющих высоким требованиям к безотказной работе

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении высоконадежных матричных, конвейерных, систолических, векторных и других процессоров

Изобретение относится к области автоматики и вычислительной техники и предназначено для повышения отказоустойчивости оперативного запоминающего устройства в управляющих системах реального времени

Изобретение относится к вычислительной технике и может быть использовано для построения модулярных нейрокомпьютеров, функционирующих в симметричной системе остаточных классов

Изобретение относится к области загрузки содержимого из электронного файла данных
Наверх