Устройство для многоканальной записи аналоговых процессов

 

Изобретение относится к технике наконления информации и позволяет уменьшить потребление энергии. Подлежащий записи сигнал проходит через масштабирующий усилитель I на аналоговый сумматор 15, куда подается также результат преобразования псевдос.чучайных чисел генератора 13 псевдослучайного сигнала цифроаналоговым преобразователе.м 14. Квантование полученного су.ммарного сигнала подается на аналого-цифровой преобразовате, 1Ь 2. Результат кантования заносится в блок 3 оперативной памяти, туда же с дешифратора подается сигнал, соответствуюш,ий считыванию . Последнее приводит к перезаписи из блока 3 оперативной памяти каждого канала в блок 9 памяти. Один из счетчиков определяет канал записи, другой - длину выборки каждого кана.ча записи. После окончания перезаписи информации от оперативного запоминающего устройства в блок 9 памяти система регистрации отключается от питающей среды, что повышает надежность хранения и исключает влияние помех из сети питания. Дано описание формирователя 6 управляющих импульсов, i з.п. ф-лы, 2 ил. С ЕР (Л со о 4: О ifusi

СО!ОЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 и-и !1 В 20 02 СРГОЦ Р, 1

7,»

1й ц и

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ИЦД Р) Е,, (Р

СР

4::

CO

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3986788/24- 10 (22) 03.! 2.85 (46) 15.04.87. Бюл. № 14 (71) Всесоюзный научно-исследовательский, проектно-конструкторски и и тех нологически и институт источников тока и Специальное конструкторское бюро научного приборостроения Института механики полимеров

АН ЛатвССР (72) Н. С. Архангельская, С. П. Бородулин, A. Ж, Виксна, Ю. П. Прокофьевс, P. Л. Смильгис, H. М. Твердов и А. 3. Шавернев (53) 681.84.001.2 (088.8) (56) Патент Японии № 53 — 17486, кл. 102 Е 3, опублик. 08.06.78.

Авторское свидетельство СССР № 951146, кл. G 01 R 13/02, 22.01.81. (54) УСТРОЙСТВО ДЛЯ ИНОГОКАНАЛЬНОЙ ЗАПИСИ АНАЛОГОВЫХ ПРОЦЕССОВ (57) Изобретение относится к технике накопления информации и позволяет уменьшить потребление энергии. Подлежащий заÄÄSUÄÄ 1304070 д1 писи сигнал проходит через масштабирующий усилитель на аналоговый сумматор 15, куда подается также результат преобразования псеьдослучайных чисел генератора 13 псевдослучайного сигнала цифроаналоговым преобразователем 14. 1(вантование полученного суммарного сигнала подается на аналого-цифровой преобразователь 2. Резул ьтат кантования заносится в блок 3 оперативной памяти, туда же с,дешифратора подается сигнал, соответствующий считывани1о. Последнее приводит к перезаписи из блока 3 оперативной памяти каждого канала в блок 9 памяти. Один из счетчиков определясT канал записи, дрязгой длину выборки каждого канала записи.

После окоччания перезаписи информации от оперативного запоминающего устройства в блок 9 памяти си.;е 1а регистрации отключается от питающеи среды, что повышает надежность хранения и исключает влияние помех из сети питания. Драно описание формирователя 6 управляющих импульсов.

1 з.п, ф-лы. 2 ил.

Изобретение относится к накоплению информации, а именно к устройствам для многоканальной записи аналоговых п роцессов.

Цель изобретения — уменьшение потребления энергии.

На фиг. 1 изображено устройство для многоканальной записи аналоговых процессов; на фиг. 2 — формирователь управляющих импульсов.

Устройство содержит каналы записи, каждый из которых состоит из масштабирующего усилителя 1, аналого-цифрового преобразователя 2, блока 3 оперативной памяти, входной 4 и выходной 5 шины, формирователь 6 управляющих импульсов и входную шину 7 пуска. При этом в каждом канале записи входная шина 4 соединена с информационным входом масштабирующего усилителя 1. Выходы аналогоцифрового преобразователя 2 подключены к информационным входам блока 3 оперативной памяти.

Устройство содержит также мультиплексор 8, подсоединенный информационными входами к выходам блоков 3 оперативной памяти всех каналов записи, и блок 9 памяти. Каждый канал записи в нем снабжен блоком 10 сравнения, соединенным выходом с выходной шиной 5, первым регистром 11, подключенным выходами к управляющим входам масштабирующего усилителя 1, вторым регистром 12, генератором 13 псевдослучайного сигнала, цифроаналоговым преобразователем 14 и аналоговым сумматором 15. Формирователь 6 управляющих импульсов подсоединен входами к входной шине 7 пуска и к выходам блока 9 памяти и соединен выходами с информационными входами и входами записи первого и второго регистров 11 и 12 каждого канала записи, тактовым входом генератора 3 псевдослучайного сигнала каждого канала записи, стробирующими входами аналого-цифрового преобразователя 2 и блока 10 сравнения каждого канала записи, входами записи-воспроизведения блоков 3 оперативной памяти всех каналов записи, управляющими входами мультиплексора 8, входом записи-воспроизведения и адресными входами блока 9 памяти, подсоединенного информационными входами к выходам мультиплексора 8.

В каждом канале записи выходы генератора 13 псевдослучайного сигнала подключены к адресным входам блока 3 оперативной памяти и к входам цифроаналогового преобразователя 14, соединенного выходом с первым входом аналогового сумматора 15. При этом аналоговый сумматор 15 подсоединен вторым входом к выходу масштабирующего усилителя 1 и подключен выходом к информационному входу аналого-цифрового преобразователя 2, соединенного выходами с информационными входами

04070!

2 блока 10 сравнения, подсоединенного другими информационными входами к выходам второго регистра 12.

Формирователь 6 управляющих импульсов содержит приемо-передатчик 16, подсоединенный первой группой 17 информационных входов к выходам блока 9 памяти и подключенный выходами 18 к информационным входам первого и второго регистров 11 и 12 каждого канала записи, первый элемент ИЛИ 19, подсоединенный первым входом к входной шине 7 пуска, второй элемент ИЛИ 20, подключенный выходом 21 к тактовому входу генератора 13 псевдослучайного сигнала и к стробирующим входам аналого-цифрового преобразователя 2 и блока 10 сравнения каждого канала записи, первый дешифратор 22, соединенный выходом 23 с входом записи-считывания блока 3 оперативной памяти каждого канала записи, второй дешифратор 24, подключенный выходами к входам 25 записи первого и второго регистров 11 и 12 каждого канала записи, первый счетчик 26 и первый дополнительный мультиплексор 27, соединенные выходами 28 с управляющими входами мультиплексора 8 и с адресными входами блока 9 памяти, первый триггер 29, подключенный выходом 30 к входу записисчитывания блока 9 памяти, первый и второй дополнительные регистры 31 и 32, второй дополнительный мультиплексор 33, третий дешифратор 34, второй счетчик 35, третий элемент ИЛИ 36, второй, третий и четвертый триггеры 37 — 39, первый, второй, третий, четвертый, пятый, шестой, седьмой и восьмой элементы И 40 — 47, первый и второй приемники 48 и 49, делитель 50 частоты, генератор 51 тактовых импульсов, шину 52 данных, шину 53 пускового сигнала и шину 54 сигнала дискретизации.

Шина 52 данных соединена с входами первого и второго приемников 48 и 49 и второй группой информационных входов приемо-передатчика 16, подключенного выходами к информационным входам первого дополнительного регистра 31, подсоединенного входом записи к второму дешифратору

24. Первый дополнительный регистр 31 подключен выходами к управляющим входам делителя 50 частоты и к управляющим входам второго дополнительного мультиплексора 33, который соединен первым и вторым информационными входами соответственно с выходом генератора 51 тактовых импульсов и шиной 54 сигнала дискретизации и подсоединен выходом к тактовому входу делителя 50 частоты.

Делитель 50 частоты подключен первым выходом к первым входам первого и второго элементов И 40 и 41 и соединен вторым выходом с первым входом третьего элемента И 42. Третий элемент И 42 подключен выходом к первому входу пер1304070

3 вого счетчика 26, соединенного вторым входом с выходом четвертого элемента И 43, и подсоединен к первым входам пятого и шестого элементов И 44 и 45 и второго триггера 37 и к первому входу третьего триггера 38.

Третий триггер 38 соединен прямым выходом с управляющим входом приемопередатчика 16 и с вторым входом третьего элемента И 42 и подключен инверсным выходом к второму входу пятого элемента И 44, подсоединенного выходом к первому входу первого триггера 29.

Первый триггер 29 соединен выходом 30 с вторым входом первого элемента И 40 и вторым входом шестого элемента И 45.

Выход шестого элемента И 45 подключен к тактовому входу второго счетчика 35, который подсоединен выходом к второму входу первого триггера 29 и к первому входу четвертого триггера 39, соединенного вторым входом с выходом седьмого элемента И 46.

Седьмой элемент И 46 подключен первым входом к выходу первого элемента

ИЛИ 19, соединенного вторым входом с шиной 52 пускового сигнала, и подсоединен вторым входом к выходу второго триггера 37, соединенному с первым входом первого дешифратора 22 и вторым входом второго элемента И 41.

Выход второго элемента И 41 подключен к первому входу второго элемента

ИЛИ 20, который подсоединен вторым входом к выходу первого элемента И 40 и соединен выходом 21 с первым входом четвертого элемента И 43. Второй вход четвертого элемента И 43 подсоединен к выходу четвертого триггера 39, подключенному к второму входу первого дешифратора 22, соединенного выходом 23 с управляющим входом первого дополнительного мультиплексора 27.

Информационные входы первого дополнительного мультиплексора 27 подсоединены к другим выходам второго счетчика 35 и к выходам второго дополнительного регистра

32, соединенного входом записи с выходом восьмого элемента И 47, подключенным к второму входу третьего триггера 39, и подсоединенного информационными входами к выходам первого приемника 48, соединенный с первой группой входов второго дешифратора 24.

Выходы второго дешифратора 24 подсоединены через третий элемент ИЛИ 36 к первому входу восьмого элемента И 47.

Третий дешифратор 34 подсоединен входами к выходам второго приемника 49 и соединен выходами с второй группой входов второго дешифратора 24 и вторыми входами второго триггера 37 и восьмого элемента И 47. При этом выход генератора 51 тактовых импульсов соединен с шиной 54 сигнала дискретизации.

55 памяти каждого канала записи в блок 9 памяти. При этом второй счетчик 35 определяет канал записи, а первый счетчик 265

Каналы записи, мультиплексор 8, блок 9 памяти и формирователь 6 управляющих импульсов образуют группу 55 каналов записи в многоканальной системе (фиг. 1).

Эта многоканальная система содержит ряд групп 55 каналов записи и объединяющий их блок 56 управления, состоящий из пульта управления, формирователя импульсов, дешифратора и приемо-передатчика, соединенного с шиной 52 данных с общей выходной шиной. При этом выходные шины 5 входят в шину 53 пускового сигнала.

Многоканальная запись аналоговых процессов посредством предлагаемого устройства осуществляется следующим образом.

В каждом канале записи подлежащий записи сигнал, поступающий по входной шине

4, проходит через масштабирующий усилитель 1 на аналоговый сумматор 15. На последний подается также результат преобразования псевдослучайных чисел генератора 13 псевдослучайного сигнала цифроаналоговым преобразователем 14. Суммарный сигнал с аналогового сумматора 15 подается на аналого-цифровой преобразователь 2, который производит его квантование.

Результат квантования сравнивается в блоке 10 сравнения с заданным кодом уровня пуска. Если результат квантования превышает заданный код уровня пуска, то блок

10 сравнения вырабатывает импульс пуска, поступающий по выходной шине 5 на шину 53 пускового сигнала. Импульс пуска поступает на формирователь 6 управляющих импульсов, в котором он через первый элемент ИЛИ 19 и седьмой элемент

И 46 устанавливает четвертый триггер 39 в единичное состояние.

Четвертый триггер 39 вырабатывает сигнал, который через четвертый элемент И 43 поступает на первый счетчик 26, а через первый дешифратор 22 воздействует на блок 3 оперативной памяти. При этом результат квантования с аналого-цифрового преобразователя 2 заносится в блок 3 оперативной памяти. Первый счетчик 26 подсчитывает тактовые импульсы и сбрасывает второй триггер 37 в нулевое состояние, когда число тактовых импульсов становится равным длине выборки блока 3 оперативноЙ памяти.

Одновременно с установкой в нулевое состояние второго триггера 37 происходит установка в единичное состояние первого триггера 29. Это разрешает прохождение импульсов через второй элемент ИЛИ 20 на все каналы записи. При этом на блоки 3 оперативной памяти с первого дешифратора 22 подается сигнал. соответствующий считыванию. Последнее приводит к перезаписи из блока 3 оперативной

1304070

Фо р.1! ула изобретения

30 длину выборки каждого канала записи, По окоп !ап1 !1;!ерезаниси второй счетчик 35 сбрасывает первый и четвертый триггеры 29 .:19 ., .Ió нос состояние.

При считывании результата записи адресованная команда считывания через второй !!риемнпк 49 поступает на третий дешифратор 34, разрешающий работу второго дешифратора 24. Последний формирует сигнал, который через третий элемент ИЛИ 36 и восьмой элемент И 47 устанавливает третий триггер 38 в единичное состояние и обеспечивает запись кода выбранного канала записи во второй реп!стр 32. Код выбранного канала записи через первый доIIoлп;.!тельный мульти!!лексор 27 поступает на

II,!ок 9 памяти. При этом третий триггер 38 подключает выходы блока 9 памяГl! I(ðåç приемо-передатчик 16 к шине

52 данных и ооеспечпвает прохождение пмпульсo13 считывания через третий элемент И 42 II I первый счетчик 26, который формирует адрес для блока 9 памяти. По око!!чании считывания первый счет I,Iê 26 выраоать!пает сигнал, который сбра«! !!3!!с! грет !й трп! гер 38 в нулевое сос; OЯНl!С.

11oI!o. !ьзованпе предлагаемого устройства

I !1.3!3!1л1!с! н значите,!ьной степени умень„!! г1,,:к1! ребг!ение эщ ргии 13 процессе:3апи С ll3 I>I I3cl ll!I и ñ1!III,. 1 ОГОВЫХ П POLI CCCOI3.!. Устройство для многоканальной запиoп;!налоговых процессов, содержащее ка;1;1, 1ы .3!1 пики, каждый из которых состоит пз мас!нтабирующего усилителя, аналогоцифро13ого преобразователя, блока оперативной памяти, входной и выходной шин, формирователь управляюгцих импульсов и входную шину пуска, причем в каждом канале записи входная шина соединена с информационным входом масштабирующего усилителя, а выходы аналого-цифрового преобразователя подключены к информацион-!!ым входам блока оперативной памяти, отлачающееся тем, что, с целью уменьшения потребления энергии, в него введены мультиплексор, подсоединенный информаlII3oktHhIMH входами к выходам блоков оперативной памяти всех каналов записи, и блок памяти, а каждый канал записи снабжен блоком сравнения, соединенным выходом с выходной шиной, первым регистром, подключенным выходом к управляющим вход!1;1 масштабирующегo усилителя, вторым регистром, генератором псевдослучайного !!гнала, цифроаналоговым преобразователем и аналоговым сумматором, причем форм!!роватсль управляю1цих импульсов подсоедине.! входами к входной шине пуска и выходам блока памяти и соединен с информационными входами и входами записи пер35

55 вого и второго регистров каждого канала записи, с тактовым входом генератора псевдослучайного сигнала каждого канала записи, стробирующими входами аналого-цифрового преобразователя и блока сравнения каждого канала записи, входами записи-воспроизведения блоков оперативной памяти всех каналов записи, управляющими входами мультиплексора, входом записи-воспроизведения и адресными входами памяти, подсоединенного информационными входами к выходам мультиплексора, а в каждом канале записи выходы генератора псевдослучайного сигнала подключены к адресным входам блока оперативной памяти и входам цифроаналого!зого преобразователя, соединенного выходом с первым входом аналогового сумматора, который подсоединен вторым входом к выходу масштабирующего усилителя и подключен выходом к информационному входу аналого-цифрового преобразователя, соединенного выходами с информационными входами блока сравнения, другие информационные входы которого подсоединены к выходам второго регистра.

2. Устройство по п. 1, отличающееся тем, что формирователь управляющих импульсов содержит приемо-передатчик, подсоединенный первой группой информационных входов к выходам блока памяти и подключенный выходами к информационным входам первого и второго регистров каждого канала записи, первый элемент ИЛИ, подсоединенный первым входом к входной шине пуска, второй элемент ИЛИ, подключенный выходом к тактовому входу генератора псевдослучайного сигнала и к стробирующим входам аналого-цифрового преобразователя и блока сравнения каждого канала записи, первый дешифратор, соединенный выходом с входом записи-считывания блока оперативной памяти каждого канала записи, второй дешифратор, подключенный выходами к входам записи первого и второго регистров каждого канала записи, первый счетчик и первый дополнительный мультиплексор, соединенные выходами с управляющими входами мультиплексора и с адресными входами блока памяти, первый триггер, подключенный выходом к входу записи-считывания блока памяти, первый и второй дополнительные регистры, второй дополнительный мультиплексор, третий дешифратор, второй счетчик, третий элемент ИЛИ, второй, третий и четвертый триггеры, первый, второй, третий, четвертый, пятый, шестой, седьмой и восьмой элементы И, первый и второй приемники, делитель частоты, генератор тактовых импульсов, шину данных, шину пускового сигнала и шину сигнала дискретизации, причем шина данных соединена с входами первого и второго приемников и второй группой информационных входов приемо-передатчика, 1

7 подключенного выходами к информационным входам первого дополнительного регистра, который подсоединен входом записи к второму дешифратору и подключен выходами к управляющим входам делителя частоты и управляющим входам второго дополнительного мультиплексора, соединенного первым и вторым информационными входами с выходом генератора тактовых импульсов и шиной сигнала дискретизации и подсоединенного выходом к тактовому входу делителя частоты, который подключен первым выходом к первым входам первого и второго элементов И и соединен вторым выходом с первым входом третьего элемента И, подключенного выходом к первому входу первого счетчика, второй вход которого соеди. нен с выходом четвертого элемента И, и подсоединенного к первым входам пятого и шестого элементов И и второго триггера и к первому входу третьего триггера, который соединен прямым выходом с управляющим входом приемо-передатчика и вторым входом третьего элемента И и подключен инверсным выходом к второму входу пятого элемента И, подсоединенного выходом к первому входу первого триггера, выход которого соединен с вторым входом первого элемента И и вторым входом шестого элемента И, подключенного выходом к тактовому входу второго счетчика, который подсоединен выходом к второму входу первого триггера и к первому входу четвертого триггера, соединенного вторым вхо304070

8 дом с выходом седьмого элемента И, который подключен первым входом к выходу первого элемента ИЛИ, соединенного вторым входом с шиной пускового сигнала, и подсоединен вторым входом к выходу второго триггера, соединенному с первым входом второго дешифратора и вторым входом второго элемента И, подключенного выходом к первому входу второго элемента ИЛИ, который подсоединен вторым входом к выходу первого элемента И и соединен выходом с первым входом четвертого элемента И, подсоединенного вторым входом к выходу четвертого триггера, подключенному к второму входу первого дешифратора, соединенного выходом с управляющим входом первого дополнительного мультиплексора, информационные входы которого подсоединены к другим выходам второго счетчика и к выходам второго дополнительного регистра, который соединен входом записи с выходом восьмого элемента И, подключенным к второму входу третьего триггера, и подсоединен информационными входами к выходам первого приемника, соединенным с первой группой входов второго дешифратора, выходы которого подсоединены через третий элемент ИЛИ к первому входу восьмого элемента И, а третий дешифратор подсоединен входами к выходам второго приемника и соединен выходами с второй группой входов второго дешифратора и вторыми входами второго триггера и восьмого элемента И.

l304070

Составитель Ю.-К. В. Розенкранц

Редактор И. Касарда Техред И. Верес Корректор С. Черни

Заказ 1316I52 Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Г)роектная, 4

Устройство для многоканальной записи аналоговых процессов Устройство для многоканальной записи аналоговых процессов Устройство для многоканальной записи аналоговых процессов Устройство для многоканальной записи аналоговых процессов Устройство для многоканальной записи аналоговых процессов Устройство для многоканальной записи аналоговых процессов 

 

Похожие патенты:

Изобретение относится к магнитной записи и позволяет повысить плотность записи путем группового кодирования информации

Изобретение относится к области видеотехники, в частности к устройствам и способам предотвращения нелицензионного копирования аналоговых видеосигналов

Изобретение относится к технике магнитной записи и может быть использовано в кассетных бытовых магнитофонах

Изобретение относится к области накопления информации и позволяет повысить надежность устройства.

Изобретение относится к магнитной записи и позволяет повысить плотность записи за счет перекодирования цифровой информации

Изобретение относится к области накопления информации и позволяет уменьшить погрешность магнитной записи и воспроизведения непрерывного аналогового сигнала

Изобретение относится к накоплению информации и может найти применение для записи-воспроизведения аналоговых сигналов

Изобретение относится к приборостроению и может использоваться в технике магнитной записи, звукотехнике для регистрации аналоговых сигналов на различные типы носителей и при передаче сигналов no-линиям связи
Наверх