Система коммутации

 

Изобретение относится к вычислительной технике. Цепь изобретения - уменьшение времени восстановления. Система коммутаций содержит коммутаторы 1, связанные информационными шинами между собой и с абонентами 2, устройства 4 управления обменом, соединенные с коммутаторами 1 линиями управления. Сущность изобретения состоит во введении первого и второго коммутаторов 15 и 14 и блока 12 постоянной памяти, в котором хранятся коды обходных маршрутов для каждой информационной шины на случай ее отказа . Связи второго коммутатора 14 с устройствами 4 управления обменом позволяют скорректировать код назначенного маршрута, если в нем предполагается использование отказавшей шины . 11 ил., 2 табл. а 9 (Л 00 4 4;:

СООЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1317447 А1 (3) 4 G 06 F 15/16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21 ) 3930459/24-24 (22) 12.07.85 (46) 15.06.87. Бюл. 11 22 (72) С. П. Полковников, Е, И. Петров, А. К. Гонтарь и В. А. Нураев (53) 681.325(088.8)

1 (56) Авторское свидетельство СССР

У 1228110, кл. 0 06 F 15/16, 1985.

Авторское свидетельство СССР

У 1272338, кл. 0 06 F 15/16, 1986. (54) СИСТЕМА КОММУТАЦИИ (57) Изобретение относится к вычислительной технике. Цель изобретения— уменьшение времени восстановления.

Система коммутаций содержит коммутаторы 1, связанные информационными шинами между собой и с абонентами 2, устройства 4 управления обменом, соединенные с коммутаторами I линиями управления. Сущность изобретения : состоит во введении первого и второго коммутаторов 15 и 14 и блока 12 постоянной памяти, в котором хранятся коды обходных маршрутов для каждой информационной шины на случай ее отказа. Связи второго коммутатора 14 с устройствами 4 управления обменом позволяют скорректировать код назначенного маршрута, если в нем предполагается использование отказавшей шины. 11 ил., 2 табл.

1317447 2

Коммутаторы 1 предназначены для соединения информационных шин 3, которые последовательно входя в маршрут, позволяют абонентам 2 производить обмен данными. Устройства 4 управления обменом служат для возбуждения определенных линий 5, каждая из которых соответствует одной информационной шине 3. Число линий 5 равно ч, — числу шин 3. Линия 6 опроса позволяет передавать импульс, во время которого может сработать устройство 4 и в соответствии с сигналом на линии 7 запроса, а также с адресом запрашиваемого абонента на адресной шине 8 возбудить определенные линии 5, Блок 9 управления коммутатором при возбуждении линий 5 и

5> формирует управляющий сигнал на соединение коммутатором информационных шин 3 и 3 .

Блоки 10 контроля служат для фиксации отказа информационных шин 3, а линии 11 индикации отказа — для передачи информации об отказе шин.3 в устройство 4 управления обменом.

В блоке 12 постоянной памяти хранятся позиционные коды обходных маршрутов для каждой информационной шины 3 на случай ее отказа (табл. 1).

Например (фиг. 1), при отказе информационной шины 3 код из четвертой ячейки блока постоянной памяти определяет маршрут обхода с исполь6 эованием информационных шин 3. и 3

Код обхода с выхода 13 выдается в коммутатор 14. Первый коммутатор 15 предназначен для выдачи по линиям 16 выборки номеров отказавших 1пин 3 в блок 12 постоянной памяти и для синхронизации второго коммутатора 14 кодов обхода с помощью линий 17 стробирования. Номер отказавшей шины 3 поступает в первый коммутатор 15 по линиям 18 адреса. Линии 19 служат для передачи кода обхода из второго коммутатора 14 в устройство 4 управления обменом.

Блок 20 опроса предназначен для формирования импульса на линии 6 опроса при включении системы.

Таблица 1

Но ер отказавшей

3 4 5 6 7 8 шины

Изобретение относится к вычислитсльной технике и может быть использовано при построении систем обмена информацией между 3BN или функциональными модулями многопроцессорных вычислительных комплексов.

Цель изобретения — уменьшение времени восстановления системы.

На фиг. l представлена структурная схема системы коммутации; на фиг. 2—

10 схема устройства управления обменом; на фиг. 3 — схема второй группы элементов И; на фиг. 4 — схема блока модификации маршрута; на фиг,, 5 — схема регистра обхода; на фиг. 6 — схема

15 сравнения; на фиг. 7 — схема блока управления коммутатором, на фиг, 8— схема коммутатора, на фиг, 9 — схема блока контроля; на фиг. 10 — схема первого коммутатора; на фиг, 11

20 схема второго коммутатора.

Система коммутации (фиг. 1) содержит И коммутаторов 1, соединенных между собой и с И абонентами 2 информационными шйнами 3, 11 устройств 4 управления обменом, подключенных к линиям 5 управления и соединенных между собой линией 6 опроса. Каждый абонент 2 соединен с устройством 4

30 управления обменом линией 7 запроса на обмен и адресйой шиной 8.

Линии 5 управления подключены к блокам 9 управления коммутаторами 1.

Управляющие выходы блоков 9 связаны

35 с коммутаторами 1. Блоки 10 контроля входами подключены к информационным шинам, а выходами — к линиям 11 индикации.отказа, которые подключены ко всем устройствам 4 управления обменом.

Блок 12 постоянной памяти выходом

13 подключен к второму коммутатору

14, а линиями 16 выборки — к первому коммутатору 15.

Первый коммутатор 15 соединен с вторым коммутатором 14 линиями 17 стробирования, а с устройствами управления обменом — линиями 18 адреса. 50

Второй коммутатор 14 кодов обхода подключен к выходу 13 блока 12 постоянной памяти и линиями 19 кода обобхода соединен с устройствами 4 управления обменом.

Блок 20 опроса вктпочен в разрыв линии 6 опроса и выходом соединен с входом 21 синхронизации первого коммутатора 15, Номера информационных шин

1 2 9

p p О О 0 О О О О

О О 0 О О О О О О

3 !317447 4

Продолжение табл.1 соединен по схеме YOHTAKHOE ИЛИ с линиями 5 управления. Выход элемента

Номера информационных шин 28 задержки подключен к продолжению

Номер отказавшей линии 6 опроса.

1 2 3 4 5 6 7 8 9 5 Блок 22 памяти имеет (N-1) ячей0 0 0 0 1 1

0 0 0 1 0

0 0 0

0 0 0 Номера. абоненНомера информационных шин— номера разрядов ячеек блока

0 0 0 1 1 0 0 0 0 тов-адресатов памяти (2) 3) 4) 5) 6 7 8 9!

2 1 1 0 0 1 0 0 0 0

17 1 0 1 0 0 1 p p p

Цепь, связывающая выход блока 20 с входом 21 синхронизации первого 20 коммутатора 15, служит для обеспечения синхронной работы устройств 4 управления обменом и второго коммута. тора 14.

Устройство 4 управления обменом 25 (фиг, 2) содержит блок 22 памяти маршрутов, регистр 24 обхода, узел 25 модификации маршрута, схему 26 сравнения, элемент 27 задержки, первую

28 и вторую 23 группы элементов И, 30 элемент И 29 и триггер 30.

Входы блока 22 памяти подключены к адресной шине 8, а выходы соединены с входами второй группы элементов

И 23 и блока 25 модификации маршрута. Первые входы второй группы элементов И 23 подключены к линиям 11 индикации отказа, а выходы — к входам узла 25 и к линиям 18 адреса.

Третьи входы узла 25 соединены с 40 выходами регистра 24, а выходы — с входами группы элементов И 28 и схемы 26 сравнения.

Входы регистра 24 подключены к линиям.19 кода обхода, а инверсный

45 вход установки в "0" соединен с инверсным входом установки в "0" триггера 30, с входом элемента 29 и с линией 7 запроса. Вторые входы схемы

26 сравнения подключены к линиям 5

50 управления. а выход — к второму входу элемента И 29, третий вход которого связан с входом линии 6 Опроса и с входом элемента 27 задержки. Выход элемента И 29 соединен с установочным

55 входом триггера 30, выход которого подключен к второму входу первой группы элементов И 28, выход которых го абонента 2 ко всем остальным абонентам-адресатам 2 (табл. 2).

Таблица 2

В табл. 2 представлено содержимое блока 22 в устройстве 4 управления обменом — коды маршрутов от абонента

2 ко всем остальным абонентам. Единица в -й позиции 1 .-й ячейки указывает, что информационная шина 3 входит в маршрут от абонента 2 к абоненту 2, Например, от абонента

2 к абоненту 2 маршрут включает

1 2. информационные шины 3, 3 и 3 (фиг. 1), Вторая группа элементов И 23 позволяет выявить, входит ли в маршрут, определенный в блоке 22, отказавшая информационная шина 3. Если такой факт имеет место, то вторая группа элементов И 23 выдает позиционный код ее номера с целью обращения к

1 первому коммутатору (по линиям 18 адреса) и с цельв последующего исключения ее из маршрута. Регистр 24 служит для хранения кода обхода отказавшей шины 3 на время обмена данными между абонентами.

Узел 25 модификации маршрута предназначен для корректирования кода маршрута, считанного иэ блока 22.

Корректирование производится. с учетом кода маршрута обхода из регистра 24 и номера отказавшей шины 3 из .второй группы элементов И 23.

Схема 26 сравнения позволяет определить, свободны ли все шины 3, которые необходимо захватить в марн47 6

5 13174 рут. Элемент 27 задерживает импульс опроса в линии 6 на время переходных процессов в устройствах при установлении соединения между абонентами.

Первая группа элементов И 28 служит для синхронной выдачи кода маршрута йа линии 5 управления.

Синхронизацию захвата маршрута обеспечивает элемент И 29,, который устанавливает в "1" триггер 30 при выполнении следующих условий: напичие разрешения от схемы 26 сравнения (все информационные шины маршрута свободны), наличие сигнала на линии

7 и появление сигнала на линии 6 опроса. Триггер 30 управляет первой группой элементов И 28.

Подключение линии 7 запроса к установочным в "0" входам регистра 24 и триггера 30 позволяет при снятии 20 сигнала на линии 7 прекратить выдачу кода маршрута на линии 5 управления и подготовить к последующей работе, Вторая группа элементов И 23 (фиг, 3) содержит Q элементов И 31, Первые входы элементов И 31 образуют первые входы узла, подключенные к линиям 11 индикации отказов информационных шин 3. Вторые входы элементов И

И 31 являются вторыми входами узла и подключены к выходам блока 22 маршрутов, Сигнал "1" на выходе элемента

И 31 появляется в случае отказа -й I информационной шины 3 и необходимости использования ее в маршруте. Выходы 35 элементов И 31 являются выходами узла.

Узел 25 модификации маршрута (фиг, 4) содержит Р элементов И 32 и столько же элементов 33 сложения по модулю два. Каждый 1-й выход узла

23 служит для блокировки сигнала с

J-ro выхода блока 22 памяти маршрутов, поэтому указанные выходы объединяются соответствующим элементом И 32, причем выход узла 23 подключается к нему через инвертор„ Выход каждого эле:мента И 32 вместе с соответствующим выходом регистра 24 подключается к сумматору 33 по модулю два, выход ко-50 .торого является выходом узла 25„ Использование именно сумматора 33 по модулю два объясняется так, Если на некоторый элемент 33 поступает одновременно две единицы — с выхода элемента 32 и из регистра 24, то это означает, что в маршруте, указанном в блоке 22, и в коде обходного маршрута из регистра 24 определена необходимость использовать одну и ту же информационную шину 31-. Такой случай возможен, когда, например (фиг. 1), в маршруте из блока 22 указаны информационные шины 3, 3, 3+, 3, а для обхода шины 3 в случае ее отказа в блоке 12 постоянной паб мяти указаны шины 3 и 3 . Скорректированный маршрут будет включать шины

3, 3, 3 (передача в одну сторону)

3 б (передача в противоположную сторону), 3, Петлю по шине Зб целесообразно исключить, что и обеспечивает элемент 33, формируя в рассматриваемом случае на своем выходе "0".

Регистр 24 (фиг ° 5) содержит Q триггеров 34, Информационные входы регистра являются входами установки в "1" триггеров. Вход установки регистра 24 в "0" является установочным в нуль входом каждого триггера. Схема 26 сравнения (фиг. 6) ñîäåðжит Q элементов И 35 и элемент ИЛИНЕ 36. Первые и вторые входы элементов И 35 являются первыми и в1 орыми входами схемы 26 сравнения, а выходы соединены с входами элемента ИЛИНЕ 36, формирующего результат сравнения. Схема 26 сравнивает код маршрута, сформированный в узле 25 модификации маршрута, с кодом состояния линий 5, отражающим занятость шин 3, "1" на выходе схемы появляется только в том случае, если на выходе всех элементов И 35 — нуль. Такое состояние возможно, когда шина, входящая в сформированный маршрут, свободна ("0" на соответствующей линии 5) или шина, пусть даже занятая, не входит в данный маршрут (на соответствующем выходе узла 25 . — "0") °

Блок 9 управления коммутатором (фиг. 7) содержит R элементов И 37 с прямыми и инверсными входами. Максимальное значение R определяется числом всех возможных комбинаций по установлению соединений соответствующим коммутатором 1, к которому подключено информационных шин 3, где

P < С <. Линии 5 управления, которые отображают занятость подключенных к коммутатору 1 шин 3, попарно (i )) соединены с прямыми входами элементов

И 37. Инверсные входы элементов И 37 подключены к выходам тех из оставшихся элементов И 37, к которым подключены i-я или 1-я линии 5 управления.

Таким образом, появление единиц на паре линий 5, 5 обеспечивает срабатывание только одного элемента

И 37 и соединение шин Э и 3> в коммутаторе 1. Поэтому в последующем разрешается соединение в коммутаторе другой пары шин (3" и Э ) и блокируется соединение между собой шин, принадлежащих разным маршрутам (3 сЭ" ис3, 31сЭ" исЭ ). 10

Коммутатор 1, изображенный на фиг. 8 для случая трех (р) одноразрядных информационных шин 3, содержит шесть (Р(Р-1) — в общем случае) элементов И 38 и три (р) элемента 15

ИЛИ 39. Управляющие сигналы от блока

9 обеспечивают коммутацию соответствующих шин 3.

Блок 10 контроля (фиг. 9) содержит два идентичных узла (БК1 и БК2), 20 каждый из которых фиксирует факт отказа линий информационной шины 3, предназначенных для передачи данных в одном из двух направлений.

Блок 10 контроля содержит сумматор 40 по модулю два, триггер 41, генератор 42 одиночных импульсов, элемент ИЛИ 43, элемент ИЛИ 44 и подключен к цепи 45 локализации отказа, введенной в состав линий шины 30

3. С целью контроля в состав информационной шины 3, кроме информационных линий, включена линия контрольно.

ro по нечетности разряда, формируе— мого абонентом-инициатором. Сумматор 35

40 по модулю два служит для обнаружения отказа. Если число единиц в коде, передаваемом по информационным линиям и по линии контрольного разряда, окажется четным, то на инверсном 40 выходе сумматора 40 появится "1".

Укаэанный выход подключен к входу установки в "1" триггера 41, фиксирующего факт отказа. Генератор 42 одиночных импульсов подключен к вхо- 45 ду установки в "0" триггера 41 для перевода его в исходное состояние.

Прямой выход триггера 41 подключен к элементу ИЛИ 43, включенному в разрыв цепи 45 локализации отказа.

Цепь 45 введена в состав линий ин формационных шин 3 с целью фиксации места возникновения отказа с точностью до одной информационной шины 3.

В случае отсутствия цепи 45 отказ одной информационной шины 3 вызывает срабатывание не только этого блока 10, но и других блоков 10, 10

1317447 8 и т. д., подключенных к информационным шинам 3, 3, входящих в npofc ложенный маршрут. При этом последующие блоки контроля зафиксируют не отказ, а факт передачи искаженного в шине 3 кода. Цепь 45 подключена к входу установки в "0" триггера 41.

Такое подключение позволяет сбросить в "0" триггеры 41 в блоках 10

10 и т.д, посредством распростране0 ния сигнала по, цепи 45 из блока 10 вдоль установленного маршрута через промежуточные коммутаторы 1, Таким образом, только в триггере 41 блока

10 сохранится "1" и будет локализован отказ единственной шины 31.

Первый коммутатор 15 (фиг. 10) содержит N элементов 46 задержки и мультиплексор 47.- Элементы 46 задержки включены последовательно.

Каждый элемент 46 задержки имеет импульсный (подключенный к входу следующего элемента 46 задержки) и потенциальный выходы. Запуск первого коммутатора 15 осуществляется импульсом с входа 21 синхронизации.

Элемент 46 задержки обеспечивает задержку импульса на время, достаточное для формирования кода обходного маршрута. Оно определяется временем задержки сигнала во втором коммутаторе 14, временем считывания информации из блока 12 постоянной памяти, временем приема информации в регистр

24 и временем модификации маршрута в узле 15. При этом время задержки в элементе 46 должно быть не больше времени задержки импульса опроса в элементе 27 устройства 4 управления обменом. Мультиплексор 47 представляет собой (11 a)-разрядный по входу и Q-разрядный по выходу коммутатор.

При этом управляющие входы V,,...,V мультиплексора 47 подключены к по тенциальным выходам элементов 46 задержки, а информационные входы — к линиям 18 адреса. Подключение цепей

17 управления к элементам 46 и 47 осуществляется следующим образом:

- цепь 17 подключена к потенциальному выходу элемента 46 и к входу

V;„ TH e o 47 (i = 1, N-1), а цепь 17 — к потенциальному выходу элемента 46 и к входу V, мультиК плексора 47. Этим достигается формирование обходного маршрута в устройстве 4 управления обменом до прихода импульса опроса по линии 6 в это

9 131744 устройство. Выходы мультиплексора. 47 подключены к линиям 16 выборки.

Второй коммутатор 14 (фиг. 11) содержит Б групп элементов И 48 по

Q элементов в каждой. Первые входы элементов i-й группы подключены к линии 17, а вторые входы из каждой группы — к выходу 13. Выходами второго коммутатора 14 являются выходы элементов И 48, соединенные с 10 линиями 19 кода обхода.

Система коммутации функционирует следующим образом.

В исходном состоянии в блок 22 памяти маршрутов каждого устройства f5

4 управления обменом заносятся коды назначенных маршрутов от абонента 2 к остальным абонентам, а в блок 12 постоянной памяти — коды маршрутов обхода для каждой из информационных 20 шин 3. От блока 20 опроса производится запуск системы, и по линии 6 от устройства 4 к соседнему устройству

4 начинает передаваться сигнал, раз25 решающий устанавливать соединение по запросам абонентов 2.

Аналогичный сигнал начинает передаваться по цепочке элементов 46 задержки в первом коммутаторе 15. Сигнал в первом коммутаторе 15 опережа30 ет сигнал опроса в блоке 4 ° В случае отказа шины 3 этим обеспечивается подготовка обходного маршрута в блоке 4 до прихода импульса опроса по линии 6. 35

Для организации обмена абонентинициатор 2 выдает в устройство 4 по адресной шине 8 адрес искомого або- 40 нента, а по линии 7 — запрос на обмен. По адресу из блока 22 памяти считывается код маршрута между абонентами. Во второй группе элементов

И 23 осуществляется проверка, входят 45 ли отказавшие шины 3 в этот маршрут.

Если такой факт будет установлен, то от второй группы элементов И 23 позиционный код неисправных шин 3 по .линиям 18 адреса передается в первый коммутатор 15. Там мультиплексор 47 производит выдачу этого кода на линии

16 выборки. Из блока 12 постоянной памяти считывается код обхода отказавших шин 3, который через второй коммутатор 14 по сигналу на линии 17 стробирования выдается по линиям 19 кода обхода в запросившее устройство

4 управления обменом.

7 l0

В устройстве 4 управления обменом код обхода заносится в регистр 24 и с его выходов подается на узел 25 модификации маршрута. В узле 25 осуществляется блокировка сигналов из блока 22 памяти, соответствующих отказавшим шинам 3, и наложение кода обхода из регистра 24 на код маршрута. Сформированный таким образом код нового маршрута подается.на схему 26 сравнения, в которой определяется возможность его захвата, т. е. устанавливается факт незанятости всех входящих в новый маршрут шин 3. С приходом по линии 6 опроса разрешающего сигнала осуществляется захват маршрута †. устанавливается в 1

11 И триггер 30 и на линиях 5 управления. соответствующих захватываемым шинам

3, появляются логические единицы. В результате срабатывают блоки 9 управления теми коммутаторами 1, которые должны соединить захватываемые шины. Коммутаторы 1 производят требуемые соединения.

После обмена абонент-инициатор 2 снимает запрос на обмен на линии 7, что приводит к установке в "0" триггера 30 и сбросу регистра 24. Установка в "0" триггера 30 приводит к появлению логических нулей на линиях

5 управления, поддерживающих соединение шин 3 маршрута. Как следствие, появляются нули на выходах блоков 9 управления коммутаторами, и соединение в коммутаторах 1 разрушается.

Если с приходом по линии 6 опроса разрешающего сигнала занята хотя бы одна шина 3 сфбрмированного маршрута, то триггер 30 в "1" не устанавливается и соединения абонентов не произойдет.

Формула изобретения

Система коммутации, содержащая М коммутаторов, М блоков управления коммутаторами, N устройств управления обменом, Q блоков контроля информационных шин, блок опроса, причем

m информационных входов-выходов всех коммутаторов (N m (Q) являются соответствующими информационными входами-выходами системы, подключаемыми к абонентам, остальные (Q-ш) информационных входов-выходов коммутаторов соединены между собой, вход адреса и вход запроса и-го устройст447

11 1З17 ва управления обменом (и = 1,...,N) являются и-ми входами адреса и sanpoca системы от n-ro абонента соответственно, входы-выходы управления

N блоков управления обменом поразряд- 5 но объединены и подключены через шину управления к входам М блоков управления коммутаторами, выходы которых соединены с управляющими входами

М коммутаторов соответственно, ин- fp формационные входы блоков контроля подключены к соответствующим информационным шинам системы, выход и вход блока опроса подключены к входу опроса первого и выходу опроса N-ro f5 устройств управления обменом соответственно, выход опроса К-ro (К =

Л-Т) устройства управления обменом подключен к входу опроса К+1-го устройства управления обменом, при- 2Р чем устройство управления обменом содержит блок памяти маршрутов, первую группу элементов И, схему сравнения, элемент И, триггер, элемент задержки, при этом вход адреса устройства управления обменом подключен к адресному входу блока памяти маршрута, а вход запроса подключен к пер. вому входу элемента И и к инверсному входу сброса триггера, вход опроса устройства управления обменом соединен с вторым входом элемента И и через элемент задержки — с выходом опроса устройства управления обменом, выход элемента И подключен к входу 35 установки триггера, выход триггера подключен к первым входам элементов

И первой группы, вторые входы которых соединены с соответствующими разрядами первого информационного входа схемы сравнения, выход элементов И первой группы и второй информационный вход схемы сравнения соединены с входом-выходом управления устройства управления обменом, о т л и — 45 ч а ю щ а я с я тем, что, с целью уменьшения времени восстановления системы, в нее введены блок постоянной памяти, первый и второй коммутаторы, причем вход синхронизации

50 первого коммутатора подключен к выходу блока опроса, а информационный вход соединен с адресными выходами устройств управления обменом, первые . выходы первого коммутатора подключены к одноименным входам второго коммутатора, а вторые выходы — к входам адреса блока постоянной памяти, выход которого подключен к информационному входу второго коммутатора, выходы которого соединены с входами кодов обхода соответствующих устройств управления обменом, входы контроля которых подключены к выходам блоков контроля, причем первый коммутатор содержит N элементов задержки и мультиплексор, причем вход пер, .вого элемента задержки является входом синхронизации первого коммутатора, импульсный выход К-го элемента задержки подключен к входу К+1-го элемента задержки, потенциальный выход К-го элемента задержки подключен к К+1-му управляющему входу мультиплексора и является

К-м первым выходом первого коммутатора, потенциальный выход N-ro элемента задержки подключен к первому управляющему входу мультиплексора и является N-м вторым выходом первого коммутатора, Q, разрядных информационных входов мультиплексора являются информационным входом первого коммутатора, а Q-разрядный выход мультиплексора является выходом адреса первого коммутатора, причем в каждое устройство управления обменом введены вторая группа элементов И, регистр обхода и блок модификации маршрута, причем контрольный вход устройства управления обменом соединен с первым входом элементов И второй группы, выход блока памяти маршрута подключен к входу маршрута блока модификации маршрута и к второму входу второй группы элементов И, выход которой подсоединен к входу адреса отказавшей шины блока модификации маршрута и является одноименным выходом устройства управления обменом, вход ко- . да обмена устройства управления обменом подсоединен к информационному входу регистра обходного маршрута, вход синхронизации которого подключен к входу запроса устройства управления обменом, выход регистра обходного маршрута подключен к входу кода обхода блока модификации маршрута, выход которого подключен к первому информационномувходу схемысравнения.

) 317447

1317447

1317447

13)7447

1317447

Составитель А. Ушаков

Редактор А. Маковская Техред В.Кадар Кор рек тор М, Демчик

Заказ 2425/44

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Тираж 672 Подписное

BHHHPH Г осударственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

° ь

@ С

Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации Система коммутации 

 

Похожие патенты:

Изобретение относится к вычислительной технике, может быть использовано для синтеза однородных коммутационных регистровых структур и позволяет увеличить количество обрабатывающих модулей коммутируемых структурой

Изобретение относится к вычислительной технике и может быть использовано при построении высокопроизводительных вычислительных систем для организации процедур обработки и обмена инфор.мацией между отдельными ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в измерительно-вычислительных комплексах и автоматизированных системах управления на основе мультипроцессорных вычислительных систем

Изобретение относится к вычислительной технике и является усовершенствованием изобретения по а

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных вычислительных системах для оперативного контроля корректности распределения ресурсов

Изобретение относится к вычислительной технике, позволяет повысить вероятность безотказной работы однородной вычислительной структуры

Изобретение относится к области вычислительной техники и может быть использовано в высоконадежных многомашинных комплексах и сетях ЭВМ, при этом сокращается время восстановления работоспособности системы в случаях jj 1Jсбоя двух из трех резервированных процессоров , подключаемых посредством устройства к магистрали системы

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных мультипроцессорных систем из микропроцессоров

Изобретение относится к вычислительной техника и может быть использовано для организации мультипроцессорной иерархической вычислительной системы

Изобретение относится к области вычислительной техники и может быть использовано в системах управления технологическими процессами

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к системам передачи стоимости товара при безналичных операциях

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к области цифровой вычислительной техники и может быть использовано при организации многомашинных комплексов и многопроцессорных систем

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к области вычислительной технике и может быть использовано в цифровых вычислительных комплексах высокой производительности

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к вычислительной технике и предназначено для образования коммуникационной линии связи между двумя устройствами
Наверх