Коммутатор каналов

 

Изобретение относится к вычислительной технике и позволяет повысить надежность установления связей за счет блокировки запрещенных ком-. бинаций связей. Коммутатор каналов содержит блок коммутации, блок памяти соединений, блок управления коммутацией и блок формирования ошибки. Коммутатор автоматически контролирует допустимость выполнения поступившей команды включения некоторой связи . Команды, требующие включения недопустимых в момент принятия команды связей, не выполняются и не приводят к выводу коммутатора из рабочего состояния. Попытка ввода недопус- , тимой команды сопровояодается сигналом на вьпсоде признака ощибки коммутатора . 1 з.п. ф-лы, 7 ил., 4 табл. со со ел ел

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU„1334155 (51)4 С 06 F 15

ОПИСАНИЕ ИЗОБРЕТЕНИЯ к втоесном свидетельствм

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3868606/24-24 (?2) 19.03.85 (46) 30,08.87. Бюл. 11 - 32 (72) Н.А.Красилова, Н,И.Матыцина и В.М,Ордынцев (53) 681.325 (088.8) (56) Авторское свидетельство СССР

У 746492, кл. G 06 F 3/04, 1978.

Авторское свидетельство СССР

Ф 1251095, кл. G 06 F 15/16, !985. (54) КОММУТАТОР КАНАЛОВ (57) Изобретение относится к вычислительной технике и позволяет повысить надежность установления связей за счет блокировки запрещенных ком-. бинаций связей, Коммутатор каналов содержит блок коммутации, блок памяти соединений, блок управления коммутацией и блок формирования ошибки.

Коммутатор автоматически контролирует допустимость выполнения поступившей команды включения некоторой связи. Команды, требующие включения недопустимых в момент принятия команды связей, не выполняются и не приводят к выводу коммутатора из рабочего состояния. Попытка ввода недопустимой команды сопровождается сигналом на выходе признака ошибки коммутатора. 1 э.п. ф-лы, 7 ил., 4 табл. l .133415

Изобретение относится к вьгчислительной технике, в частности к сетям связи ЭВМ, использующим модемы.

Цель изобретения — повышение коэф5 фициента готовности коммутатора за счет блокировки запрещенных комбинаций соединений.

На фиг.l изображена функциональная схема коммутатора каналов; на фиг.2 -4 — примеры реализации первого и второго шифраторов и блока памяти соединений соответственно; на фиг,5— граф-схема состояний коммутатора; на .фиг, 6 — временные диаграммы работы блока формирования ошибки; на фиг. 7 - пример мнемосхемы возможных соединений в коммутаторе.

Коммутатор каналов содержит (фиг.1; блоки 1 коммутации, блок 2 памяти соединений, блок 3 управления коммутацией, блок 4 формирования ошибки„

Блок 3 содержит одновибратор 5, ключ б, первый 7 и второй 8 шифраторы„

l элемент 9 задержки, элемент И 10, ре- 2Б версивный счетчик 11, дешифратор 12, элемент ИЛИ 13, элемент НЕ !4. Блок

4 содержит элементы ИЛИ 15 и 16, элемент 17 задержки, триггер 18, элемент И 19, первый 20 и второй 21 од- Зб новибраторы.

Настроечная информация (команды коммутации) поступает на вход 22 коммутатора в сопровождении стробируюшего импульса по входу 23, Дешифратор

12 формирует на своих выходах потенциальные сигналы, которые по шинам

24 — 26 поступают на соответствующие входы ключа 6 и шифраторов 7 и 8, На выходах 27 и 28 коммутатора форми- g руются код состояния и признак ошибки соответственно, которые могут поступать на блок отображения мнемосхемы устанавливаемых соединений и на

ЭВМ. Выходы первого шифратора 7 и ключа 6 подключены соответственно через шины 29 и 30 к четвертому и третьему информационным входам второго шифратора 8, выход которого через шину 31 подключен к информационному входу блока 2 памяти соединений, Первый шифратор 7 (фиг,2) может быть выполнен на группах. элементов

И 32 и элементов ИЛИ 33.

Второй шифратор 8 (фиг,3) может быть выполнен на группах sëåìåíòoý

ИЛИ 34 и элементов И 35.

Блок 2 памяти соединений (фиг.4) содержит группу ячеек памяти (копи5 2 чество ячеек соответствует числу связей, устанавливаемых блоком 1 коммутации), причем каждая ячейка памяти состоит из элемента И 36, элемента

ИПИ 37, триггера 38 и одновибратора

39, Сигналы с выходов одновибраторов объединяются на элементе ИЛИ 40, на выходе которого формируется признак записи информации блока 2.

Работу коммутатора рассмотрим на примере шести коммутируемых каналов

МΠ— N5 и пятнадцати возможных связей между ними 1,;... 9,А,..., Р (используется запись чисел в шестнадцатиричной системе счисления), которые обозначены на фиг.7.

Коммутатор каналов обеспечивает следующие возможности . включение любой из 15-ти связей "1", "2", из шести коммутируемых каналов;включение разрешенной второй связи в соответствии с табл,!; включение третьей разрешенной связи в зависимости от двух уже включенных в соот" гетствии с табл.2; выключение по од,ной любой из включенных связей; одновременное выключение всех связей.

Коммутатор каналов предназначен,. для осуществления связей типа точка

1 с точкой между шестью коммутируемыми каналами, к которым присоединены выходы модемов в линию связи с коммутируемой сетью.

Разрешены только попарные соединения коммутируемых каналов, -которые могут состоять из одной, двух или трех пар соединенных каналов. Присое= динение к работающей паре соединен ных каналов третьего приводит к отказу аппаратуры связи и поэтому недопустимо, При помощи имеющихся в коммутаторе каналов 15-ти связей можно была бы создать 2 — 1 = 32767 вариантов соединений, однако по указанным причинам разрешены только 75 вариантов связей, перечисленных в табл,3.

Таким образом, коммутатор исключает возможность 32767-75 = 32692 вари1 а;",гов недопустимых соединений, приводящих к отказу аппаратуры, Связи, ;образующие некоторый вариант соединения, включаются последовательно,Поэтому. варианты 16-60, состоящие из двух попарных соединений, могут быть

iiîëó÷åHû двумя способами кажпый.Нап3 13341 ример, вариант 16 может быть получен включением сначала связи "1", а потом связи 3 или наоборот сначала связи "3" а потом "1". Варианты

У

6! — 72, состоящие из трех соединений, могут быть получены шестью способами каждый, Например, вариант 61 можно получить при следующих последовательностях включения связей: . 10 ее ) т т ее 3 ее I It- t t ее ) ею те с ею е е е ее е я тт3 т tl ) ll tt t;tt ею ею ft rtl ю ю юю5ет ее3ею тю) тт tlt=tt те юет тт т те

Коммутатор каналов управляется командами, форматы и названия которых 15 указаны в табл.4. Команда сопровождается стробирующим импульсом на вхо- ° де 23,.

При поступлении команды ."Общий 2п сброс" импульс поступает на вход одновибратора, где расширяется и подается на входы сброса счетчика 11, блоки 2 и 4, Реверсивный счетчик 11 состоит из двух триггеров и соответ- 25 ственно может находиться в четырех состояниях. Исходным состоянием для него является состояние "00". При этом дешифратор 12 вырабатывает.единичный потенциальный сигнал на шине щ

24. На шинах 25 и 26 в это время сигнал имеет низкий уровень. В блоке 2 памяти соединений импупьс общего сброса проходит элементы ИЛИ 3? на входы сброса триггера 38 ° При этом те триггеры 38, которые были в единичном состоянии, сбрасываются в нулевое состояние, сбрасывая установленные связи в блоке 1 коммутации.

Соответствующие одновибраторы 39 в 4ге момент сброса триггеров 38 вьщают импульсы, которые значительно короче импульсов общего сброса, выработанного одновибратором 5. Эти импульсы через элемент 40 поступают на выход 45 признака записи блока 2 и, пройдя через элементы ИЛИ 13, НЕ )4 и И 10, могут попасть на суммирующий и вычитающий входы счетчика 1l. Однако благодаря большой длительности им- пульсов общего сброса импульсы на счетных входах не смогут, изменить состояние "00" счетчика 11.

B блоке 4 формирования ошибки импульс общего сброса поступает на вто-55 рой вход элемента ИЛИ 16 и с выхода этого элемента попадает на вход сброса триггера 18, который устанавливается в нулевое состояние, Сигнал на

4 выходе элемента И 19 блока 4 стано— вится низким (ошибки нет), Таким образом, коммутатор каналов приводится в исходное состояние, при котором все связи между каналами разорваны.

Если после этого поступает любая из команд "Включить связь itt (i

) tF) то импульс по соответствующей шине через ключ 6 и шифратор 8 поступает в блоки 2 и 4, В блоке 2 памяти состояний этот импульс попадает на вход установки соответствующего триггера 38, который переходит в единичное состояние.

В результате этого в блоке 1 устанавливается соответствующая связь, при этом срабатывания соответс1вующего одновибратора 39 не происходит и, следовательно, на выходе элемента

НЕ 14 имеется высокий уровень, который разрешает прохождение сигнала сопровождения на суммирующий вход счетчика 11. Последний переходит в состояние "01", а дешифратор 12 выдает на шине 25 сигнал высокого уровня. Сигнал на шине 24 становится низким.

Таким образом, после. включения одной связи коммутатор подготовлен к приему команды, требующей включить вторую связь.

Если теперь повторить пришедшую ранее команду "Включить связь i" при том же i то импульс, поступивший по соответствующей шине, сбросит через соответствующий элемент И 36 ранее установленный триггер 38. В момент сброса триггера 38 соответствующий одновибратор 39 вьщает импульс, который, пройдя через элементы ИЛИ 40 и 13, поступает на вычитающий вход счетчика 11. Последний возвращается в состояние "00", при котором дешифратор 12 выдает на шину 24 высокий уровень. Этот же импульс запрещает прохождение задержанного сигнала сопровождения выхода элемента 9 задержки через элемент И 10 на суммирующий вход счетчика 11, Если для включения 2-й связи поступает команда "Включить связь itt u

i отлично от i, вьданного при включении I связи, то возможны два случая: вторая связь оказалась допустимой и ее включение произойдет; вторая связь неразрешенная, ее включения не произойдет, и будет выдан сиг1334155 нал ошибки оператору. Допустимость включения второй связи зависит от того, какая вкпючена I связь. Разрешенные II связи в функции от включенных I связей приведены в табл.l.

В первом случае команда проходит через первый шифратор 7 и через второй шифратор 8 устанавливает соответствующую вторую связь в блоке 2 памя- 10 ти аналогично описанному. После этого импульс сопровождения с выхода элемента 9 задержки проходит через элемент И 10 на суммирующий Вход счетчика 11 и переводит его в состоя- 1ние "10", При:этом дешифратор 12 выдает высокий уровень только на шину

26 и тем самым подготавливает коммутатор к включению третьей связи. В этом состоянии можно выключить любую из двух включенных уже связей, для чего необходимо повторно подать команду включения этой связи, Работа логики коммутатора при отключении связи происходит так же, как аписа- 26 но при рассмотрении отключения первой связи. Далее, если для включения

3-й связи поступает команда "Включить связь 1." и i отлично от i выданного, как при включенйи первой связи, так при включении второй связи, то возможны также два случая: третья связь оказалась допустимой и ее вклю-. чение произойдет; третья связь, за- данная командой, неразрешенная, ее включения не произойдет, и будет вы35 дан сигнал ошибки.

Допустимость включения третьей связи зависит от того, какие включены I и I! связи, Разрешенные III связи в функции от включенных I u

II связей приведены в табл.2.

Первый случай аналогичен рассмотренному. После установления третьей связи счетчик 11 переходит в состояние "Il" и сигналы на шинах 24 — 26 дешифратора 12 становятся низкими, т.е. прохождение команд включения связей через блоки Io II u IIT тактов невозможно. Однако если такая команда поступит, то она приведет к появлению сигнала ошибки и не будет выполнена, Если команда включения связи оказалась допустимой, то работа блока 4 формирования ошибки (фиг.ба) происходит так ° Сигнал сопровождения с выхода элемента 9 задержки устанавливает триггер 18 в единичное сайтаяние и запускает адновремеHHo адновибратор 20. Сигнал на выходе одновибратора 20 становится низким и поэтому сигнал высокого уровня на единичном выходе триггера 18 не может пройти через элемент И 19, Поскольку включение новой связи оказалось допустимым, то на выходе элемента ИЛИ 15 должен появиться импульс, который будет задержан в элементе 17 задержки на время, в течение которого произойдет установка в единичное состояние триггера 18, Спустя это время импульс с выхода элемента задержки 17 проходит через элемент ИЛИ 16 на вход сброса триггера 18 и сбрасывает его.

После этого отрицательный импульс на выходе одновибратора 20 заканчивается, но на единичном выходе триггера

18 уже имеется низкий потенциал и сигналы "Ошибка" на выходах элемента

И 19 и адновибратора 21 не появляются, В отличие от этого (фиг,бб), если команда включения новой связи оказалась недопустимой, то на выходе элемента ИЛИ 15 импульс не появляется, Триггер 18 не будет сброшен, и после окончания импульса на выходе аднавибратора 20 высокий уровень с единичного выхода триггера 18 может пройти через элемент И !9 на выход

28, Это вызывает срабатывание одновибратора 21, который выдает импульсный сигнал ошибки, который, пройдя через логический элемент ИЛИ 13 на вычитающий вход счетчика 11, .уменьшает его состояние на единицу, т.е. восстанавливает заполнение счетчика

ll .бывшее до поступления ошибочной команды, Ошибочная команда не выполнилась, на коммутатор каналов готов к приему следующей команды.

Коммутатор каналов может находиться в четырех основных состояниях

"00", "01", "10" и "!l", соответствующих состояниям счетчика 5, Эти состояния и возможные переходы между ними показаны на графе (фиг.5) i Состаяние "00" устанавливается после включения коммутатора каналов,при

I общем сбросе и при сбросе на один. такт из состояния "01", В состояние

"00" возможно включение любой одной иэ 15-ти связей "1","2", "3",..., "9" "А" "В" . "Е" "Р" П

S Ф ° ° ф 9 этом происходит перехсд в состояние 01! 3341

Предлагаемый коммутатор каналов автоматически контролирует допустимость выполнения поступившей команды включения некоторой связи, Команды, требующие включения недопустимых

50 в момент принятия команды связей, не выполняются. Благодаря этому повышается надежность работы сети связи, так как уменьшается вероятность потери ценной информации, Прием команды, которая не выполняется, не выво55 дит коммутатор из рабочего состояния.

Оператор и 3ВМ уведомляются о том, что выданная команда отвергнута,. пос7

В состоянии "Ol" разрешено включение второй связи в зависимости от уже вклю.енной первой связи. При включении допустимой связи коммута- . тор переходит в состояние "1О". При .5 попытке включения недопустимой второй связи коммутатор вьщает сигнал ошибки и остается в состоянии "01", При нажатии (повторном) клавиши кла — .ip виатуры 1, соответствующей уже вклю— ченной связи, происходит сброс на один такт в состояние "00 и эта связь размыкается.

В состоянии "10" возможно включение третьей связи в зависимости от двух ранее включенных связей. Если произведено включение допустимой связи, то коммутатор переходит в состояние "11 ". При попытке включения запрещенной связи коммутатор остается в состоянии !Он и выдается сигнал ошибки. При нажатии клавиши, соответствующей одной из уже включенных связей, происходит выключение этой свя- 25 зи (сброс на один такт) и коммутатор переходит в состояние "01".

В состоянии "11" включены три свя— зи. При попытке включить четвертую связь коммутатор не изменяет своего состояния и выдает сигнал ошибки.При нажатии любой из трех клавиш, соответствующих включенным связям, происходит сброс на один такт, связь,разрывается, и коммутатор переходит в состояние "10".

Сигнал общего сброса переводит коммутатор иэ любого состояния ("01", "10" или "11") в состояние "00".

Сигнал ошибки не препятствует выполнению операции по установлению следующей связи. Если эта операция допустимая, то сигналы ошибки снимаются. ле чего коммутатор готов к приему н анализу следующей команды.

Формула изобретения

1. Коммутатор каналов, содержащий блок коммутации, блок памяти соединений и блбк управления коммутацией, причем информационные входы †выхо блока коммутации являются одноименными входами-выходами коммутатора, вход настроечной информапии и вход сопровождения которого соединены с входом настройки и входом тактирования блока управления коммутацией соответственно, выход которого подключен к информационному входу блока памяти соединений, выход которого подключен к управляющему входу блока коммутации, причем блок управления коммутацией содержит счетчик, дешифратор, ключ и элемент И, выход счетчика подключен к информационному входу дешифратора, первый вы:сод которого подключен к управляющему входу ключа, информационный вход которого соединен с входом настройки блока управления коммутацией, о т л и ч а ю— шийся тем, что, с целью повышения коэффициента готовности коммутатора за счет блокировки запрещенных комбинаций соединений, в него введен блок формирования ошибки, а в блок управления коммутацией введены одновибратор, элемент ИЛИ, элемент НЕ, элемент задержки, два шифратора, причем счетчик выполнен реверсивным, второй и третий выходы дешифратора подключены к входам стробирования первого и второго шифраторов соответственно, первые информационные входы которых подключены к входу настройки блока управления коммутацией, вторые информационные входы первого и второго шифраторов соединены с входом признака состояния блока управления коммутацией, вход разрешения перезаписи блока памяти соединений соединен с входом настроечной информации коммутатора, выходы ключа и первого информатора подключены к третьему и четвертому информационным входам второго шифратора соответственно, выход которого соединен с выходом блока управления коммутацией, вход тактирования которого соединен через элемент задержки спервым входом элемента И, выход которого подключен к суммирующему входу счетчика, вычитаю1334155 щий вход которого подключен к выходу элемента ИЛИ, первый и второй входы которого являются входами первого и второго логических условий блока управления коммутацией, второй вход элемента ИЛИ соединен через элемент

НЕ с вторым входом элемента И, вы ход элемента задержки является выходом синхронизации блока управления >0 коммутацией, вход одновибрйтора соединен с входом разряда сброса входа настройки блока управления коммутацией, выход сброса которого соединен с выходом одновибратора и с входом 15 сброса блока памяти соединений, выход которого соединен с выходом признака состояния блока управления коммутацией, вход второго логического условия которого подключен к выходу 20 признака записи информации блока памяти соединений, причем блок фор-, мирования ошибок содержит два эле" мента ИЛИ, элемент задержки, триггер, элемент И и два одновибратора, выход первого элемента ИЛИ подключен через элемент задержки к первому входу второго элемента ИЛИ, выход которого подключен к входу сброса триггера, вход установки которого соединен с 30 входом первого одновибратора и с выходом синхронизации блока управления коммутацией, вход первого логического условия которого соединен с выход дом второго одновибратора, вход кото- З5 рого соединен с выходом элемента, И блока формирования ошибки, первый. и второй входы которого соединены с выходами триггера и первого одновибратора соответственно, входы первого элемента ИЛИ соединены с соответствующими разрядами выхода блока управления коммутацией, второй вход второго элемента ИЛИ соединен с выходом сброса блока управления коммутацией, выход элемента И блока формирования ошибки является выходом признака ошибки коммутатора, выход состояния которого соединен с выходом блока памяти соединений.

2. Коммутатор по п.1, о т л ич а ю шийся тем, что блок памяти соединений содержит группу ячеек памяти и элемент ИЛИ, выход которого является выходом признака записи информации блока, причем каждая ячейка памяти группы содержит элемент И, элемент ИЛИ, триггер и одновибратор, вход которого соединен с выходом триггера и с первым входом элемента

И, выход которого подключен к первому входу элемента ИЛИ, выход которого подключен к входу сброса триггера, входы установки триггеров ячеек

I памяти группы образуют информационный вход группы, выходы одновибраторов подключены к соответствующим входам элемента ИЛИ блока, вторые входы элементов ИЛИ ячеек памяти соединены с входом сброса блока, вторые входы элементов И ячеек памяти группы образуют вход разрешения перезаписи блока, .1 2

1334155

Таблица 1

Св язь ная ная

«111

«р»

»В«

«Э»

«С™!

t 1 «

«Е«

«4«

"2«

«6«

tt1»

«5«

«3«

«411

I! 511

"Я»

tt1«

«9«

» 7 It

"9«

»А«

«А»

«Я«

ttc»

«В«

tlat t

11Е»

»Е»

If Ei l

«4«

"2«

«у»

«3«

11511

«2«

«4«

11211

«6«

»5«

«6«

tI g It

»7«

"А«

«2«

»9«

I tAtl

»9«

ttВ»

«Е»

»С»

«Е«

»р»

tt4tt

«Р»

«1«

«уtt

«2tl

"5«

«5"

«6«

«3«

»3«

«7«

«Я«

«3«

«6«

ttAt1

«В«

«711

11All

tIctt

«А«

«С«

«Рп!

IF lt

«ð«

Ир»

«5»

«1"

«6«

«E I

«3«

«2«

»4»

l l 7 tl

«Я»

«4«

"6"

«С»

»7»

«9«

«711

«9»

«С«

"р«

Включенная

Разрешенная

Включенная

Разрешенная

»9» с

«Р«

ВключенРазрешенная

ВключенРазрешенная!

l 334.1 55

Таблица 2

Связи

Включенные Разрешенные

«3«

»3«

»5«

» 6tl

»5«

«3»

«4« »7»

»С»

«)н

«4", »С«

»7» и!н

«4» нрн

»4«

»0»

»ttt

И/ tt нсн »7»

«8«

«рн

«4tf

»1« и 711

»f911

»А»

"5"

«9»

tt l if

»9«

И !1И

»А»

»9«

»6", "9»

»8»

«4«

»бн ибн

«2«

"8»

I tg tf

»2«

«6н

It) ti

«В»

ffgft IID»!

8!

»Е»

»2«

»7« ИАИ

»РИ

»5» "7» »Р»

»Et!

«2»

«А»

»Аи

»7 It

»В»

»A» «F«

»2» It I t »СИ

»В«

«Ан

»В»

«Сн

«В»

»2»

«А»

«9» »К»

»3»

«Вн

«С» Itttf »Ett

\з 1

»9Il

»0 н t IE It

»F»

»3», ИС»

»В«

ИС»

»В»

11311

I IE«

» «»Р« нуи

ft3»

»Еtl «F»

»рн

«3»

»F«

It6и

«111

»1»

«5»

-9 1

»4", »6«

«2» "5"

1 5»

У нки

Включенные

»7» «С»

ft81t

»711 «8»

" 6 ", и 8»

»8« »9™

%,Р У

«8« IIPII

Разрешенные

1334155

Таблица 3

Вари" Включенные Вари- Включенные Вари- Включенные Вари- Включенные ант связи ант связи ант связи ант связи и н «Ен .Я Э

20 »1» »А» 39

2) н)tt »р» 40

»! ft

58 ttDlt ttEit

»6» »8«

»2»

59 .»D» »F»

22 »2» »4»

»3» нсн

Ч,У °

»9»

60 »Е It »Г»

23

»4»

tf4» »5»

»6", IfFlf

61»!" »3»»5»

У 1

51

24 "2»

»7» »8»

»6»

62 »1» »4»

У У

»р»

»6»

63 »1» »9» »А»

У У

"7" ИА»

25»2", »А»

»7» »Сн

»7»

»

»Вн

64 »2» «4»»6»

t I

»7»

27 »2", ИЕ™

»Flf

»8»

65 "2" »5» »Е»

»81l tt9»

66 It 2», »Ан

9 »9»

»В»

ИВ"

67 »3", ИВ", »С»

tt8tt

10»А»

1Эр»

»8»

68 ff 3fl »6»»Р»

У У

69

» 71t

»4»

»С»

II 7 t1

»5»

»8»

51

»8!!

»6tt

33 »4»

У

34 »4", »6»

»9»

71

»6»

15 »F»

fl 7»

»А", t1F t

53.

54!

АУ

ИРН

35 »4» »Сн

»8»

»Вн

I lD 1t

16 »1» »3»

У

17»l »»4»

»Ви НСИ

»С»

36 »4» »РII

»9", IIE»

37 »5", »7»

)8 »1» »5»

»В»

Ир»

»рн

»Е»

Нр».56

38 »5» »8»

»С» НЕ»

19»1", »9»

ll »Вн

12 »Сн нр»

ttEft

28 "3»»5»

У

29»3» »6™

30 »3» »В»

У

3! »3» ИС»

У

32 »3» »Р»

Э н Ои »А»

Р Э

ИО»

Р j

»Он»Еи

Э

»А« »Вн

1З За!55

Таблица 4

Формат команды

Команда

"Включить связь"

tt tt

О О 6 О О О О О О О О О О О О

О О О О О 0 О О О О О -О О 1 О О

0 О О О О 0 О О О О О 0 1 О О О

О 0 O O 0 O O б

О 0 О О О 0 О О О О 1 О О О О О

О О О О О О О О О 1 О О О О О О

О О О О О О О О 1 О О 0 О О О О

"5" и7и

О О О О 0 О О 1 О О О О О О О О

"9"

О О О О О О 1 О О 0 О О О О О О

О О О О О 1 О 0 О О 0 О О О О О

"А"

О О О О 1 О О О О О О О

"В"

О О О О

О О О 1 О О О О О О О О О О О О

О 0 1 О 0 О О О О О О О О О 0 О

0 1 О О О О О О О О О О О О О О ! О О О О О О О О О О О О О О О

"Е"

ttFtt

"Общий: сброс" О О О О О 0 О О О О 0 О О О О 1

l334155

Фие.:1

l3 i. 155

К1() т "-" !

4 а=7:

) ) 1 *, 4 : 1:Х»

"(у г

1 г

Ф"=-4=(— — 3

|, (L !, ., ф..)

) 1

1 (1„ »", ::)ЦД

Р",7,8

А"

В ,5"

7//,7"

Д tl

//2 и

"b"

° Вп

Г

7 II

Сп

r п5

f u ри

I/ 7

-В"

„Е"

7t/ р (/ 53ч155..—,л

1334155 врем вреня

1 334155 фц, 7 составитель А,Ушаков екР-д И.Попович

Редактор Е.Копча

Корректор С. Шекмар

Заказ 3964/46 Тираж 672 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035., Москва, Ж-35, Раушская наб, д,4/5

Производственно-полиграфическое предприятие, r.Óæãîðîä, ул.Проектная, 4

Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов Коммутатор каналов 

 

Похожие патенты:

Изобретение относится к вычислительной технике, может быть использовано для синтеза однородных коммутационных регистровых структур и позволяет увеличить количество обрабатывающих модулей коммутируемых структурой

Изобретение относится к вычислительной технике, позволяет повысить вероятность безотказной работы однородной вычислительной структуры

Изобретение относится к области вычислительной техники и может быть использовано в системах управления технологическими процессами

Изобретение относится к вычислительной технике и предназначено для построения однородных многомв - шинных вычислительных систем

Изобретение относится к вычислительной технике и предназначено для построения высокопроизводительных вычислительных систем, в частности управляющих систем, работающих в реальном масштабе времени.Цель изобретения - расширение функциональных возможностей и упрощение структуры микропроцессорных систем

Изобретение относится к вычислительной технике и может быть использовано для объединения нескольких процессоров в однородную вычислительную систему или структуру с общей шиной

Изобретение относится к вычислительной технике и позволяет сократить временные затраты при поиске свободного процессора в многопроцессорной вычислительной системе

Изобретение относится к технологии изготовления электрических машин

Изобретение относится к области вычислительной техники и техники связи и позволяет упростить конструкцию коммутационного оборудования

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к вычислительной технике и предназначено для образования коммуникационной линии связи между двумя устройствами

Изобретение относится к вычислительной технике и предназначено для передачи информации между разными системами обработки данных

Изобретение относится к построению многопроцессорных вычислительных систем с синхронной и асинхронной работой процессоров

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для решения задач коммутации процессорных элементов

Изобретение относится к вычислительной технике и микроэлектронике

Изобретение относится к вычислительной технике и может быть использовано при решении задач информационно-поисковой и логической обработки данных в составе векторных ЭВМ и систем и форматирования данных

Изобретение относится к электронным системам коммутации, использующим многопроцессорные устройства, и, в частности, к способу проверки состояния процессора
Наверх