Пороговый логический элемент

 

Изобретение относится к импульсной технике и может быть использовано в вычислительной и измерительной аппаратуре и системах автоматики. Цель изобретения - упрощение и повышение быстродействия. Основу устройства составляет преобразователь весов входов на сумматорах, которые объединены в виде пирамидальной струк- .туры. Повышение быстродействия и сокращение затрат элементов и связей на реализацию обеспечивается за счет выполнения выходного блока формирования порога на элементах И и ИЛИ. 1 ил..

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (И) gg 4 Н 03 K l9/23

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 41857 75/24-21 (22) 23. 01 . 8 (46) 07.09. 88. Бюл. В 33 (72) О.Н. Муэыченко (53) 681.325.65 (088.8) (56) Авторское свидетельство СССР

В 99 1612, кл . H 03 К l9/23, 1983 .

Авторское свидетельство СССР

9 974588, кл . H 03 К 19/23, 1982. (54) ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ (57) Изобретение относится к импульсной технике и может быть испольэовано в вычислительной и измерительной аппаратуре и системах автоматики °

Цель изобретения — упрощение и повышение быстродействия. Основу устройства составляет преобразователь весов входов на сумматорах, которые объединены в виде пирамидальной струк,туры. Повышение быстродействия и сокращение затрат элементов и связей на реализацию обеспечивается за счет выполнения выходного блока формирования порога на элементах И и ИЛИ. 1ил., 1422401

Изобретение относится к автоматике и вычислительной технике и может бьгть использовано для построения систем передачи и переработки дискрет5 чой информации.

Целью изобретения является упрощение и повышение быстродействия.

На чертеже представлена структурная схема примера конкретной реализации порогового логического элемента, Пороговый логический элемент содержит блок 1 сложения по модулю два и пороговый блок 2, блок 1 соединен 15 входами с входами 3 устройства, а выходами — с входами порогового блока

2,, реализующего пороговую функцию "2 и 13", выход которого является выхо-: дом 4 порогового логического элемента. 20

Пороговый блок 2 содержит преобразователь 5 весов семи входов и преобразователь 6 весов шести входов, выходы которого соединены с входами блока 7 формирования порога. 25

Преобразователь 5 весов семи входов содержит преобразователь 8 весов четырех входов и преобразователь

9 весов трех входов, выходы которых соединены с входами узла 10 формирования 30 порогов, содержащего блок 11 формирования порога, равного единице, и блок

12 формирования порога, равного двум.

Преобразователь 6 весов шести входов содержит преобразователи 13 и 14 весов трех входов, выходы которых со35 единены с входами узла 15 формирования порогов, содержащего блок 16 формирования порога, равного единице, и блок 17 формирования порога, равного двум. Каждый из преобразователей

i3 и 14 весов трех входов выполняется также, как и преобразователь 9.

Преобразователь 8 весов четырех входов содержит два преобразователя

18 и 19 весов двух входов, выходы кот орых со едине ны с вх одами у зла 20 формирования порогов, содержащего блок 21 формирования порога, равного единице, и блок 22 формирования орога, равного двум. Преобразователи 18 ! и 19 весов двух входов выполняются как преобразователь 23 весов двух входов.

Преобразователь 9 весов тРех входов содержит преобразователь 23 весов двух входов и узел 24 формирования порогов, содержащий блок 25 фор-мирования порога, равного единице, и блок 26 формирования порога, равного двум, преобразователем весов на один вход является соответствующий вход преобразователя 9,.

Преобразователь 23 весов двух входов содержит элементы И 27 и ИЛИ 28 с параллельно .соединенными входами, выходы которых являются выходами с порогами (весами), равными двум и единице соответственно.

Блок 11, 16, 21, 25 формирования порога, равного единице, выполняется в виде элемента ИЛИ, соединенного входами с выходами соответствующих преобразователей весов двух входов с весами (порогами), равными единице.

Блок 7, 12, 17, 22, 26 формирования порога, равного двум, выполняется. в виде элемента И 29 — 33 соответственно, соединенного входами с выходами соответствующих преобразователей весов входов с весами (порогами), равными единице,. а выходом — с входом элемента ИЛИ 34 — 38 соответственно,.входы которого соединены с. выходами соответствующих преобразователей весов входов с весами, равными. двум, а выход — с выходом блока.

Блок,1 сложения по модулю два содержит группы сумматоров 39, соединенные последовательно, входы сумматоров i-й группы соединены с выходами суммы сумматоров предыдущих групп или с выходами суммы сумматоров предыдуФ щих групп и входами блока, выходы переноса сумматоров 39 являются выхо дами блока.

Функционирование порогового логического элемента происходит следующим образом.

При подаче на входы порогового логического элемента входного кода блок сложения по модулю два формирует на своих выходах число единичных логических сигналов, равное (k/2), т.е. на выходах первого блока сложения по модулю два будет (И2) единичных сиг налов, на выходах 1-го блока сложения по модулю два будет jk/2) единичных сигналов, а на выходах р-ro блока сложения по модулю два будет (k/2 1 единичных сигналов, что сыщеР1 тельствует о наличии на входах устройства не менее (k/2 )2 единичных сигналов. Единичные сигналы с выходов

1422401 р-ro блока сложения по модулю два поступают на входы порогового блока

2, если их число больше или равно а а = -y- т.е. на входы порогового

Р Г элемента подано не менее (а/2 2 единичных сигналов, то на вьмоде блока 2 будет единичный сигнал, в противном случае — нулевой.

Пусть единичные сигналы поданы на входы Х, — Х порогового логического элемента, при этом единичные логические сигналы будут,на выходах переноса трех сумматоров блока 1 сложения по модулю два. Они поступают на вход преобразователя 18 весов двух входов и оба входа преобразователя

19 весов двух входов, что вызывает единичные сигналы на выходе с весом

W = 1 преобразователя 18 и выходах с весами W = 1 и 2 преобразователя 19, выходах с весами W = 1 и 2 преобразователя 5 весов входов и выходе 4 порогового логического элемента.

Таким образом, при подаче на входы порогового логического элемента k- a единичных сигналов на его вьмоде будет единичный сигнал, а при подаче менее а единичных сигналов — нулевой, что обеспечивается с использованием меньшего числа элементов и меньшей задержкой распространения сигнала, а следовательно, большим быстродействием.

Формула из обр ет ения

Пороговый логический элемент, содержащий IIopoI oBbIH 6JIGK выход кОторого является выходом порогового логического элемента, и р блоков сложения по модулю два (р 1), входы каждого из которых, кроме первого, со10 единены с выходами предыдущего блока сложения по,модулю два, входы первого блока сложения по модулю два соединены с входами порогового логического элемента, а каждый блок сложения

15 по модулю два содержит группы сумматоров, входы сумматоров первой группы соединены с входами блока сложения

I по модулю два, входы сумматоров остальных групп соединены с выходами

2р суммы сумматоров предыдущих групп, выходы переноса сумматоров соединены с выходами данного блока сложения по модулю два, о т л и ч а.ю шийся тем, что, с целью упрощения и повы25 шения быстродействия, пороговый блок . Выполнен на преобразователях весов входов и блоке формирования порога, которые реализованы на элементах И и ИЛИ, входы преобразователей весов

gp входов соединены с входами порогового блока, выходы преобразователей весов входов соединены с входами блока формирования порога, входы порогового блока соединены с выходами р-го

1лока сложения по модулю два.

1422401

Составитель О. Скворцов

Редактор О. Головач Техред М.Ходанич корректор М. Васильева

Заказ 4441/57

Тираж 928

Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, E-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г, Ужгород, ул. Проектная, 4

Пороговый логический элемент Пороговый логический элемент Пороговый логический элемент Пороговый логический элемент 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в качестве универсального логического элемента для реализации пороговых и непороговых функций

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств передач и переработки дискретной информации

Изобретение относится к импульсной технике и может быть использовано в системах автоматического управления и связи для приема и передачи информации

Изобретение относится к комбинационным логическим схемам на биполярных транзисторах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к импульсной технике для использования в бесконтактных коммутационных устройствах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к железнодорожной автоматике и телемеханике, а именно к устройствам управления железнодорожной автоматики, и может быть использовано в различных системах электрической централизации, в том числе, в управляющем вычислительном комплексе системы микропроцессорной централизации стрелок и сигналов, предназначенных для малых, средних и крупных железнодорожных станций

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области вычислительной техники и может использоваться для повышения надежности вычислительных и управляющих систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов
Наверх