Устройство для перемножения аналоговых сигналов

 

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является повышение точности. Устройство для перемножения аналого вых сигналов содержит первую и вторую управляемые проводимости, выполненные на первом и втором МОП-транзистора:-: 1 и 2, первый и второй каскады с ьарафазными выходами 3 и 4, первый и второй сумматоры 5 и 6, источник напряжения смещения 7, входы первого и второго сирналов-сомножителей 8 и 9, выход 10. Работа устройства основана на регулировании проводимости канала .второго сигнала-сомножителя с помощью первого сигнала-сомножителк. 1 ил. /г S

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51) 4 С 06 С 7/16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО.ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4220266!24-24 (22) 16.02,87 (46) 07.10;88. Бюл. У 37 (72) А.А.киселев, А.А.Долгий и В.М.Назаренко (53) 681.335 (088.8) (56) Авторское свидетельство СССР

У 661561, кл. G 06 G 7/16, 1977 °

Авторское свидетельство СССР

Ф 1388906, кл. G 06 G 7/16, 1986. (S4) УСТРОЙСТВО ДЛЯ ПЕРЕМНОЖЕНИЯ

АНАЛОГОВЫХ СИГНАЛОВ (57) Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах, Целью изобретения является повышение точности.

Устройство для перемножения аналоговых сигналов содержит первую и вторую управляемые проводимости, выполненные на нервом и втором МОП-транзистора. :

1 и 2, первый и второй каскады с парафазными .выходами 3 и 4, первый и второй сумматоры 5 и 6, источник напряжения смещения 7, входы первого и второго сигналов-сомножителей 8 и 9, выход 10. Работа устройства основана на регулировании проводимости канала второго сигнала-сомножителя с помощью первого сигнала-сомножителя. 1 ил.

f6

1429134

Изобретение относится к электрическим вычислительным устройствам и ожет быть использовано в аналоговых

ычислительных машинах, Цель изобретения - повышение точности, На чертеже изображена функциональная схема устройства для перемножения, аналоговых сигналов. 10

Устройство содержит первый 1 и ! второй 2 МОП-транзисторы, первый 3 и второй 4 каскады с парафазными выодами, первый 5 и второй б сумматоы, источник 7 напряжения смещения, : входы первого 8 и второго 9 сигналов1

1сомножителей, выход 10.

Устройство работает следующим об,разом.

Первое U» и второго Ug входные сигналы-сомножители расщепляются пер вым 3 и вторым 4 каскадами с парафаз, Hûìè выходами на пары противофазных составляющих Ц„ и +Ц соответст .венно. 25

Для простоты пояснения принципа работы коэффициенты усиления первого и второго каскадов 3 и 4 с парафазными выходами принимаются равными единицы.. Напряжения +Up и-"Uz подаются на стоки первого и второго МОП-тран- зисторов 1 и 2 и на четВертые входы второго и первого сумматоров 6 и 5 соответственно. На затворы первого и второго MOII-транзисторов 1 н 2 по:, даются соответственно напряжения U

35 и U, являющиеся линейными комбина,циями противофазных составляющих вто:рого сигнала-сомножителя, напряжения ,.смещения U выходного напряжения 40

:устройства и напряжений со стоков второго и первого МОП-транзисторов

- 2 и 1 соответственно:

Ъ= 4+Цм +К1М"юнх +K»e "» >

1 -Ц +Ъ» + 4ц Uvx - 4с ц» ю (1) .где К,,». ;K,К .„,К вЂ” коэффициенты

45 пропорциональности.

В соответствии с методом узловых напряжений выходное напряжение устройства сЦ, <Фа

U U (2) ь!х» аси, +Веце где ясц,,ещ, - проводимости первого 1 и второго 2 МОП-транзисторов соответственно.

Подставив в выражение (2) значение проводимостей транзисторов, которые зависят как от параметров транзисторов, так и от напряжений, действующих на их электродах, с учетом идентичности транзисторов, можно получить

U1 Ut

Ц «е (3)

ы

Таким образом, из выражения (3) для выходного напряжения устройства видно,.что в нем отсутствует коэффициент, зависящий от параметров МОПтранзисторов. Это повышает стабильность его коэффициента усиления независимо от внешних условий.

Повышение точности работы обеспечивается.за счет компенсации гармоник второго порядка от первого входного и от выходного сигналов в выходном сигнале устройства. Компенсация обеспечивается эа счет линеаризации проводимостей каналов первого 1 и второго 2 МОП-транзисторов путем исключения зависимости проводимости каналов от первого входного и выходного сигналов благодаря подаче этих сигналов на затворы МОП-транзисторов.

Повышение точности перемножения обеспечивается также за счет увеличения стабильности коэффициента усиления устройства при изменении внешних условий. Увеличение стабильности достигается исключением зависимости коэффициента усиления от материала первого 1 и второго 2 MOII-транзисторов, что становится возможным эа счет устранения связи точки объединения истоков первого и второго МОП-транзисторов с шиной нулевого потенциала.

Формула изобретения

Устройство для перемножения аналоговых сигналов, содержащее первую и вторую управляемые проводимости, выполненные соответственно на первом и втором МОП-транзисторах, истоки которых объединены, первый сумматор, первый каскад с парафазными выходами, вход которого является входом первого сигнала сомножителя устройства, источник напряжения смещения, о т л и. " ч а ю щ е е с я тем, что, с целью повышения точности, в него введены второй сумматор и второй каскад с парафазными выходами, причем первый и второй выходы первого каскада с парафазными выходами соединены с первыми входами первого и второго сумма" торов, выходы которых подключены к затворам соответственно первого и второго МОП-транзисторов, выход ис1429134

Составитель О.Отраднов

Редактор Н.Бобкова Техред А. Кравчук

Корректор М.Васильева

Заказ 5128/47 Йираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раущская наб., д. 4/5

Производственно-полиграфическое предприятие, r, Ужгород, ул. Проектная, 4 точника напряжения смещения соединен с вторыми входами первого и второго сумматоров, к третьим входам которых подключены истоки соответственно первого и второго МОП-транзисторов, пер5 вый выход второго каскада с парафазными выходами соединен со стоком первого МОП-транзистора и с четвертым входом первого сумматора, второй выход второго каскада с парафазными выходами соединен со стоком второго.

МОП-транзистора и с четвертым входом второго сумматора, вход второго каскада с парафазными выходами является входом второго сигнала-сомножителя устройства, выходом которого являются объединенные истоки первого и второго

МОП-транзисторов.

Устройство для перемножения аналоговых сигналов Устройство для перемножения аналоговых сигналов Устройство для перемножения аналоговых сигналов 

 

Похожие патенты:

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к автоматике и вычислительной технике и может быть использовано, в частности, в аналого-цифровых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам, вьтолняющим операции умножения, деления и возведения в степень, и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим -вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к вычислительной технике и может найти применение в аналоговых, цифроаналоговых, специализированных устройствах и вычислительных машинах

Изобретение относится к устройству для измерения расхода электроэнергии, содержащему по меньшей мере один преобразователь сигма-дельта, приспособленный для выдачи последовательности цифровых импульсов, цифровой счетчик для суммирования выходного сигнала преобразователя сигма-дельта и средство сигнализации для выдачи выходного сигнала при достижении суммарным сигналом заранее заданной величины

Изобретение относится к вычислительной технике и предназначено для использования в системах обработки и преобразования информации

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в измерительной технике

Изобретение относится к электронике и может быть использовано при обработке аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в цифровых системах управления
Наверх