Инжекционный логический элемент

 

Изобретение относится к импульсной технике. Цель изобретения - расширение функциональных возможностей и повьшение помехоустойчивости инжеКционного логического элемента. Инжекционньй логический элемент содержит два транзистора п-р-п-типа и три транзистора р-п-р-типа. Введение второго транзистора п-р-п-типа позволяет дополнительно реализовать логические функции И,И-НЕ, ИЬШЛИКАЦИЯ за счет организации многоканальных взаимодействующих цепей внутренней коммутации. В ряде комбинаций входных сигналов инжекторы элемента отключены и элемент не реагирует на ложные входные сигналы. 1 ил. ш (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И) Ai (51)4 Н 03 К 19/091

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЦТИЯМ

ПРИ ГКНТ СССР

К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4230425/24-21 (22) 15.04 ° 87 (46) 07.02.89. Бюл. № 5 (71) Московский полиграфический институт (72) А.С.Сидоров и В.С.Туляков (53) 621.374(088.8) (56) Аваев Н.А., Дунин В.Н. и Наумов Ю.Е. Большие интегральные схемы с инжекционным питанием. — М.:

Сов.радио, 1977, с.!59, рис.4.22.

Авторское свидетельство СССР

¹ 860315, кл. Н 03 К 19/091, 1974. (54) ИНжККЦИОННЫй. ЛОГИЧКСКИЙ ЭЛ))П:НТ (57) Изобретение относится к импульсИзобретение относится к импульсной технике и может быть использовано в триггерах, регистрах, счетчиках, арифметических, кодирующих и запоминающих устройствах.

Целью изобретения является расширение функциональных возможностей и повышение помехоустойчивости .инжекционного логического элемента путем многоканальной подготовки элемента к выполнению логических операций.

Ф

На чертеже представлена принципиальная электрическая схема инжекционного логического элемента.

Инжекционный логический элемент содержит первый транзистор 1 и третий транзистор 2, р-п-р-типа, четвертый транзистор 3 п-р-п-типа, дополнительный коллектор транзистора 1 и эмиттер транзистора 2 соединены с третьим ной технике. Цель изобретения — расширение функциональных возможностей и повышение помехоустойчивости инжекционного логического элемента. Инжекционный логическйй элемент содержит два транзистора и-р-и-типа и три транзистора р-и-р-типа. Введение второго транзистора и-р-и-типа позволяет дополнительно реализовать логические функции И,И-НЕ, ИМПЛИКАЦИЯ за счет организации многоканальных взаимодействующих цепей внутренней коммутации. В ряде комбинаций входных сигналов инжекторы элемента отключены и элемент не реагирует на ложные входные сигналы. 1 ил. входом 4 элемента, эмиттер транзистора 1 подключен к шине 5 питания, коллектор транзистора 2 соединен с м (. четвертым входом 6 элемента и с ба- Д зой транзистора 3, эмиттер которого соединен с общей шиной 7, а коллекторы подключены к выходам 8 элемента, коллектор транзистора 1 соединен с д эмиттером второго транзистора 9 р-и-р- р типа и с первым входом 11 элемента, коллектор транзистора 9 соединен с базой пятого транзистора 10 и-р-и-типа и с вторым входом 12 элемента, база транзистора 9 и эмиттер транзистора 10 соединены с общей шиной 7, коллекторы транзистора 10 соединены соответственно с базами транзисторов

1 и 2.

Инжекционный логический элемент работает следующим образом.

14571

Если источник управляющих сигналов фиксирует на входе 12 низкий потенциал (логической "0"), то транзистор

10 закрыт и его коллекторные цепи не проводят тока (по существу, разомкнуты)., что обеспечивает отключение инжектора заряда, построенного на транзисторе 1, и отключение транзистора 2. Поэтому вход 4 не соединен с 10 базой выходного транзистора 3, .состояние которого зависит от сигнала на входе 6.

Если выходной потенциал источника

12 управляющих сигналов фиксируется 15 на высоком уровне (логическая ."1"), то транзистор 10 открывается и создает коллекторные Токи, отпирающие по базовым цепям транзисторы 2 и 1.

Важно подчеркнуть, что при высоком 20 потенциале на входе ll и при включении транзистора 1, коллекторная цепь которого начинает питать эмиттерную цепь транзистора 9, образуется цепь положительной обратной связи (ПОС): база транзистора 10 — база и второй коллектор транзистора 1 эмиттер транзистора 9 — база транзистора 10, которая позволяет форсировать включение транзистора 10. При З0 наличии на входе II сигнала низкого уровня цепь ПОС не действует.

Полагая, что на вход 4 поступают сигналы Х „ на вход 6 — сигналы Х на вход 11 — сигналы Х, на вход З5

12 - сигналы Х, на выходе 8 формируются сигналы У, покажем логику функционирования предлагаемого элемента.

Если на входе Х „ фиксирован сигнал логического нуля, а на входе Х фик- 40 сирован сигнал логической единицы, то по входам Х и Х будет реализована логическая функция И с таблицей истинности х х 45

0 0 0

0 1 0

1 0 0

1 l 1

Если на входе Х, фиксирован сиг- 50 нал логического нуля,. а на входе Х фиксирован .сигнал логической единицы, то по входам Х2 и Х4 реализуется логическая функция ИИПЛИКАЦИЯ (аналогичная функция будет реализо- 55 вана по входам Х < и 7 > при фиксации

Х„=О, Х =1) с таблицей истинности

Х< Х< У

58

0 0 1

0

1 0 0

1 l 1

При фиксации на входе Хз и Х ло1 гической единицы по входам Х „ и Х. реализуется логическая функция 2И-НЕ с таблицей истинности

Х, Х2У

0 0 1

0 1 1

1 0 1

1 1 0

При фиксации на входах Х, и Х „

HJIH HB BXOpBX Х q H X 2 HJIH HB Х 2 JIOгического нуля независимо от состояния других входов на выходе 8 всегда будет логическая единица, При фиксации на входах X и Х > логической единицы или при фиксации на входе

Х2 логической единицы и на входе Х логического нуля независимо от состояния других входов на выходе 8 всегда будет логический нуль. При фиксации на входе Х 4.логического нуля инжектор на транзисторе 1 будет закрыт и входы 4 и 11 будут отключены от транзистора 3, За счет этого достигается повышение помехоустойчивости инжекционного логического элемента.

Таким образом, в предложенном элементе реализованы новые функциональные возможности (в частности, выполнение логических функций И,И-НЕ, ИМПЛИКАЦИЯ) за счет организации многоканальных взаимодействующих цепей внутренней коммутации. За счет того, что в ряде комбинаций входных сигналов инжекторы элемента отключены и элемент не реагирует на ложные входные сигналы, достигается повышение помехоустойчивости. формула изобретения

Инжекционный логический элемент, содержащий первый транзистор р-и-ртипа, эмиттер которого соединен с шиной питания, коллектор подключен к первому входу и эмиттеру второго транзистора р-п-р-типа, база которого соединена с общей шиной, а коллектор — с вторым входом, эмиттер третьего транзистора р-и-р-типа соединен с третьим входом, коллектор — с чет14571 в-1

Составитель А.Янов

Редактор A.Ìoòûëü Техред М.Дидык КоРРектоР В.Бутяга

Заказ 7493/5? Тираж 879 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4 вертым входом и базой четвертого транзистора и-р-n"òèïà, змиттер которого соединен с общей шиной, а коллектор подключен к выходу, о т л и5 ч ающии ся тем, что, с целью расширения функциональных возможностей и повышения помехоустойчивости, в него введен пятый транзистор и-р-птипа, база которого соединена с кол- 10 лектором второго транзистора, эмит58 6 тер — с общей шиной, а первый и второй коллекторы соответственно с базами первого и третьего транзисторов, эмиттер которого соединен с дополнительным коллектором первого транзистора, дополнительные коллекторы четвертого транзистора соединены с соответствующими дополнительными выходами.

Инжекционный логический элемент Инжекционный логический элемент Инжекционный логический элемент 

 

Похожие патенты:

Изобретение относится к импульсной технике, а именно к многозначным элементам с инжекционным питанием, и .может быть использовано для построения цифровых логических устройств, Цель изобретения - сокращение площади при реализации на кристалле и уменьшение потребляемой мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники , механики и автоматики

Изобретение относится к импхмьсной технике и может быть использовано в интегральных схемах

Изобретение относится к области импульсной техники и может быть использовано в цифровых интегральных устройствах автоматики и вычислительной техники

Изобретение относится к области импульсной техники и предназначено для использования в микроэлектронных системах цифровой автоматики и вычислительной техники

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и предназначено для использования в многоуровневых арифметических устройствах с инжекционным питанием

Изобретение относится к импульсной технике, предназначено для построения систем сбора и обработки информации в больших интегральных схемах на основе инжекционной логики

Изобретение относится к импульсной технике и может быть использовано в многоуровневых арифметических устройствах с инжекционным питанием

Изобретение относится к импульсной технике и может быть использовано в цифровых устройствах различного назначения

Изобретение относится к импульсной технике и предназначено для использования в качестве выходного буферного уст2 ройства для БИС И2Л-типа

Изобретение относится к цифровой технике и может быть использоваться в качестве выходной буферной.схемы для интегральных схем И2Л типа
Наверх