Перестраиваемый селектор импульсных последовательностей

 

Изобретение относится к импульсной технике и может быть использовано в устройствах измерения временных параметров импульсных последовательностей, а также в устройствах синхронизации. Цель изобретения - расширение функциональных возможностей за счет обеспечения возможности селекции периодической последовательности импульсов по периоду следования и фазе из потока входных сигналов с периодами, равными или кратными периоду селектируемой последовательности. Перестраиваемый селектор импульсных последовательностей содержит генератор 1 тактовых импульсов, счетчик 2 импульсов, шину 3 управления, триггеры 4, 16,22, блок 5 непрерывной записи, мультиплексор 14, элемент 15 совпадения, одновибраторы 21 и 23. Блок 5 непрерывной записи включает в свой состав счетчики 6 и 7 импульсов, запоминающие блоки 8 и 9, элемент ИЛИ 10, элемент 11 совпадения. Поставленная цель достигается за счет введения решающего блока 12, блока 13 управления счетом, шин 17 и 18 управления, блоков 19 и 20 непрерывной записи. В описании изобретения приведены принципиальные электрические схемы решающего блока 12 и блока 13 управления счетом. 2 з.п. ф-лы. 8 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК р4 Н ОЗК 5/19

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСИОМЪ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ПЯЛИТ СССР (21) 4230064/24-21 (22) 14.04.87 (46) 23. 04. 89. Бюл. Я- 15 (72) Г.Н.Верещагина и В.N.Äåìüÿíåíêo (53) 621.374.33(088.8) (56) Авторское свидетельство СССР

У 940287, кл. Н 03 К 5/19, 1982. (54) ПЕРЕСТРАИВАЕМЫЙ СЕЛЕКТОР ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ

„„SU„„1474836 А1 (57) Изобретение относится к импульсной технике и может быть использовано в устройствах измерения временных параметров импульсныхпоследовательностей, а также в устройствах синхронизации.

Цель изобретения- расширениефункциональных возможностей за счет обеспече-, ния возможности селекции периодической последовательности импульсов по периоду следования и фазе из потока

14 74836 входных сигналов с периодами, равными или кратными периоду селектируемой последовательности. Перестраиваемый селектор импульсных последовательностей содержит генератор 1 тактовых импульсов, счетчик 2 импульсов, пину 3 управления, триггеры 4,16 и

22, блок 5 непрерывной записи, мультиплексор 14, элемент 15 совпадения, одновибраторы 21 и 23. Блок 5 непрерывной записи включает в свой

Изобретение относится к импульсной технике и может быть использовано в устройствах измерения временных параметров импульсных последовательностей, а также в устройствах синхронизации.

Цель изобретения — расширение функциональных возможностей путем обеспечения возможности селекции периодической последовательности импульсов по периоду следования и фазе из потока входных сигналов с.периодами, равными или кратными селектируемой последовательности.

На фиг. 1 показана структурная электрическая схема селектора, на фиг. 2 — структурная электрическая схема решающего блока; на фиг. 3— структурная электрическая схема блока управления счетом; на фиг. 4 — 8 временные диаграммы, поясняющие работу селектора.

Селектор содержит генератор 1 тактовых импульсов, выход которого соединен со счетным входом счетчика 2 импульсов, входы управления которого поразрядно соединены с первой шиной

3 управления, а выход переполнениясо счетным входом первого триггера 4.

Выход генератора 1 соединен с первым и вторым входами блока 5 непрерывной записи, который содержит первый 6 и

;второй 7 счетчики импульсов, входы прямого счета которых соединены соответственно с первым и вторым входами блока 5, а выходы - поразрядно с адресньи входами соответственно пер" вого 8 и второго 9 запоминающих блоков, выходы которых соединены соотll0

35 состав счетчики 6 и 7 импульсов, запоминающие блоки 8 и 9,элемент ИЛИ 10, элемент 11 совпадения. Поставленная цель достигается за счет введения решающего блока 12, блока 13 управления счетом, шин 17 и 18 управления, блоков 19 и 20 непрерывной записи °

В описании изобретения приведены принципиальные электрические схемы решающего блока 12 и блока 13 управления счетом. 2 з.п. ф-лы, 8 ил. ветственно с первым и вторым входаьи элемента ИЛИ 10, выход которого соединен с первым входом элемента 11 совпадения, выход которого соединен с выходом блока 5 и с первыми входами решающего блока 12 и блока 13 управления счетом, пятый выход которого соединен с первым входом мультиплексора 14, адресный вход которого соединен с первым входом элемента 15 совпадения и с выходом второго триг" гера 16, R-вход которого соединен с второй пинай 17 управления и четвертым входом решающего блока 12, пятый вход которого соединен с третьей шиной 18 управления, а первый выход с одиннадцатым входом второго блока

19 непрерывной записи, восьмой вход которого соединен с инверсным выходом триггера 4, шестым и восьмым входами блока 5, четвертым входом блока 13 и с шестым и восьмым входами третьего блока 20 непрерывной записи, выход которого соединен через первый одновибратор 21 с $-входом триггера

22, К-вход которого через второй одновибратор 23 соединен с входной пиной, с девятым и десятым входами блока 5, с девятым входом блока 19 и с десятым входом блока 20. Выход элемента 15 совпадения соединен с выходной пиной, а второй вход - с выходом триггера 22 и вторым входом мультиплексора 14, выход которого соединен с девятым входом блока 20 и первый и второй входы которого соединены с втбрым входом блока 13 и с выходом генератора 1, третий и четвертый входы — с четырнадцатым вхо14 74836 дом блока 19, с выходом переполнения счетчика 2, с третьим и четвертым входами блока 5 и с третьимн входами блоков 12 и 13. Пятый и седь- 5 мой входы блока 20 соединены с седьмьм входом блока 19, с пятым и седьмым входами блока 5 и с прямым выходом триггера 4. Первый и второй входы блока 19 соединены соответственно с первым и вторьм выходами блока 13, третий и четвертый выходы которого соединены соответственно с двенадцатым и тринадцатым входами блока 19, десятый вход которого соединен с выходом блока 5, пятый и шестой входы " с пиной 3 управления, а выход с вторым входом блока 12, второй и третий выходы которого соединены соответственно с С-входом триггера 16 и пятым входом блока 13. Входы установки начального состояния счетчиков . 6 и 7 соединены соответственно с третьим и четвертым входаьи блока 5, а младшие разряды входов управления — 25 соответственно с пятым и шестьм входами блока 5. Входы чтеже/запись запоминающих блоков 8 и 9 соединены. соответственно с седьмьм и восьмым входами блока 5. Информационные входы блоков 8 и 9 соединены с девятым входом блока 5, десятый и одиннадцатый входы которого соединены соответственно с вторым и третьим входами элемента 11 совпадения. Входы обратного счета счетчиков 6 и 7 соединены соответственно с двенадцатым и тринадцатым входами блока 5, четырнадцатый вход которого соединен с входаьи установки счетчиков 6 и 7.

Решающий блок 12 содержит элемент

24 сравнения, входы первой и второй групп входов которого поразрядно соединены с выходами соответственно первого 25 и второго 26 счетчиков импульсов. Счетный вход счетчика 26 соединен с прямым выходом триггера 27.

Первый выход элемента 24 сравнения соединен с первым выходом блока 12 и первым входом .элемента 28 сравнения, вь ход которого соединен с вторым вы50 ходом блока 12, второй вход — с инверсным выходом триггера 22,третий вход с С-входом триггера 27 н входом установки "0" счетчика 25, счетный вход которого соединен с первим входом блока 12, второй и третий входы которого соединены соответственно с

$-и С-входаьм триггера 27, четвертьп1, и пятый входы соответственно с входом установки начального состояния и управляющими входами счетчика 26, а третий выход — с вторьм выходом блока 12.

Блок 13 управления счетом содержит первый мультиплексор 29, первый и вт ор ой выходы к от ор or о с оеди не ны соответственно с первым и вторым выходами блока 13, третий и четвертый входы которого соединены соответственно с первым и вторым выходами второго мультиплексора 30, S-вход триггера 31 соединен с выходом первого элемента 32 сравнения и с первыми входами второго и третьего элементов 33 и 34 совпадения, вторые входы которых соединены соответственно с инверсньм и прямым выходами триггера 31. Первый вход элемекга 32 совпадения соединен с первым входом блока 13, второй вход которого соединен с третьими входами элементов 33 и 34 совпадения и с первым и вторым входами соответственно первой и второй групп входов мультиплексора 29, третий вход - с R-axopoM триггера 31, четвертый вход — с адресными входами мультиплексоров 29 и 30, -.ятый вход— с вторым входом элемента 32 совпадения, выход которого соединен с пятьм выходом блока 13. Выход элемента 33 совпадения соединен с вторым и первым входами соответственно первой и второй групп входов мультиплексора

29. Выход элемента 34 соединен с вторым и первым входами соответственно первой и второй групп входов мультиплексора 30, первый и второй входы соответственно первой и второй групп входов соединены с шиной потенциала логического "0".

Селектор работает следуюпп м образом.

На пину 3 управления подается код

N, определяющий величину селектируемого периода Т = с М. Счетчик 2 с коэффициентом пересчета N производит пересчет импульсов (фиг.4б), поступаюпп и с генератора 1 с периодом следования е (фиг.4а).

Счетчики 6 и 7 импульсов по сигналам генератора 1 формируют адреса sanucu и считывания для запоминающих блоков 8 и 9.соответственно, причем когда одно запоминающее устройство находится в режиме записи, другое— в режиме считывания ° Режимы записи

5 14748 и считывания запоминающих устройств устанавливаются по сигналам с выходов триггера 4 (фиг.4в) .

На фиг.4г показана последовательHocTh входных сигналов

8К фиг.4д, е — информация, записанная в запоминающих блоках 8 и 9.

Начальное положение счетчика, формирующего адрес считывания по сигналам, поступающим на его вход управления, устанавливается на единицу больше, чем счетчика, формирующего адрес записи, адрес считывания в один и тот же момент, времени всегда на единицу больше адреса записи в тот же момент времени. Поэтому сигнал на выходе элемента ИЛИ 10 опережает записанный в блоке 8 или 9 сигнал на один такт (фиг.4ж). Это позволяет без 2р искажения выделить передний фронт входного сигнала на выходе элемента

11 совпадения (фиг.4з), если его период следования совпадает с заданным

Т с точностью, равной периоду сле- 25 дования тактовых импульсов генератора 1, и сохранить период следования входных сигналов. Если на входе селектора присутствуют несколько последовательностей импульсов с периодом ЗО следования, pBBHbIM селектируемому, но смещенных по времени одна относительно другой на величину, не превышающую период селекции, а также импульсы с периодом следования, кратным

35 селектируемому, то на выходе блока непрерывной записи временное расположение и период следования входных сигналов полностью повторяются. На фиг.5а и ба представлен один из вариантов расположения сигналов, где 1, 4,5-й импульсы принадлежат последовательности с периодом, равным Т,/3, 2, 3-й импульсы — двум последовательностям с периодом следования, равным

Т, Решающий блок 12, блок 13 управления счетом и второй блок 19 непрерывной записи обеспечивают нахождение первого полезного сигнала (второго импульса), запись его с выхода блока 5 через блок 13 управления (с первого входа через пятый выход) и

1 через мультиплексор.14 в блок 20.

Для нахождения полезного сигнала (второго импульса) информация в блоке 19 записывается так же, как и в блоке 5„a считывание информации из блока 19 осуществляется сначала с нуля в прямом направлении до появле3S б ния первого импульса на выходе блока 5 (направление считывания из блока 19 изображено стрелками на фиг.5а вверху, а порядок смены адресов и моменты появления сигналов на выходе элемента ИЛИ блока 19 — на фиг.56).

Счетчик блока 19, находящийся в режиме считывания, не изменяет своего состояния, а по окончании первого импульса (фиг.5а) счет производится в обратном направлении до нуля, а затем со значения М, поступающего на его управляющие входы (пя тый и шестой входы блЬка 19), — в направлении

"0". Так как расстояния между концом первого и началом четвертого импульсов и между концом пятого и началом первого равны (это импульсы одной и той же последовательности), то четвертый импульс на выходе блока

5 выделяется одновременно с пятым импульсом с выхода элемента ИЛИ блока 19, пятый импульс — с четвертым импульсом, в конце появляется третий импульс (фиг.5а). Установка в нулевое состояние счетчиков считывания в блоках 19 и 5 происходит одновременно, в результате чего второй импульс (фиг.5а) не успевает пройти на выход элемента совпадения блока 19.

Таким образом, если импульс, относительно которого проведено "зеркальное" считывание информации с второго блока 19 (импульс симметрии считывания), принадлежит последовательности с периодом следования, кратным периоду селекции, то на выходах блока 5 н элемента совпадения блока 19 имеется еще хотя бы одна пара импульсов, совпадающих один с другим,по времени

Р- (колич ес т во совпадений за висит от номера краткости) .

Импульс симметрии еще в начале считывания переписывается из блока 5 в блок 20 следующим образом. В начальном состоянии счетчик 25 и триггер 27 решающего блока 12 (фиг.2) импульсом переполнения с выхода счетчика 2 устройства по третьему входу блока 12 устанавливаются в состояние логического "0", счетчик 26 блока 12 и триггер 16 внешним импульсом по четвертому входу и нулевым кодом на шине 18 блока 12 — также в состояние логического "0".

По заднему фронту импульсов, поступающих с выхода блока 5 на первый вход решающего блока 12, счетчик 25

14 74836

30 увеличивает состояние разрядов на единицу. На фиг. 5н,г представлено состояние выходов А» В и А=В элемента 24 сравнения соответственно.

При. А=О и В=О первый импульс с выхода блока 5 проходит с первого входа блока 13 управления счетом на выход элемента 32 совпадения (фиг. 5д) и с пятого выхода блока 13 управления 10 счетом через мультиплексор 14 по сигналу логического "0" с ныхода триггера 16 на девятый вход блока 20. После окончания импульса симметрии на третий вход элемента 11 совпадения блока 19 пос тупа ет .си гнал ра зр ешения (фиг.5в), в результате чего совпадаюире по времени импульсы кратной последовательности поступают на выход блока 19 (фиг.5е), н результате чего триггер 27 решающего блока 12 по Sвходу и счетчик 26 импульсов по переднему фронту переводятся в состояние логической "1" (фиг. 5*, з) .

По окончании периода времени Т 25 импульс переполнения с выхода счет" чика 2 (фиг. 5и) устанавливает счет-. чик 25 и триггер 27 своим задним фронтом в состояние логического "0" (на фиг.5к представлен сигнал с инверсного выхода триггера 27), при этом сигнал на выходе элемента 28 совпадения (фиг.5л) отсутствует, состояние триггера 16 по С-входу не меняется, на выходе триггера 16 со35 храняется напряжение логического 0 и на запись в блок 20 продолжают поступать сигналы с выхода блока 5. На втором этапе Т обработки входной информации в качестве импульса сим- 40 метрии считывания выбирается второй импульс из входной пачки импульсов (фиг.ба), так как сигнал разрешения с третьего выхода решающего блока f2 (фиг.бб) поступает, когда счетчик 25 импульсов устанавливается в состояние, равное "1", т.е. после прохождения первого импульса пачки, при этом второй входной импульс с выхода блока 5 через элемент 32 совпадения блока 13 упранления счетом (фиг.бв) переписывается в блок 20. Диаграмма расположения сигналов на выходе элемента ИЛИ блока 19 представлена на фиг.б.

По окончании второго входного импульса на третий вход элемента совпадения блока 19 поступает сигнал разрешения (фиг.бд)в результате логического умножения его .с сигналами с выхода элемента ИЛИ (фиг.бг) и входных сигналов, на выходе блока 19 в течение текущего периода Т, сохраняется напряжение логического "0" (фиг.бе), состояж е триггера 27 решающего блока ло инверсному ныходу остается равным "1" (фиг.бж).

При поступлении импульса переполнения с выхода счетчика 2 на третий вход решающего блока 12 (фиг.бз) состояние на первом выходе решающего блока 12 равно логической "1" (фиг.бд), в результате на выходе элемента 28 совпадения по началу импульса переполнения формируется короткий импульс длительностью, определяемой величиной времени задержки сигнала на элементах 24 и 26 блока 12 (фиг.би). Этот импульс устанавливает третий триггер 16 по С-входу в состояние "1" (фиг.áK). При этом на де-вятый нход блока 20 через мультиплексор 14 начнут поступать сигналы с инверсного выхода триггера 22, а через. элемент 15 совпадения — выходные сигналы с прямого выхода триггера 22.

Блок 20 работает после этого н режиме коррекции запнсанног в нем второго импульса, чтобы с течением времени из-за небольших отклонений периода следования нходньл< импульсов от периода селекции Т,. записанный в блок 20 импульс не сместился относительно входного. При этом записанный в одном из запоминающих блоков блока 20 (по 4 и 5-му адресам, фиг. 7а) импульс, принадлежавший последовательности, период следования импульсов в которой несколько меньше периода селекции, считывается из него на следующем интервале Т на один такт раньше (фиг.7б), н результате логического умножения его на входной сигнал (фиг. 7в) в схеме совпадения, на выходе блока 20, появляется импульс с неразрушенным передним фронтом (фиг.7г), по которому, как и в известном селекторе, срабатывает одновибратор 21 (фиг. 5д), а триггер 22 ло S-входу устанавливается н состояние логической "1" (фиг. 7ж), а затем возвращается в состояние логического "0" по заднему фронту входного сигнала импульсом с выхода одновибратора 23 (фиг.7е), благодаря чему на выходе триггера 22, как и в известном селекторе, восстанавливается

1474836 10

40

55 первоначальная длительность входного сигнала.

Выходной импульс с прямого выхода триггера 22 поступает через элемент

15 совпадения на входную шину селектора, а также через мультиплексор 14 на запись в блок 20 и записывается на втором такте Т по 3 и 4-му адресам, на третьем по 3 и 4-му адресам и т.д. Непрерывный процесс записи отселектированного сигнала с последующим его считыванием от периода к периоду. Т- обеспечивает коррекцию записанного в блок 20 второго импульса.

Блок 13 управления счетом (фиг.3) обеспечивает поступление импульсов от генератора 1 на прямой вход счетчика, формирующего в данный момент адреса записи в течение периода Т, а также на прямой вход счетчика, формирующего адреса считывания до момента появления импульса симметрии считывания (фиг.5д), а затем после окончания импульса симметрии — подачу счетных импульсов на вход обратного счета до конца периода Т

На фиг. 8а представлено напряжение, поступающее с выхода триггера 4 через четвертый вход блока 13 управления счетом на адресные входы мультиплексоров 29 и 30 и обеспечивающее чзменение режимов счета счетчиков блока 20 одновременно с изменением режима запись/считывание запоминающих блоков. В начале периода Тс триггер 31, установленный импульсом переполнения счетчика 2 (фиг.8б) в состояние логического "0" (фиг.8в), запрещает прохождение тактовых импульсов (фиг.8г) с второго входа блока 13 на выход элемента 34 совпадения (фиг.8е) и разрешает прохождение их на выход элемента 33 совпадения (фиг.8ж).

С второго входа блока 13 управления счетом тактовые импульсы по сигналу "Лог."0" на четвертом входе блока 13 поступают на первый выход первого мультиплексора 29 (фиг.8з) непосредственно и через элемент 33 совпадения (фиг.8ж) на второй выход мультиплексора 29 (фиг.8и), при этом на первом и втором выходах мультиплексора 30 (фиг.8к), а следовательно, и на входах обратного счета счетчиков .пока 19 тактовые импульсы отсутствуют. При появлении импульса аимметрии с выхода элемента 32 сов" падения (фиг.8д) в соответствии с фиг.8е-л тактовые импульсы присутствуют только на первом выходе блока 13 (фиг.8з) (работает счетчик адреса записи блока 20) . По окончании импульса симметрии триггер 31 изменяет свое состояние на противоположное (фиг.8в), разрешает прохождение тактовых импульсов (фиг.8г) на выход элемента 34 совпадения (фиг.8е) и через мультиплексор 30 на четвертый выход блока 13, что приводит к подаче тактовых импульсов с четвертого выхода блока 13 управления счетом (фиг.8л) на вход обратного счета счетчиков адреса считывания блока 20, при этом поступление их на прямой . вход с .второго выхода блока 13 (фиг.8и) прекращается. При изменении напряжения на четвертом входе(фиг,.8а) блока 13 управления на противоположное, а следовательно, и на адресных входах мультиплексоров 29 и 30, что соответствует изменению режимов работы чтение - запись запоминающих устройств блока 20, поступление тактовых импульсов на первый выход блока 13 идентично описанному для второгс выхода, на второй. выход — для первого выхода, на третий выход для четвертого выхода, а на четвертый выход — для третьего выхода (фиг.8б-л).

Предлагаемый селектор по сравнению с известным позволяет выделять одну периодическую последовательность импульсов иэ потока входных сигналов, период следования которых равен или кратен периоду селектируемой последовательности.

Формула из обр ет ения

Перестраиваемый селектор импульсных последовательностей, содержащий последовательно соединенные генератор тактовых импульсов, счетчик импульсов и первый триггер, причем выход генератора тактовых импульсов соединен с первым и вторым входами блока непрерывной записи, содержащего первый и второй счетчики импульсов, входы прямого счета которых соединены соответственно с первым и вторым входами блока непрерывной записи, входы установки начального состояния соединены соответственно с третьим и четвертым входами блока

14 74836 l2 непрерывной записи, мпадщие разряды входов управления соединены соответственно с пятым и шестым входами блока непрерывной записи, а выходы поразрядно соединены с адресными входами соответственно первого и второго запоминающих блоков, входы чтение запись которых соединены соот-. ветственно с седьмьпч и восьмым входами блока непрерывной записи, информационные входы - с девятым входом блока непрерывной записи, а выходы — соответственно с первым и вторым входами элемента ИЛИ, выход которого соединен с первым входом элемента совпадения, второй вход которого соединен с десятым входом блока непрерывной записи, а выход — с выходом блока непрерывной записи, причем третий и четвертый входы блока непрерывной записи соединены с выходом. переполнения счетчика импульсов, пятый и шестой входы — соответственно с прямым и инверсным выходами первого триггера, седьмой и восьмой входы — соответственно с прямым и ,инверсным выходами первого триггера, девятый и десятый входы — с входной шиной, а также второй триггер, выход которого соединен с первым входом элемента совпадения, выход которого соединен с выходной шиной, а второй вход — с выходом третьего триггера, S- u R-входы которого соединены с выходами соответственно первого и второго одновибраторов, причем вход второго одновибратора соединен с входной шиной, а входы управления счетчика импульсов поразрядно соединены с первой шиной управления, отличающийся тем, что, с целью расширения функциональных возможностей путем обеспечения возможности селекции периодической последовательности импульсов по периоду и фазе из потока входных сигналов с периодами, равными или кратными периоду селектируемой последовательности,в него введены второй и третий блоки непрерывной записи, решающий блок, вторая и третья пыны управления и блок управления счетом; первый и второй выходы которого соединены соответственно с пер1 вым и вторым входами второго блока непрерывной записи, третий и четвертый выходы — соответственно с двенадцатым и тринадцатым входами второго

55 блока непрерывной записи, образованными входами обратного счета соответственно первого и второго счетчиков блока непрерывной записи„пятый выход — с первым входом мультиплексора, первый вход — с выходом первого блока непрерывной записи, с первым входом решающего блока и десятым входом второго блока непрерывной записи, второй вход — с первым и вторым входами третьего блока непрерывной записи и с выходом генератора тактовых импульсов, третий вход — с третьим входом решающего блока, с выходом переполнения счетчика импульсов, с третьим и четвертым входами третьего блока непрерывной записи и с четырнадцатым входом второго блоха непрерывной записи, который образован входами установки в "О" первого и второго счетчиков импульсов блока непрерывной записи, четвертый вход— с инверсным выходом первого триггера, шестым и восьмым входами третьего блока непрерывной записи и с восьмым входом второго блока непрерывной записи, пятый и шестой входы которого соединены с первой шиной управления, седьмой вход — с пятым и седьмым входами третьего блока непрерывной записи и с прямым выходом первого триггера, девятый вход — с входной пиной и десятым входом третьего блока непрерывной записи, выход - с вторьпч входом решающего блока, а одиннадцатый вход, который является третьим входом элемента совпадения блока непрерывной записи, — с первым выходом решающего блока, четвертый вход которого соединен с второй шиной управления и К-входом второго триггера, пятый вход — с третьей шиной управления, второй и третий выходы — соответственно с С-входом второго триггера и пятым входом блока управления счетом, причем выход второго триггера соединен с адресным входом мультиплексора, второй вход которого соединен с выходом третьего триггера, а выход - с девятым входом третьего блока непрерывной записи, выход которого соединен с входом первого одновибратора.

2. Селектор по п.1, о т л и ч а юшийся тем, что решающий блок содержит первый и второй счетчики импульсов, выходы которых поразрядно соединены с входами соответственно

1З 147 первой и второй групп входов элемента сравнения, первый выход которого соединен с первым выходом решающего блока и с первым входом элемента совпадения, выход которого соединен с вторым выходом решающего блока, а второй вход — с инверсным выходом триггера, прямой выход которого соединен со счетным входом второго счетчика импульсов, причем счетный вход первого счетчика импульсов соединен с первым входом решающего блока, вто-. рой вход которого соединен с $-входом триггера, С-вход которого соединен с входом установки в "0" первого счетчика импульсов, третьим входом лемента совпадения и третьим входом ешающего блока, четвертый и пятый ходы которого соединены соответственно с входом установки начального состояния и управляющими входами второго счетчика импульсов.

3. Селектор по п. 1, о т л и ч аю шийся тем, что блок управления счетом содержит первый элемент сравнения, первый вход которого соединен с первым входом блока управления счетом, а выход — с первыми входами второго и третьего элементов сравнения и $-входом триггера, инверсный и прямой выходы .которого соединены с

4836 14 вторыми входами соответственно второго и третьего элементов совпадения, третьи входы которых соединены с вторым входом блока управления счетом, а также с первым и вторым входами соответственно первой и второй групп входов первого мультиплексора, второй и первый входы соответственно первой и второй групп входов которого соединены с выходом второго элемента совпадения, а первый и второй выходы - соответственно с первым и вторым выходами блока управления

15 счетом третий и четвертый выходы которого соединены соответственно с первым и вторым выходами второго мультиплексора, первый и второй входы соответственно первой и второй групп входов которого соединены с шиной потенциала логического "0", а второй и первый входы соответственно первой и второй групп входов — с выходом третьего элемента совпадения, первый

25 вход которого соединен с пятым выходом блока управления счетом, причем

К-вход триггера соединен с третьим входом блока управления счетом, четвертый вход которого соединен с адЗО ресными входами первого и второго мультиплексоров, а пятый вход — с вторым входом первого элемента совпадения.

34 74836 ня

1414836

14 74836

В g3e>g

ii>sos a

Фиа 7,йтс

1 3R

I 6 37c ртс

i зтс а

i 3 а тс

Составитель С. Будович

Редактор А. Коэорнз Техред Л.Сердюкова. КорректорИ. Муска

Закаэ 1910/5á Тираж 880 Подписное

ВНИИПИ Государственного комитета но иэобретениам и открытиям при ГЕНТ СССР

113035, Москва, X-35, Рауаская наб., д. 4/5

Проиэводственно-иэдательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

2.Т4

4Ьа8

Зтс

13 тс а

Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей Перестраиваемый селектор импульсных последовательностей 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в устройствах управления и контроля при передаче и обработке информации

Изобретение относится к электротехнике , в частности к технике управления, например электроприводам, и может быть использовано для фазовой и частотной коррекции сигналов, сформированных на основе импульсной последовательности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для вццеления малой разности частот двух импульсных последовательностей, например, в схемах контроля работы резервированных высокостабильных генераторов импульсов

Изобретение относится к импульсной технике и може.т быть испольэовано в устройствах управления, измерения и обработки информации

Изобретение относится к электротехнике и может быть исп

Изобретение относится к измерительной технике и автоматике и может быть использовано для порогового контроля смеси детерминированных и случайных величин, представленных в виде изменяющихся во времени периода или длительности входного периодического сигнала, а также в системах автоматического регулирования, в колен в виде изменяющихся во времени периода или длительности сигнала

Изобретение относится к импульсной технике и может быть использовано в контрольно-измерительной аппа .ратуре и устройствах автоматики

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх