Запоминающее устройство с обнаружением ошибок

 

Изобретение относится к запоминающим устройствам и может быть использовано в устройствах передачи информации, содержащих запоминающие устройства. Цель изобретения - повышение достоверности контроля устройства. Устройство содержит накопитель 1, регистр 2 слова, адресный регистр 3, выходной регистр 4, элементы ИЛИ группы 5, сумматоры 6, 7, 8, 11, 16, 17 по модулю два, элементы И 9, 10, 15, счетчик 12, управляющие входы 13, 14 устройства. В устройстве при считывании каждого слова массива информации контролируется правильность записи информации в накопитель и определяется наличие ошибки в считываемом слове. Введение новых элементов и организация новых связей позволяют сформировать контрольный бит четности, который поступает на контроль в режиме считывания информации. Кроме того данный бит четности несет информацию правильной работы устройства по всему тракту прохождения информации. 1 ил.

союз советских. социАлистичесних

РЕСПУБЛИК (594 С )1 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCMOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ по изОБРетениям и отнРцтиям

ПРИ ГКНТ СССР

1 (61) 1164791 (21) 4312553/24-24 (22) 02,10.87 (46) 30.05.89. Бюл. N- 20 (72) Б.Д.Вилесов и Г.И.Коневцова (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

У 1164791, кл, G 11 С 29/00, 1984. (54) ЗАПОИИНА10ШЕЕ УСТРОЙСТВО С ОБНА—

РУЖЕНИЕМ ОШИБОК (57) Изобретение относится к запоминающим устройствам и может быть использовано в устройствах передачи информации, содержащих запоминающие устройства. Цель изобретения — повышение достоверности контроля устройства. Устройство содержит накопитель

1, регистр 2 слова, адресный регистр

„„SU„„1483494 А 2

3, выходной регистр 4, элементы ИЛИ группы 5, сумматоры 6,7,8,11 16,17 по модулю два, элементы И 9, 10, 15, счетчик 12, управляющие входы 13,14 устройства. В устройстве при считывании каждого слова массива информации контролируется правильность записи информации в накопитель и определяется наличие ошибки в считываемом слове. Ввер..=ние новых элементов и организация новых связей позволяют сформировать контрольный бит четности, который поступает на контроль в режиме считывания информации. Кроме того данный бит четности несет информацию правильной работы устройства по всему тракту прохождения информации.

1 ил.

1483494

Изобретение относится к запоминающим устройствам и может быть использовано в устройствах передачи информации, содержащих запоминающие устройства °

Цель изобретения — повышение достоверности контроля устройства путем фиксации сбойных слов.

Па чертеже представлена функциональная схема устройства, Устройство содержит накопитель 1, соединенный с регистром 2 слова, адресным регистром 3 и через выходной регистр 4 с элементами ИЛИ группы 5, к выходу которой подключен второй сумматор 6 по модулю два, выход которого соединен с первым входом третьего сумматора 7 по модулю два, вто— рой вход которого подключен к выходу первого сумматора 8 по модулю два, а выход соединен с вторым элементом

И 9 и через первый элемент И 10 — с четвертым сумматором 11 по модулю два и счетчиком 12, входы !3 и 14 являются управляющими входами устройства, первый из которых подключен к входу третьего элемента И 15, выход которого соединен через пятый сумматор 16 по модулю два с шестым сумматором !7 по модулю два.

Устройство работает следующим образом.

В исходном состоянии регистры 2-4, а также счетчик 12 обнулены. В режиме записи массива информации код адреса и код записываемого слова подаются соответственно на входы адресного регистра 3 и на входы регистра

2 слова. Одновременно код адреса и код записываемого слова подаются соответственно на первый:сумматор 8 по модулю два и через элементы ИЛИ группы 5 — на второй сумматор 6 по. модулю два, которые вырабатывают биты четности адреса и записываемого слова. Биты четности объединяются третьим сумматором 7 по модулю два в результирующий бит. С управляющего входа 14 на вход второго элемента

И 9 при записи информации поступает единичный сигнал. Результирующий бит через второй элемент И 9 поступает на один из входов регистра 2 слова, после чего производится запись слова в соответствующую ячейку накопителя 1. Одним из разрядов записываемого слова является результирующий бит четности.

20 нии информации на вход 13 поступает

В режиме считывания массива информации в каждом такте обращения число, соответствующее коду адреса, извлекается из накопителя 1, Информационные разряды при этом через выходной регистр 4 поступают на выход устройства. Одновременно бит че.ности считанного слова поступает на четвертый сумматор !) no модулю два и код адреса и код считанного слова подаются соответственно на первый сумматор 8 по модулю два и через элементы ИЛИ группы 5 на второй сумматор 6 по модулю два, которые как и при записи вырабатывают биты четности адреса и считываемого слова, объединяемые третьим сумматором 7 по модулю два в результирующий бит. При считываединичный сигнал. Результирующий бит через первый элемент И 10 поступает на вход четвертого сумматора 1! по моцулю два, который по каждому слову массива при несравнении результирующих битов по записи и считыванию информации формирует сигнал ошибки, поступающий на вход счетчика 12.

Последний формирует код суммарного количества ошибок в массиве информации.

Результирующий бит четности по записи по каждому слову массива информации поступает через третий элемент

И 15 на пятый сумматор 16 по модулю" два, который объединяет бит четности адреса по считыванию с результирующим битом четности по записи и вырабатывает бит четности записываемого слова, который объединяется с сигналом ошибки шестым сумматором 17 по модулю два в выходной сигнал устройства. При исправной работе устройства сигнал ошибки отсутствует и на выходе сумматора 17 по модулю два выдается бит четности записываемого слова. При неисправной работе устройства сформированный сигнал ошибки искажает бит четности записываемого слова на выходе сумматора 17 по модулю два,.тем самым обнаруживается наличие ошибки при передаче данного слова, К началу записи нового масси— ва информации счетчик 12 устанавливается в нулевое состояние, например, путем подачи управляющего сигнала на вход обнуления.

В устройстве при считывании каждого слова массива информации контро14834

Составитель В.Фокина

Техред М.Ходанич Корректор М.Шароши

Редактор О.Спесивых

Заказ 2837/48 Тираж 558 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 лируется правильность записи инфор- мации в накопитель и определяется наличие ошибки в считываемом слове °

Таким образом введение пятого и шесЭ

5 того сумматоров по модулю два и третьего элемента И и организация новых связей позволяет сформировать контрольный бит четности, который поступает на контроль в режиме считывания 10 информации, при этом не требуется введение дополнительного оборудования в накопитель. Кроме того, данный бит четности несет информацию правильной работы устройства по всему тракту прохождения информации, что повышает надежность и диагностичность устройства.

Формула и э о б р е т е н и я

Запоминающее устройство с обнару- 20 жением ошибок по авт. св. Р 1164791, 94 6 о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля устройства, в него введены пятый, шестой сумматоры по модулю два и третий элемент И, первый вход которого соединен с вторым входом четвертого сумматора по модулю два, выход третьего элемента И соединен с первым входом пятого сумматора по модулю два, выход которого подключен к первому входу шестого сумматора по модулю два, вторые входы пятого и шестого сумматоров по модулю два подключены соответственно к выходам первого и.четвертого сумматоров по модулю два, второй вход третьего элемен . та И подключен к первому управляющему входу устройства, выход шестого сумматора по модулю два является контрольным выходом устройства.

Запоминающее устройство с обнаружением ошибок Запоминающее устройство с обнаружением ошибок Запоминающее устройство с обнаружением ошибок 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано для построения систем технологического контроля блоков памяти (БП)

Изобретение относится к вычислительной технике ,в частности, к запоминающим устройствам /ЗУ/, и может быть использовано для построения высоконадежных блоков памяти с восможностью ремонта двух накопителей в процессе решения задачи

Изобретение относится к вычислительной технике ,в частности, к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано для контроля биполярных больших интегральных микросхем постоянных запоминающих устройств, программируемых избирательным разрушением плавких перемычек

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам с автономным контролем

Изобретение относится к вычислительной технике и может быть использовано при построении БИС ОЗУ и ЗУ на их основе с встроенными средствами проверки работоспособности

Изобретение относится к вычислительной технике и может быть использовано в устройствах со встречными средствами тестирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в высоконадежных вычислительных средствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для автоматической проверки функционирования программируемых логических матриц

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх